首页 / 国际专利分类库 / 电学 / 基本电子电路 / 一般编码、译码或代码转换 / 模/数转换;数/模转换(模拟值转换到差分调制或相反转换入H03M3/00)
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
41 用于逐次逼近寄存器模数转换器中供电电压和/或比较器共模电压的闭环控制的方法和装置 CN201480010646.6 2014-02-21 CN105009456A 2015-10-28 K·纳加拉贾; D·J·阿拉迪
一种用于控制对逐次逼近寄存器模数转换器的供电电压以及比较器共模电压的方法和装置。该方法包括:测量逐次逼近寄存器转换时间;将逐次逼近寄存器转换时间与期望的转换时间作比较;并且若需要,则执行对供电电压和/或比较器共模电压中的至少一者的闭环调节。该装置包括共模电压和稳压器校正模。该共模电压和稳压器校正模块包括鉴频鉴相器、电荷并且可包括跨导单元。
42 电子设备以及输出方法 CN201280000743.8 2012-04-20 CN102859391B 2015-08-12 格里戈里·J·曼; 王晋中
发明涉及电子设备以及输出方法。实施方式的电子设备具备阈值确定部、多个比较器电路、时间数字转换电路、低通滤波器部、模拟数字转换电路以及能量计算部。阈值确定部动态地确定多个阈值。各比较器电路将对应的阈值和模拟输入信号进行比较。当模拟输入信号与多个阈值中的阈值一致时,或者当模拟输入信号超过了该阈值时,时间数字转换电路通过输出时间值来输出多个时间值。低通滤波器部是可调节的,对模拟输入信号进行滤波。模拟数字转换电路根据被滤波后的模拟输入信号生成数字信号。能量计算部响应触发信号的接收计算数字信号的能量。
43 ADC的自适应滤波数字校准电路和方法 CN201510067902.1 2015-02-10 CN104660260A 2015-05-27 张东升
发明公开了一种ADC的自适应滤波数字校准电路,包括:控制模,定点加法器,定点乘法器;控制模块包括:有限状态机,移位寄存器,寄存器阵列;定点加法器实现对加数和被加数编码后相加;控制模块控制完成全部校准算法运算操作,校准算法运算操作步骤包括:控制模块控制从外部ADC获取原始二进制值;根据权重和扰动信号计算误差值,并根据误差值进行权重更新和扰动信号更新运算;增益校准运算;进行最后结果运算。本发明还公开了一种ADC的自适应滤波数字校准方法。本发明能提高自适应滤波运算速度以及精度,且具有友好的接口协议,方便嵌入到现有各种ADC逻辑电路中。
44 用于降低DAC中的电容器感应的ISI的方法和设备 CN201410533057.8 2014-10-11 CN104579341A 2015-04-29 S·拉加塞卡
发明涉及用于降低DAC中的电容器感应的ISI的方法和设备。一种电路可包括多个主数模(DAC)元件,用于将数字输入信号转换成模拟输出信号。控制电路可控制每个主DAC元件以根据数字输入信号而在第一状态和第二状态之间切换从而在输出处提供表示数字输入信号的模拟输出信号。多个校正性DAC元件可被并行地耦接至控制电路和输出之间的多个主DAC元件。多个校正性DAC元件可被控制来减轻由于主DAC元件中的寄生电容导致的码间干扰(ISI)。多个校正性DAC元件可能不向模拟输出信号贡献直流电流
45 用于模数转换器的方法和设备 CN201380029479.5 2013-04-26 CN104396145A 2015-03-04 林黄生; 畑中信吾
发明的方面提供了一种模数转换器(ADC)。所述ADC包括比较器模数模转换器(DAC)。所述比较器模块被配置为用于比较从模拟信号采样的第一电压和从数模转换器(DAC)输出的第二电压,并且输出脉冲来指示比较结果。DAC被配置为用于基于所述脉冲激活与数字位对应的切换单元以切换状态,并且确定第二电压。
46 具有音频编解码器助听器和方法 CN200980161977.9 2009-10-15 CN102714776B 2015-02-11 M·L·兰克; P·凯德莫斯; M·安格斯图普; M·H·詹森
发明涉及一种包含时域编解码器助听器(1a,1b)。编解码器包含适于基于输入量化索引生成解码输出信号并包含预测器(4)和预测器自适应(11)的解码器,以及基于输入信号生成输出量化索引的编码器,所述编码器包含接收激励信号并输出预测信号的所述解码器和预测器(4)。输出量化索引通过量化索引的重复解码确定,以便最小化输入信号和预测信号之间的错误,并且预测器自适应(11)为更新预测器(4)使用递归自相关估计。本发明进一步提供编码音频信号的方法。
47 用于EEG监控系统的输入转换器、信号转换方法和监控系统 CN200980159016.4 2009-04-30 CN102440006B 2015-01-21 N·O·努森; S·基尔斯戈德
为了最小化可以由正在被监控的人持续携带的EEG监控系统(40)中的噪声和电流消耗,设计了EEG监控系统的输入转换器(44)。所述输入转换器的模数转换器具有输入级、输出级和反馈环路,并且所述输入级包含放大器(QA)和积分器(RLF)。变压器(IT)在输入转换器中被设置输入级上游。所述变压器(IT)具有的变压系数使得其提供的输出电压大于所述输入电压,因此使得所述输入级的信号电压以固定因数成倍增加。所述变压器(IT)是具有至少两个电容器(Cx,Cy,Cz)的开关电容变压器。本发明进一步提供了转换模拟信号的方法和包含所述输入转换器(44)的EEG监控系统。
48 用于ΣΔADC的混扰器的稳定性校正 CN201380008539.5 2013-02-08 CN104106216A 2014-10-15 G·巴纳里埃; A·W·谢里
一种ΣΔ模数转换器(“ΣΔADC”)可包括环路滤波器,ADC、反馈数模转换器(“DAC”)以及控制电路。反馈DAC可包括多个单位元件(电阻器,电容器,或电流源),它们理想地彼此相同但是由于制造期间引入的失配误差而有所变化。失配误差可在ΣΔADC输出信号中引入产生不期望的噪声频率和非线性的信号误差。本发明实施例提供了稳定的二阶混扰器,其实现了ΣΔADC对频率响应的整形以降低DAC单位元件之间的失配误差的影响。二阶混扰器可包括累加校正器,其可抑制混扰器内累加器的饱和。该抑制可压缩每个累加器的累加值的范围同时保持值的连贯以稳定二阶混扰器的操作。
49 模拟数字转换器和固体摄像装置 CN201280066587.5 2012-12-14 CN104040897A 2014-09-10 须川成利
在按照多个阶段进行模拟数字转换时,在采用逐次比较方式的同时能够得到正确的数字数据。提供一种模拟数字转换器,其具有根据来自计数器(15)的计数信号产生斜坡电压的斜坡波形信号产生部(14)、信号转换部(13)以及控制部(18),信号转换部(13)具有保持所输入的信号电压的采样保持电路、根据电容值不同的规定数量的电容的连接组合而输出多个偏置电压的逐次比较电容群(16)以及将斜坡电压和偏置电压中的一方与信号电压进行比较的比较部(17),控制部(18)根据比较部(17)对偏置电压和信号电压的比较结果和比较部(17)对斜坡电压和信号电压的比较结果生成信号电压的数字信号,并且,根据电容的连接组合和斜坡电压取得逐次比较电容群(16)的校准用数据。
50 模数转换 CN201410041918.0 2014-01-28 CN103746698A 2014-04-23 范明俊; 方黎明; 刘源
发明涉及一种模数转换器。该模数转换器包括:多级比较模;其中,每级比较模块包括:比较器和亚稳态确定单元;比较器用于当上一级比较模块未处于亚稳态时,接收第一时钟,第一输入信号和第二输入信号,对第一输入信号和第二输入信号进行比较;亚稳态确定单元用于当上一级比较模块未处于亚稳态时,接收第一时钟,根据第一时钟生成参考时钟,如果比较器输出的第二时钟迟于参考时钟,则确定本级比较模块处于亚稳态;比较器还用于当上一级比较模块未处于亚稳态且本级比较模块处于亚稳态时,输出第一电平;当上一级比较模块处于亚稳态且本级比较模块处于亚稳态时,输出第二电平。
51 可抑制干扰信号的信号调理器 CN200980103477.X 2009-01-20 CN101933226B 2014-01-08 亨里克·汤姆森; 克劳斯·埃德曼·菲尔斯特
一种具有集成电路半导体芯片,该集成电路设置有用于电容型换能器(105)的信号调理器(106),该半导体芯片包括:增益级(101),配置为接收模拟换能器信号;模数转换器(102),被连接以接收增益级(101)的输出信号,并提供数字信号。该反馈信号经由数模转换器(104)和接收数字信号的数字信号处理器(103)提供;增益级(101)配置有分别接收模拟换能器信号和反馈信号的第一输入端(107)和第二输入端(108)。
52 比较电路 CN201310067280.3 2013-03-04 CN103368537A 2013-10-23 许云翔
发明提供一种比较电路,包括第一与第二比较器以及第一时间-数字比较器。第一比较器具有第一偏移电压,且对输入信号执行第一比较操作以产生第一比较信号。第二比较器具有第二偏移电压,且对输入信号执行第二比较操作以产生第二反相比较信号。第一偏移电压大于第二偏移电压。第一时间-数字比较器根据第一比较信号以及第二反相比较信号来产生第一判断信号以及第二判断信号。第一判断信号以及第二判断信号指示输入信号之电压是否大于第一中间电压。第一中间电压等于第一偏移电压与第二偏移电压之总和的一半。
53 一种ADC自动校正的方法及装置 CN201310306856.7 2013-07-19 CN103346793A 2013-10-09 陈洪波
发明提出了一种ADC自动校正的方法及装置。其中,本发明的ADC自动校正的方法通过在视频芯片内部设置可调节的参考电压源,将该参考电压源与ADC装置连接后,系统根据ADC装置的默认的各项性能参数计算出参考电压源的电压信号值转换为数字信号的目标值,并且,通过ADC装置将该电压信号值转换后获得实际的数字信号值,再通过比较数字信号值与目标值的大小后,对ADC装置内相关的转换系数值进行调整以达到自动校正的目的。本发明的ADC装置的校正过程完全自动化,不需要借助外部的校正工具以及专业人员的校正操作,节约了人成本和操作工时,并且校正效果准确。此外,本发明的ADC自动校正的装置结构简单,易于生产制造。
54 存储器使用的任意波形表示或生成 CN201180061721.8 2011-12-20 CN103270468A 2013-08-28 J·A·马歇尔; R·N·斯威策
本公开描述了用于低存储器使用的任意波形表示或生成的技术和装置。这些技术和/或装置使得能够使用比许多当前技术更少的存储器来进行任意波形的表示和/或生成,因此降低了成本或存储器大小。另外,在一些实施例中,该技术和装置在不使用处理器资源的情况下生成任意波形。
55 半导体器件和传感器系统 CN201210460330.X 2012-11-15 CN103105181A 2013-05-15 村上晃英; 小山英明
发明涉及一种半导体器件和传感器系统。半导体器件包括:模拟前端单元,其执行从传感器输入的测量信号的模拟前端处理,其中用于执行模拟前端处理的电路配置和电路特性是可变的;以及控制单元,其将模拟前端处理之后的测量信号从模拟转换为数字,并设置模拟前端单元的电路配置和电路特性。
56 具有音频编解码器助听器和方法 CN200980161977.9 2009-10-15 CN102714776A 2012-10-03 M·L·兰克; P·凯德莫斯; M·安格斯图普; M·H·詹森
发明涉及一种包含时域编解码器助听器(1a,1b)。编解码器包含适于基于输入量化索引生成解码输出信号并包含预测器(4)和预测器自适应(11)的解码器,以及基于输入信号生成输出量化索引的编码器,所述编码器包含接收激励信号并输出预测信号的所述解码器和预测器(4)。输出量化索引通过量化索引的重复解码确定,以便最小化输入信号和预测信号之间的错误,并且预测器自适应(11)为更新预测器(4)使用递归自相关估计。本发明进一步提供编码音频信号的方法。
57 用于EEG监控系统的输入转换器、信号转换方法和监控系统 CN200980159016.4 2009-04-30 CN102440006A 2012-05-02 N·O·努森; S·基尔斯戈德
为了最小化可以由正在被监控的人持续携带的EEG监控系统(40)中的噪声和电流消耗,设计了EEG监控系统的输入转换器(44)。所述输入转换器的模数转换器具有输入级、输出级和反馈环路,并且所述输入级包含放大器(QA)和积分器(RLF)。变压器(IT)在输入转换器中被设置输入级上游。所述变压器(IT)具有的变压系数使得其提供的输出电压大于所述输入电压,因此使得所述输入级的信号电压以固定因数成倍增加。所述变压器(IT)是具有至少两个电容器(Cx,Cy,Cz)的开关电容变压器。本发明进一步提供了转换模拟信号的方法和包含所述输入转换器(44)的EEG监控系统。
58 可抑制干扰信号的信号调理器 CN200980103477.X 2009-01-20 CN101933226A 2010-12-29 亨里克·汤姆森; 克劳斯·埃德曼·菲尔斯特
一种具有集成电路半导体芯片,该集成电路设置有用于电容型换能器(105)的信号调理器(106),该半导体芯片包括:增益级(101),配置为接收模拟换能器信号;模数转换器(102),被连接以接收增益级(101)的输出信号,并提供数字信号。该反馈信号经由数模转换器(104)和接收数字信号的数字信号处理器(103)提供;增益级(101)配置有分别接收模拟换能器信号和反馈信号的第一输入端(107)和第二输入端(108)。
59 音频译码装置 CN200310101328.4 1996-09-28 CN1288849C 2006-12-06 福地弘行; 佐藤弥章
一种能减少进行一连串的译码处理所需要的存储电路量、进行降频混频处理的音频译码装置。在对使用时间轴/频率轴变换在频率区域编码的多个声道的音频数据进行译码的音频译码装置中,在由频率区域降频混频装置对频率区域的音频数据进行降频混频处理后,通过由频率轴/时间轴变换装置变换为时间区域的音频数据,削减与减少的声道数相应的存储器。另外,通过按流线处理方式进行各声道的反量化处理和各声道的频率轴/时间轴变换处理,在两种处理中可以共用工作缓冲器
60 音频译码装置 CN200310101328.4 1996-09-28 CN1496007A 2004-05-12 福地弘行; 佐藤弥章
一种能减少进行一连串的译码处理所需要的存储电路量、进行降频混频处理的音频译码装置。在对使用时间轴/频率轴变换在频率区域编码的多个声道的音频数据进行译码的音频译码装置中,在由频率区域降频混频装置对频率区域的音频数据进行降频混频处理后,通过由频率轴/时间轴变换装置变换为时间区域的音频数据,削减与减少的声道数相应的存储器。另外,通过按流线处理方式进行各声道的反量化处理和各声道的频率轴/时间轴变换处理,在两种处理中可以共用工作缓冲器
QQ群二维码
意见反馈