首页 / 国际专利分类库 / 电学 / 基本电子电路 / 一般编码、译码或代码转换(用射流方法入F15C4/00;光学模/数转换器入G02F7/00;专用于特殊应用的编码、译码或代码转换参见有关小类,例如G01D,G01R,G06F,G06T,G09G,G10L,G11B,G11C,H04B,H04L,H04M,H04N;专用于密码技术或涉及需要保密的其他目的的编码或译码入G09C)
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
61 距离测量方法和距离测量元件 CN201380027826.0 2013-06-24 CN104364671B 2017-08-25 雷托·施图茨
发明涉及一种距离测量方法,该方法包括至少以下步骤:向目标物发射至少一个测量信号,其中产生至少一个开始信号(S),并且测量信号从目标物反向散射作为目标信号(Z)。以一采样频率对该目标信号(Z)进行采样,并且开始信号(S)和目标信号(Z)的相对位置被确定以从开始信号(S)和目标信号(Z)的相对位置导出与目标物的距离。根据至目标物的较大距离,采样频率可被调整且被设置。
62 用于上下文自适应性熵译码的方法和装置 CN201280053886.5 2012-11-01 CN103975532B 2017-08-25 郭立威; 翔林·王; 马尔塔·卡切维奇; 霍埃尔·索赖·罗哈斯
在一个实例中,一种用于上下文自适应性熵译码的设备可包含译码器,所述译码器经配置以基于一或多个初始化参数索引值而确定用于上下文自适应性熵译码过程的一或多个初始化参数。所述译码器可经进一步配置以基于所述初始化参数而确定用于初始化所述上下文自适应性熵译码过程的一或多个上下文的一或多个初始上下文状态。所述译码器可经更进一步配置以基于所述初始上下文状态而初始化所述上下文。在一些实例中,所述初始化参数可包含于一或多个表中,其中,为了确定所述初始化参数,所述译码器可经配置以将所述初始化参数索引值映射到所述表中的所述初始化参数。替代地,所述译码器可经配置以使用所述初始化参数索引值和一或多个公式来计算所述初始化参数。
63 数据转换装置、数字传送装置与数字转换方法 CN201410216898.6 2014-05-21 CN104184452B 2017-08-18 陈仰鹃; 陈志荣; 张湘辉
发明提供了一种数据转换装置、数字传送装置与数字转换方法,该数据转换装置包含有:一数据取样电路,用来根据一时钟信号来对一数字信号进行高频取样以产生一高频取样信号;一电压电平产生电路,用来产生一可调整电压;以及一信号转换电路,用来根据该可调整电压以及该高频取样信号来产生一转换信号。本发明可以将最小有效位的动态功率延伸至更小的范围,从而可以具有较大的动态功率范围。
64 分层熵编码及解码 CN201180073045.6 2011-08-25 CN103858433B 2017-08-15 江文斐; 蔡康颖; 胡平
特定实现接收3D网格的几何数据,并利用八叉树表示该几何数据。特定实现将八叉树划分成三个部分,其中分层熵编码与八叉树的中部相对应的符号。为了将八叉树划分成三个部分,使用不同阈值。取决于与节点相联系的符号是否是S1符号,使节点的子节点包括在八叉树的中部或上部中。在分层熵编码中,首先使用符号集S2={S1,X}将非‑S1符号编码成预定符号X,然后使用符号集S0编码非S1‑符号本身,以及使用符号集S2编码S1符号。另一种实现定义相应分层熵解码。进一步的实现重构八叉树,并从八叉树表示中恢复3D网格的几何数据。
65 错误检测和校正装置及方法 CN201380061532.X 2013-06-24 CN104798047B 2017-08-11 W.吴; S-L.L.卢; R.阿加瓦尔; H.斯特拉科夫斯基
描述了用于错误检测和校正的装置及方法的实施例。码字可以具有数据部分和相关联的校验位。在实施例中,一个或多个错误检测模可以被配置成检测码字中的多个错误类型。与一个或多个错误检测模块耦合的一个或多个错误校正模块可以还被配置成:一旦多个错误类型的错误由一个或多个错误检测模块检测到,就校正它们。可以描述和/或要求保护其它实施例。
66 高效自适应地震数据流无损压缩及解压缩方法 CN201410591173.5 2014-10-29 CN104378118B 2017-08-11 徐善辉; 郭建; 杨长春; 刘光鼎
发明涉及一种高效自适应地震数据流无损压缩及解压缩方法,为解决数据占用存储空间,影响传输效率问题,是用于对24位模数转换后的地球物理勘探仪器数据特别是地震数据进行高效压缩;其特征是实时对数据流进行无损压缩,通过使用编码方式将采样数据原始的24位3字节形式自适应的压缩为1字节或2字节或3字节或者和少量数据转化为4字节;在数据压缩前,首先根据原始数据的数值大小进行所需字节的判定,0~63及‑64~‑1区间的数据压缩后为1字节,64~8191及‑8192~‑65区间的数据压缩后为2字节,8192~104875及‑104876~‑8193区间的数据压缩方法操作后为3字节,占用字节与原来相同,除以上数据范围外,其他24位有符号整型数据可以表示的其他整型数在经压缩算法操作后需要使用4个字节表示。具有大量节省存储空间,显著提高数据传输效率的优点。
67 电压采样系统 CN201410258394.0 2014-06-11 CN104034941B 2017-08-08 蒲波宇; 张怡; 王明; 甘鸿坚; 应建平
发明提供一种电压采样系统。该电压采样系统包含:电压采样装置、二光纤传输线以及控制装置。电压采样装置包含:分压电阻、抗共模干扰电路模数转换模块。分压电阻模块借由电压源产生第一及第二分电压。抗共模干扰电路接收第一及第二分电压,以进行共模噪声消除处理,并产生输出电压。模数转换模块将输出电压由模拟量转换为数字量,以产生数字信号。二光纤传输线分别传送数字信号以及时钟信号。控制装置通过二光纤传输线,自模数转换模块接收数字信号以及时钟信号,以进行数据处理
68 输入装置及控制单元 CN201310468341.7 2013-10-09 CN104423616B 2017-08-04 许耿豪
一种输入装置及控制单元,提供一控制信号予一主机装置,并包括多个按键、一分压模以及一控制模块。当一物体按压这些按键中的一特定按键时,特定按键根据物体施加的道,产生一阻抗值。分压模块接收阻抗值,并根据阻抗值以及一第一位准,产生一电压位准。控制模块根据电压位准,产生控制信号。主机装置根据控制信号执行特定按键对应的功能。
69 纠错编码方法及纠错编码装置 CN201380039013.3 2013-10-29 CN104488196B 2017-08-01 杉原坚也; 松本涉
纠错编码装置(1)具有:稀疏矩阵运算部(2),其根据奇偶校验矩阵中与信息比特序列对应的部分矩阵的1的位置,运算该部分矩阵与信息比特序列的异或来计算向量;基本矩阵操作部(3),其对奇偶校验矩阵中与奇偶比特序列对应的部分矩阵实施预先设定的基本矩阵操作,计算出预先设定的矩阵;以及矩阵相乘部(4),其将基本矩阵操作部(3)计算出的预先设定的矩阵与稀疏矩阵运算部(2)计算出的向量相乘,计算出奇偶比特序列。
70 放大器、残差放大器和包括残差放大器的模拟到数字转换器 CN201410080010.0 2014-03-06 CN104038228B 2017-08-01 C·G·莱登; C·P·赫里尔; D·汉弗斯顿
一种放大器,其包括:输入节点输出节点;增益级,其具有增益级反相输入、增益级非反相输入和增益级输出;反馈电容器,其连接于所述增益级输出与所述增益级反相输入之间的信号路径中;采样电容器,其连接于所述输入节点与所述增益级非反相输入之间;和与所述反馈电容器并联的可控制阻抗,其中所述可控制阻抗可操作来在第一阻抗状态(其中其不影响流动通过所述反馈电容器的电流)与第二阻抗状态(其中其与所述反馈电容器协作以形成带宽限制电路)之间切换。
71 图像编码方法、图像解码方法、图像编码装置、图像解码装置及图像编解码装置 CN201280002291.7 2012-01-12 CN103053161B 2017-08-01 笹井寿郎; 西孝启; 柴原阳司; 杉尾敏康
提供一种能够提高编码效率的图像编码方法、图像编码装置、图像解码方法、图像解码装置及图像编码解码装置。包括:编码对象信号取得步骤(S401),取得包含在图像数据的处理单位中的编码对象信号;二值化步骤(S402),对编码对象信号进行二值化而生成二值信号;上下文选择步骤(S403),从多个上下文中选择编码对象信号的上下文;算术编码步骤(S404),使用与由上下文选择步骤选择的上下文建立对应的编码概率信息对二值信号进行算术编码;以及更新步骤(S405),基于二值信号,更新编码概率信息;上下文选择步骤与不同的处理单位大小的编码对象信号共通地选择上述编码对象信号的上下文。
72 具有可变取样与保持电容器的微控制器ADC CN201280056994.8 2012-10-05 CN103947118B 2017-07-28 齐克·伦德斯特鲁姆; 基思·柯蒂斯; 伯克·戴维森; 肖恩·斯蒂德曼; 雅恩·勒法尔
一种ADC模包含:模/数转换器,其与模拟总线耦合,其中所述模/数转换器包括主要取样与保持电容器;及多个额外取样与保持电容,其可与所述主要取样与保持电容可编程地并联耦合。
73 用于上行传输编码信息的通讯装置及相关的通讯方法 CN201310339416.1 2013-08-06 CN103746767B 2017-07-28 颜嘉邦
发明提出一种用于上行传输编码信息的通讯装置及相关的通讯方法,该通讯装置包含:解多工电路、码向量选择电路、排序电路、以及里德穆勒编码电路。解多工电路依据第一类信息以及第二类信息,而产生第一信息比特群组以及第二信息比特群组。码向量选择电路依据第一信息比特群组以及第二信息比特群组,于预设的向量集选择码向量。排序电路依据第一信息比特群组以及第二信息比特群组,而将码向量进行排序运作。里德穆勒编码电路将第一信息比特群组以及第二信息比特群组与排序后的码向量进行编码运作,以提供不同层级的保护。前述架构可依据不同种类的信息,而对应地提供不同层级的保护,而能有效地降低传输功率及运算量。
74 多通道模/数转换器设备及使用方法 CN201280036332.4 2012-06-07 CN103718465B 2017-07-28 安德烈娅·帕尼加达; 乔治·格里洛; 丹尼尔·米查姆
发明揭示一种系统,其包含:取样与保持电路,其用于接收多个模拟输入信号;模/数转换器,其用于将所述模拟输入中的每一者转换为数字信号;及处理器,其经配置而用于实施所述模/数转换器的分数延迟恢复。在一些实施例中,所述分数延迟恢复包含:以预定次序将所述多个模拟输入信号中的每一者转换为数字版本;以所述预定次序对每一数字版本进行上取样;以所述预定次序对每一经上取样值进行数字滤波;及以所述预定次序对每一经滤波值进行下取样。
75 高速高压多路复用器 CN201280010229.2 2012-02-24 CN103404028B 2017-07-28 S·史露娜卡拉苏; R·E·西摩
发明提供一种设备,其包括:负电压轨;正电压轨;多个多路复用器单元,其中每个多路复用器单元由多个选择信号中的至少一个控制,并且其中当控制信号无效时禁用每个多路复用器单元,并且其中每个多路复用器单元包括:输入端子;输出端子;开关网络,其耦合到所述负电压轨;以及升压开关,其耦合到所述输入端子、所述输出端子和所述开关网络;以及升压电路,其耦合到每个所述多路复用器单元的所述输出端子、每个多路复用器单元的所述开关网络以及所述正电压轨,其中所述升压电路由所述控制信号控制。
76 半导体集成电路器件、电源设备以及控制电源设备的方法 CN201310159723.1 2013-04-22 CN103378734B 2017-07-18 刘鸣; 中川树生; 长田健一
常规电源设备具有小型化方面的问题。电源设备根据第一和第二误差信号生成误差信号的预测值,并且控制输出电压使得预测值位于第一和第二阈值之间。通过在第一时序处转换基于输出电压和基准电压之间的差值的误差电压来获得第一误差信号。通过在第二时序处转换基于输出电压和基准电压之间的差值的误差电压来获得第二误差信号。
77 存储系统和存储控制装置 CN201280072189.4 2012-04-27 CN104205059B 2017-07-14 吉原朋宏
一种存储系统具有:多个存储设备,多个存储设备中的每个存储设备具有多个存储介质和用于控制多个存储介质的设备控制器并且具有由多个存储介质配置的RAID组;以及系统控制器,系统控制器具有处理器、通过预定通信网络耦合到多个存储设备和处理器的缓冲存储器以及通过预定通信网络耦合到处理器和缓冲存储器的高速缓存存储器。处理器在高速缓存存储器中存储与来自主机计算机的写入请求有关的第一数据、从多个存储设备指定用于存储在更新之前的数据的第一存储设备,在更新之前的数据是在更新第一数据之前获得的数据,并且向指定的第一存储设备传送第一数据。第一存储设备的第一设备控制器从第一存储设备向系统控制器传输第一数据和基于在更新之前的数据的第二数据。随后,处理器在缓冲存储器中存储第二数据、从多个存储设备指定第二存储设备并且向指定的第二存储设备传送存储的第二数据。处理器也管理指示对写入请求执行的过程的阶段的过程阶段信息项。
78 生成数据模式信息 CN201280006850.1 2012-01-27 CN103348598B 2017-07-14 阿伦·安德森
数据存储系统(102)存储包括多个记录的至少一个数据集。数据处理系统(104),连接到所述数据存储系统,处理所述多个记录以产生表示所述记录中的数据模式的代码(114),所述处理包括:对于所述多个记录中的多个记录的每一个,将对一个或多个元素进行编码的代码与所述记录相关联,其中每个元素将对应字段或字段组合的状态或属性表示为一组元素值中的一个,以及,对于至少第一代码的至少一个元素,所述组中的元素值的数量小于在所述数据集中的所有所述多个记录上出现在所述对应字段或字段组合中的数据值的总数。
79 一种最小存储再生码的编码和存储节点修复方法 CN201380001960.3 2013-02-26 CN103688514B 2017-07-11 李挥; 侯韩旭; 朱兵
发明涉及一种最小存储再生码的编码方法,包括如下步骤:得到n个第一数据包,表示为Si,i=1,2,...,n;设置n个存储节点及正整数k,使n=2k;分别以所述第i个第一数据包的下一个第一数据包为起点,对其随后连续k个第一数据包的数据头或尾部加入设定数量的比特0,得到k个第二数据包,运算所述k个第二数据包得到一个编码数据包;重复上述步骤得到n个编码数据包,表示为Pi,i=1,2,...,n;将第i个第一数据包和以该第一数据包的下一个第一数据包为起点得到的编码数据包存储在第i个存储节点。本发明还涉及一种修复上述编码的存储节点的方法。实施本发明的最小存储再生码的编码和存储节点修复方法,具有以下有益效果:其运算简单、开销小、修复带宽较小。
80 数模转换器、包括其的模数转换器及版图实现方法 CN201511032420.9 2015-12-31 CN106936437A 2017-07-07 刘成利
发明提供了一种数模转换器及版图实现方法。在一个实施例中,所述模拟转换器包括:电容、导线开关;所述电容包括一组空电容和按照电容容量大小二进制加权排列的电容,所述空电容对应所述数模转换器的最低有效位,所述按照电容容量大小二进制加权排列的电容按照从小到大分别与其余的有效位从低位到高位相对应;所述导线的组数量为三组以上,所述开关的组数量为三组以上,每组导线分别与所述每组电容相连,每组导线分别与所述每组开关相连,每组所述导线的长度和每组所述开关的个数和/大小按照相连电容组对应的最低有效位至最高有效位以二进制加权从小到大排列。由此减小了电容阵列的误差,使得数模转换器达了更高的精度
QQ群二维码
意见反馈