首页 / 国际专利分类库 / 电学 / 基本电子电路 / 一般编码、译码或代码转换(用射流方法入F15C4/00;光学模/数转换器入G02F7/00;专用于特殊应用的编码、译码或代码转换参见有关小类,例如G01D,G01R,G06F,G06T,G09G,G10L,G11B,G11C,H04B,H04L,H04M,H04N;专用于密码技术或涉及需要保密的其他目的的编码或译码入G09C)
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
41 一种用于高精度模数转换器中的抖动电路 CN201510038151.0 2015-01-26 CN104518797B 2017-10-13 王妍; 胡刚毅; 刘涛; 王育新; 王健安; 付东兵; 李婷; 陈光炳
发明公开一种用于高精度模数转换器中的抖动电路,包括可置位的伪随机序列产生器,产生与模拟输入信号Vi不相关且可置位的伪随机序列信号,取其中的n位信号作为数字抖动信号;修调模,准确定位控制可修调的DAC电路的修调信号,以对可修调的DAC电路进行校准;可修调的DAC电路,受到修调信号的控制,将接收的数字抖动信号转化为模拟抖动信号;抖动信号引入电路,接收模拟抖动信号和模拟输入信号Vi,处理后输出模拟信号并引入模数转换器输入;抖动信号去除电路,接收数字抖动信号,并将抖动信号在模数转换器的输出中去除,得到最终数据输出结果DOUT。本发明能够有效降低高精度ADC转换器系统的复杂度,并适用于高精度ADC转换器中改善其动态非线性。
42 用于单片集成传感器的逐次逼近模数转换 CN201710316928.4 2017-05-09 CN107231153A 2017-10-03 陈晓明; 邱岳; 李松松; 张建伟
用于单片集成传感器的逐次逼近模数转换器,属于逐次逼近模数转换器领域,改进后的数模转换器DAC通过采用保持电路采取模拟输入信号,逻辑控制电路控制DAC的电容切换,模拟输入信号与DAC产生的基准电压经过比较器比较,比较的结果反馈至逻辑控制电路,并将该比较结果一位输出码储存至数据输出寄存器;逻辑控制电路控制DAC的电容切换,重复上述步骤,最终得到十位输出码储存至数据输出寄存器;其中DAC省去DAC阵列中的最高位电容,采用分段式电荷按比例缩放型结构。本发明的有益效果为DAC的电容面积节约50%;DAC电容阵列采用非平衡结构保证足够的线性度,抑制桥接电容中寄生电容的影响。DAC阵列的功耗随电容面积的减小而减小。
43 半导体电路以及使用了其的显示驱动器 CN201710177260.X 2017-03-23 CN107231137A 2017-10-03 引地利行
发明涉及半导体电路以及使用了其的显示驱动器。半导体电路具备:根据输入数字数据的高位m位来选择第一和第二参照电压的DA变换器、根据输入数字数据的低位n位输出每一个为第一或第二参照电压的任一个的第一至第N选择输入电压的选择部、第一至第N差动输入级、以及尾电流源。第一至第N差动输入级的每一个具备NMOS差动对。向第i差动输入级(i为1以上N以下的整数)的输入端分别供给第i选择输入电压。尾电流源根据输入数字数据的低位n位来控制在第一至第N差动输入级的每一个生成的尾电流的大小。
44 电路装置、物理量检测装置、电子设备以及移动体 CN201710161665.4 2017-03-17 CN107228660A 2017-10-03 上原纯
发明提供一种电路装置、物理量检测装置、电子设备及移动体,其能够减轻在设置有与多个物理量变换器对应的多个检测电路的情况下的特性的劣化等。电路装置(20)包括:第一、第二检测电路(61、62);多路调制器;A/D转换电路(100);逻辑电路(110)。第一检测电路(61)被配置在与电路装置(20)的第一边(SD1)相比靠第二方向(DR2)侧,第二检测电路(62)被配置在与第一边(SD1)相比靠第二方向(DR2)侧且与第一检测电路(61)相比靠第一方向(DR1)侧,A/D转换电路(100)被配置在第一、第二检测电路(61、62)中的至少一方与逻辑电路(110)之间。
45 带按键的触摸面板 CN201680007960.8 2016-02-02 CN107209576A 2017-09-26 森安隆義
提供一种在维持操作性的同时抑制设计性的下降的技术。固定构件配置于触摸面板的操作面侧,覆盖板配置于固定构件的操作面侧。另外,在覆盖板设置有覆盖板贯通孔,在固定构件设置有比覆盖板贯通孔大的固定构件贯通孔。按键部配置于覆盖板贯通孔内。按键部包括开关部、按下部,该开关部包括基部和开关面部。基部在固定构件贯通孔内配置于覆盖板与触摸面板之间,开关面部从基部的内侧缘部向覆盖板贯通孔内突出。按下部从开关面部的与触摸面板侧相反的一侧固定于开关面部。
46 一种使用DC/DC转换器直接给高速ADC供电的方法 CN201710564032.8 2017-07-12 CN107196655A 2017-09-22 刘莎莎; 吴欣延
发明公开了一种使用DC/DC转换器直接给高速ADC供电的方法,它涉及到DC/DC转换器和高速中等精度(8‑10位)模拟数字转换器(ADC)。在不牺牲高速中等精度模拟数字转换器(ADC)性能的前提下,本发明去掉了低压差线形稳压器(LDO)和基准电压缓冲器,使用两个独立的DC/DC 转换器分别直接为模拟数字转换器(ADC)提供电源电压和基准电压。本发明消耗的功耗显著减小,系统的效率将显著提高。
47 具有电阻梯的数/模转换器 CN201380027255.0 2013-05-23 CN104335490B 2017-09-19 格雷戈里·迪克斯
一种数/模转换器DAC具有:MSB电阻梯,其具有多个串联连接电阻器,其中所述MSB电阻梯耦合于第一参考电位与第二参考电位之间;LSB电阻梯,其具有多个串联连接电阻器;和多个切换单元,其用于将所述MSB电阻梯的所述串联连接电阻器中的一者与所述LSB电阻梯连接,其中每一切换单元具有用于将关联MSB电阻器的第一端子与所述LSB电阻梯的第一端子连接的第一开关和用于将所述关联MSB电阻器的第二端子与所述LSB电阻梯的第二端子连接的第二开关,且其中每一开关经配置以在被接通时形成所述LSB电阻梯的所述电阻器的类似值的电阻器。
48 数据转换 CN201710096382.6 2017-02-22 CN107171670A 2017-09-15 弗兰克·莱昂; 埃尔温·杨森
发明描述一种数据转换系统和方法。第一相环路包括接收数字数据流和输出参考频率信号的可控频率振荡器电路,并且包括振荡器和至少一个连接到所述振荡器的可变负载,所述可变负载可控制以调谐所述振荡器频率并且使所述参考频率信号的频率变化。第二锁相环路包括反馈环路中的N分频函数(其中N具有整数值),并接收所述参考频率信号且输出对应于与所述数字数据流相关的原始时钟信号的恢复的时钟信号。所述恢复的时钟信号用于为数据转换器计时以将所述数字数据转换成模拟输出信号
49 在存在重现的霍夫曼树的情况下加速解压缩的方法和系统 CN201410555209.4 2014-10-20 CN104579356B 2017-09-15 D·哈尼克; E·卡哈特齐恩; S·马伦科夫; D·索特尼科夫
本公开涉及在存在重现的霍夫曼树的情况下加速解压缩的方法和系统。为了在存在重现的霍夫曼树的情况下加速解压缩,比较霍夫曼树的紧束描述和最近使用的霍夫曼树紧束,以识别匹配,而不是根据各个数据的压缩块的头部重构霍夫曼树,以避免霍夫曼树重构的开销。
50 基于再生码的分布式存储系统与处理方法 CN201610116376.8 2016-03-02 CN107153506A 2017-09-12 阚海滨; 刘炜
申请公开了一种基于再生码的分布式存储系统,其特征在于编码数据传输至各节点后,可扩展至指定的节点,所述的基于再生码的分布式存储系统包括数据源端与多个存储节点。数据源端具有控制模编码器控制模块对接收的输入数据组切分成多个数据分块,数据分块通过编码器时,编码器根据编码向量输出子数据条带,且编码向量彼此为非线性相关;数据源端根据编码向量派送不同的子数据条带至对应的存储节点;数据源端接收节点扩展命令用于扩展所指定的存储节点,数据源端任意选取至少两个存储节点,数据源端根据所选取的子数据条带与所属的编码向量进行线性组合,并输出扩展节点。
51 电机驱动电压控制装置以及电机驱动电压控制方法 CN201380067496.8 2013-12-12 CN104981975B 2017-09-08 浦田顺一; 稻叶雅幸
抑制伴随量化噪声增大,施加电压的控制精度降低,且提高电机速度的控制精度。在根据驱动指令信号形成供应给电机的驱动电压信号时,在进行PWM调制前进行低层次化以及噪声整形调制。通过低层次化,将驱动电压信号的层次度设为PWM调制的分辨率的范围内,即使驱动电压信号为高频率也能够进行PWM调制。通过噪声整形调制,使驱动电压信号中包含的数字化导致的量化噪声偏重于高频带域侧,从而降低低频带域侧的量化噪声的等级。通过对基于低层次化的调制信号之中的高频带域侧的分量进行截断并使用低频带域侧的分量,从而抑制量化噪声,以高精度来控制施加给电机的驱动电压。
52 使用二进制算术译码过程熵译码视频数据的方法及其设备 CN201280052372.8 2012-10-26 CN103947120B 2017-09-08 霍埃尔·索赖·罗哈斯; 马尔塔·卡切维奇
发明描述用于视频译码中的二进制算术译码的技术,以及用于执行此类技术的视频编码器和解码器。在一些实例中,所述技术可支持二进制算术译码,所述二进制算术译码支持较缓慢适应速率且考虑更极端概率(即,较接近于0和1的概率)同时维持相对较小表格。
53 使用非均匀量化执行数据转换的方法及装置 CN201280035305.5 2012-05-21 CN103688469B 2017-09-08 A·J·雷德芬; P·萨塔扎德
模数转换器(ADC200‑A)用作积分ADC。采样保持(S/H)电路(202)使用时钟信号(SCLK)对输入信号x(t)进行采样。数模转换器(DAC212)施加由控制信号(DCNTL)设定的电流以便使S/H电路的输出节点处的电压从采样电压改变。比较器(204)比较该电压和基准电压(REF),并且当达到基准电压时输出脉冲(输出信号COUT的一部分)至控制器(206)。随着该电压从采样电压改变,计数器(208)递增计数值来测量时间。输出电路(210)根据时间间隔和DAC(212)施加的电流来生成数字输出信号(y[n])。
54 运动矢量差的熵编码 CN201280039896.3 2012-06-18 CN103931194B 2017-09-05 瓦莱里·乔治; 本杰明·布罗斯; 海纳·基希霍弗尔; 德特勒夫·马佩; 通·恩固因; 马蒂亚斯·普赖斯; 米斯查·西克曼; 扬·斯蒂格曼; 托马斯·维甘徳
发明描述一种用于从数据流解码视频的解码器,利用平分量和垂直分量的二进制化将运动矢量差的水平分量和垂直分量编码到所述数据流中,在低于截止值的水平分量和垂直分量的,以及分别呈截止值的截断一元码形式的前缀和呈水平分量和垂直分量的指数哥伦布码形式的后缀的组合的域的第一区间内,在大于且等于截止值的水平分量和垂直分量的域的第二区间内,所述二进制化分别等于水平分量和垂直分量的截断一元码,其中截止值为2且指数哥伦布码具有顺序1。熵解码器,配置为,针对所述运动矢量差的水平分量和垂直分量,利用上下文自适应二进制熵解码从数据流得出所述截断一元码,且所述截断一元码的每个二进制位位置具有恰好一个上下文,其对运动矢量差的水平分量和垂直分量来说是共同的,并且所述指数哥伦布码利用恒定等概率旁路模式以获得所述运动矢量差的所述二进制化。逆符号化器,配置为逆二进制化所述运动矢量差的语法元素的所述二进制化以获得所述运动矢量差的水平分量和垂直分量的整数值。重建器,配置为基于运动矢量差的所述水平分量和垂直分量的所述整数值来重建所述视频。
55 不常用进制符编码 CN201610093040.4 2016-02-21 CN107104676A 2017-08-29 廖伟登
发明不常用进制符编码涉及一种16进数,以及专用的显示专数码管。现用的十进制数编码存在编码后位数过长的缺点。本发明的目的是提供一种16进制数编码和专用的显示专门数码管,为了实现上述目的,本发明采用一个显示专门数码管来进行编码,其中:用一个总体形状呈“矩形”的显示专门数码管来分别表示“0、1、2、3、4、5、6、7、8、9、10、11、12、13、14、15”此16个数字。本发明具有数码更短更清晰易识的优点。
56 存储器设备 CN201410508927.6 2014-09-28 CN104517634B 2017-08-29 平山智久; 森田敬三; 篠崎直治
一种存储器设备,包括:存储器阵列,其包括多个铁电存储器单元;码生成电路,其被配置为将写入数据和奇偶校验生成器矩阵相乘以生成校验比特,由此产生汉明码,该汉明码中布置有信息比特和校验比特,该信息比特是写入数据;以及驱动电路,其被配置为将汉明码写入存储器阵列,其中,奇偶校验生成器矩阵具有多个行,并且每一行中“1”的数目是偶数。
57 存储器编程状态与数据模式之间的映射方法 CN201380019766.8 2013-04-11 CN104364773B 2017-08-29 西瓦格纳纳穆·帕塔萨拉蒂; 帕特里克·R·哈亚特; 穆斯塔法·N·凯纳克; 沈震雷
发明包含用于编程状态与数据模式之间的映射的方法及设备。一种方法包含:编程G个存储器单元的群组使得所述群组的相应编程状态的组合映射到对应于所接收N单位数据模式的星座点,所述群组用于每存储器单元存储N/G个数据单位;其中所述星座点为与将所述存储器单元群组的相应编程状态组合映射到N单位数据模式相关联的星座图的一定数目个星座点中的一者;且其中所述星座图包括第一映射壳体及第二映射壳体,对应于所述相应第一及第二映射壳体的所述星座点至少部分地基于等于G的阶的多项式表达式而确定。
58 纠正突发错误的解码方法、解码设备和解码器 CN201310064254.5 2013-02-28 CN104022784B 2017-08-29 宋成伟; 李厚刚; 杨浩; 李宇飞; 周凡
发明提供了用于纠正突发错误的解码方法、解码设备和解码器。具体而言,用于纠正突发错误的解码方法,包括:计算接收到的数据的初始校正子,其中所述数据帧是基于针对突发错误纠正的循环码进行编码的;基于所计算的初始校正子,确定所述数据帧中包含的突发错误的错误可纠性;以及根据所确定的错误可纠性,对所述数据帧中的突发错误进行处理并输出处理后的数据帧。根据本发明的解码方法、解码设备和解码器,通过使用数据帧的初始校正子确定数据帧中包含的突发错误的错误可纠性以及错误模式,使得能够在数据被发送出去之前确定错误可纠性,而且具有较小的解码延时。
59 线式ADC级间误差校准 CN201280009792.8 2012-02-22 CN103392297B 2017-08-29 K·石; C·瑟图科; P·萨塔扎德; A·J·雷德芬
发明提供一种模数转换器(ADC)200,其包括多个流线式ADC(202‑1,202‑2)和调整电路204。每个流水线式ADC适合于接收模拟输入信号(AIN)并产生输出信号(Da,Db)给输出电路(206),具有可调的传递函数,并且包括补偿器。所述调整电路(204)耦合到每个流水线式ADC以能够为每个流水线式ADC调整传递函数,从而基本消除估算模糊。另外,所述调整电路估算级间误差并为每个流水线式ADC调整补偿器以补偿所述级间误差,其中级间误差包括级间增益误差和DAC增益误差中的至少一个。
60 针对连续时间Σ‑Δ调制器中的非线性的校正 CN201210333758.8 2012-09-10 CN103001646B 2017-08-29 文卡特什·斯里尼瓦桑; 维贾伊·B·伦塔拉; 维多利亚·王林凯特凯; 巴赫尔·哈龙
在较高阶∑‑Δ调制器SDM中,时常存在由数/模DAC开关引入的误差。也就是说,与开关相关联的寄生电容可引入第二谐波突波。然而,此处提供补偿电路缓冲器。所述缓冲器将所述开关偏置成饱和状态,且所述补偿电路为所述缓冲器提供“接地升压”。所述缓冲器与补偿电路的组合减少了所述第二谐波突波,同时还改善了信噪比SNR和信号噪声失真比SNDR。
QQ群二维码
意见反馈