序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
21 用于在多媒体系统中执行前向纠错编码的装置及方法 CN201610158780.1 2012-07-06 CN105610552A 2016-05-25 黄盛熙; 黄承吾; 明世澔; 梁贤九; 朴勍模
提供了用于在多媒体系统中发送包括多个前向纠错(FEC)包的FEC包的方法及装置。所述方法包括:通过对多个源码元执行第一FEC编码来生成多个第一FEC包块,所述多个第一FEC包块中的每一个包括至少一个源包和用于所述至少一个源包中的每一个的修复的至少一个修复包;通过对所述多个第一FEC包块执行第二FEC编码来生成第二FEC包块,所述第二FEC包块包括用于所述多个第一FEC包块的至少一个修复包;以及发送所述第二FEC包块,其将以下信息包括在所述至少一个源包和至少一个修复包中的每一个的报头信息中:用于指示多个第一FEC包块的块边界的第一块边界信息和用于指示第二FEC包块的块边界的第二块边界信息中的至少一个、以及相关包的序号信息。
22 检测比特错误的方法和电子电路以及数据存储设备 CN201410605602.X 2014-09-30 CN104575616A 2015-04-29 R·科; T·拉贝纳尔特
提供了检测比特错误的方法和电子电路以及数据存储设备。提供了一种在数据存储设备中检测比特错误的方法,所述方法包括:将在数据存储设备的读出操作期间访问的第一比特序列与对应于数据存储设备的预期存储器状态的第二比特序列进行比较。
23 编码和解码信号的装置和方法 CN200880016135.X 2008-05-16 CN101933235B 2014-12-17 理查德·W·西塔; 斯科特·M·洛普雷斯托
新的能使传统广播传送可用于移动设备。本实施例描述了编码和解码信号的装置和方法。该装置(600)包括:第一编码器(602),第一编码器(602)接收数据并使用第一字节码编码处理来编码数据;与第一编码器(602)耦合的交织器(604),用于从第一编码器(602)接收编码的数据并重新排序数据;和与交织器(604)耦合的第二编码器(606),用于接收重新排序的数据并使用第二字节码编码处理来编码重新排序的数据。该方法(1600)包括如下步骤:接收数据(1610);使用第一字节码编码处理来编码数据(1620);交织编码的数据(1630);和使用第二字节码编码处理来编码交织的数据(1640)。还描述了解码信号的装置和方法。
24 半导体存储器件及其控制方法 CN201110252163.5 2008-07-17 CN102385538B 2014-10-15 菅野伸一; 内川浩典
发明公开了一种半导体存储器件及其控制方法,该半导体存储器件包括:半导体存储器,被配置为非易失性地存储多个检测码、多个第一校正码、第二校正码以及第二数据,第一数据块中的每一个包含数据项之一和相应的检测码,第二数据块包括第一数据块;第一校正器,被配置为使用第一校正码来校正第一数据块中的错误;检测器,被配置为使用所述检测码来检测由第一校正器校正的数据项中的错误,并产生表示在每个已校正的数据项中存在/不存在错误的第一错误信息;和第二校正器,被配置为使用第一错误信息和第二校正码,来校正已校正的数据项当中包括错误的若干个数据项中的错误,其中,第二校正码的纠错能高于第一校正码的纠错能力。
25 生成支持各种尺寸的基于格雷的系统性 CN200880108420.4 2008-12-29 CN101809958B 2014-07-02 俞男热; 卢东昱; 李大远; 金相局; 卢柳珍; 金沂濬; 曺政铉
发明提供了一种根据格雷码来生成码的方法以及对数据进行编码的方法和装置。所述方法能有效地生成具有各种长度、各种维数以及优异的汉明重量分布的码,并将数据(诸如具有各种长度的控制信息)编码成针对信道错误具有较强抵抗的码,从而提高了纠错的性能。
26 ECC存储器存储不同长度数据的方法 CN201310536363.2 2013-10-31 CN103559914A 2014-02-05 亚历山大; 付妮
发明提供一种ECC存储器存储不同长度数据的方法,该方法虽然未对ECC存储器存储阵列物理上进行修改,但仍然能灵活选择存储不同长度的数据并进行ECC操作。存储阵列在存储器中占据了大部分的面积,该ECC存储器存储不同长度数据的方法在不改变存储阵列的情况下,可灵活地利用ECC的编解码规则满足不同长度的数据进行ECC操作的需求。
27 用于数据感测的方法、装置和系统 CN201280020630.4 2012-03-12 CN103493139A 2014-01-01 马克·A·赫尔姆; 乌黛·钱德拉塞卡尔
发明包含用于数据感测的方法和装置。一种此类方法包含:使用若干不同的感测电压对若干存储器单元执行若干连续感测操作;确定在所述若干连续感测操作的连续感测操作之间改变状态的所述若干存储器单元的数量;以及至少部分地基于在连续感测操作之间改变状态的所述若干存储器单元的所确定的数量确定是否输出对应于所述若干连续感测操作中的一者的硬数据。
28 半导体存储器件及其控制方法 CN200880006654.8 2008-07-17 CN101622603B 2012-11-28 菅野伸一; 内川浩典
一种半导体存储器件包括:多个检测码产生器,被配置为分别产生多个检测码以检测多个数据项中的错误;多个第一校正码产生器,被配置为分别产生多个第一校正码以校正多个第一数据中的错误,第一数据块中的每一个包括数据项和相应的检测码之一;第二校正码产生器,被配置为产生第二校正码以校正第二数据块中的错误,第二数据块包括第一数据块;和半导体存储器,被配置为非易失性地存储第二数据块、第一校正码和第二校正码。
29 半导体存储器件及其控制方法 CN201110252163.5 2008-07-17 CN102385538A 2012-03-21 菅野伸一; 内川浩典
公开了一种半导体存储器件及其控制方法,该半导体存储器件包括:半导体存储器,被配置为非易失性地存储多个检测码、多个第一校正码、第二校正码以及第二数据,第一数据块中的每一个包含数据项之一和相应的检测码,第二数据块包括第一数据块;第一校正器,被配置为使用第一校正码来校正第一数据块中的错误;检测器,被配置为使用所述检测码来检测由第一校正器校正的数据项中的错误,并产生表示在每个已校正的数据项中存在/不存在错误的第一错误信息;和第二校正器,被配置为使用第一错误信息和第二校正码,来校正已校正的数据项当中包括错误的若干个数据项中的错误,其中,第二校正码的纠错能高于第一校正码的纠错能力。
30 一种FEC数据的处理方法、装置及系统 CN200910243107.8 2009-12-28 CN102111233A 2011-06-29 徐晋; 许鑫; 雷琼
一种FEC数据的处理方法,包括:发送端将FEC数据封装为TS报文,在该TS报文中设置FEC标识信息,并将该TS报文封装为RTP报文;向终端侧发送RTP报文。接收端接收所述的RTP报文;如果具备前向纠错FEC解码功能,则根据接收到的RTP报文中的TS报文中的FEC标识信息识别FEC数据,并根据FEC数据对丢失的媒体报文进行还原;如果不具备FEC解码功能,则将RTP报文去掉报文头后进行处理。本发明实施例还提供了一种FEC数据的发送处理装置和接收处理装置,以及一种处理FEC数据的系统。由于将FEC数据先使用TS格式封装,再使用RTP格式封装传输,因此避免了解码出现异常的情况,提高了媒体服务的质量
31 编码和解码信号的装置和方法 CN200880016275.7 2008-05-16 CN101682466A 2010-03-24 理查德·W·西塔; 斯科特·M·洛普雷斯托
新的能将使传统广播传送可用于移动设备。描述了包括如下步骤的方法(1700):接收具有数据有效载荷和首标的数据分组、字节码编码(1740)分组中的数据、以及响应于该字节码编码而更改更改(1760)首标中的信息。描述了一装置(1300),其包括:接收数据分组并且使用字节码编码处理来编码数据的编码器(1314);以及响应于字节码编码而更改更改首标中的信息的首标修改器(1318)。描述了一解码装置(2000),其包括:接收多个数据分组并且基于首标中的信息来识别数据分组的分组识别器;使用字节码解码处理来解码所识别的数据分组的字节码解码器(2006);以及使用里德-索洛蒙解码处理来至少对解码的所识别的数据分组进行解码的里德-索洛蒙解码器(2008)。
32 半导体存储器件及其控制方法 CN200880006654.8 2008-07-17 CN101622603A 2010-01-06 菅野伸一; 内川浩典
一种半导体存储器件包括:多个检测码产生器,被配置为分别产生多个检测码以检测多个数据项中的错误;多个第一校正码产生器,被配置为分别产生多个第一校正码以校正多个第一数据中的错误,第一数据块中的每一个包括数据项和相应的检测码之一;第二校正码产生器,被配置为产生第二校正码以校正第二数据块中的错误,第二数据块包括第一数据块;和半导体存储器,被配置为非易失性地存储第二数据块、第一校正码和第二校正码。
33 用于前向链路的变速率编码 CN200910128510.6 2000-11-16 CN101534169A 2009-09-16 小詹姆斯·A·普罗克特
一种在各个通信信道的数据传输率可以适应特定的信道条件的数字通信系统中使用的信号编码技术。具体地说,前向纠错的编码速率适合于各个信道,同时维持固定信息的大小与FEC编码速率无关。这允许系统的数据传输率适应特定用户所经历的信道条件。因而,经历通信条件好多路失真低的用户有可能被分派到更高的容量,反之多路失真值得注意的用户有可能利用速率较低的(编码平较高的)错误代码来维持高质量。消息是从发射机传送到接收器的,以便把最终在任何给定的点实现的编码速率通知接收器。这些参数可以在可能提供改变FEC编码速率和FEC块大小的能的同时通过用来保证传输大小恒定的权宜之计被调整到与被传输的功率水平无关。
34 错误检测装置和错误检测方法 CN200480024794.X 2004-08-19 CN100472973C 2009-03-25 松田秀治; 薮野宽之
发明的错误检测方法如图1所示那样,在对以没有连续性的排列输入的对象符号序列进行综合特征计算的同时,对该以没有连续性的排列输入的对象符号序列,一边跳过数据使得该符号序列的排列具有连续性地修正该数据间的连续性一边进行第一错误检测符号计算,根据在上述综合特征计算中得到的综合特征,计算上述对象符号序列的错误数据位置和错误数据数值,根据该错误数据位置和错误数据数值,只对上述对象符号序列中的上述错误数据位置再次进行第二错误检测符号计算,使用该计算结果,更新上述第一错误检测符号计算的计算结果,由此同时进行以没有连续性的排列输入的ECC处理和EDC计算处理。
35 基于包的数据传输系统中的差错控制编解码的方法 CN200380108212.1 2003-11-06 CN100438393C 2008-11-26 M·路易斯
在基于包的传输系统中,在消息的加扰与传输之间,在传输设备实现消息的差错控制编码。最初,包括带帧长度信息的标题、数据部分和帧校验序列的消息帧,用插入到数据部分和帧校验序列的间隙来扩展,并更新帧长度信息,然后对该帧进行加扰,并生成前向纠错数据,并将其写入间隙中。生成外部帧校验序列,并作为帧的一部分附加上去,之后传输整个帧。在接收与解扰之间,在接收设备实现传输帧的差错控制解码。最初,可选择地校验并删除外部帧校验序列,响应差错,对该帧应用基于插入前向纠错数据的纠错算法,之后对该帧进行解扰,删除前向纠错数据和插入的间隙,并将该帧恢复为其初始状态。最后,将标题的长度信息更新为其初始值。
36 再现设备、记录和再现系统、再现方法及记录和再现方法 CN00104369.2 2000-03-20 CN1265375C 2006-07-19 荒牧纯一; 大场昭
发明揭示了一种再现记录在记录媒体上的节目的再现设备,通过它可以抑制超出私人使用范围使用高速翻录功能,以达到保护版权。再现设备包含再现装置;计时装置;检测装置;存储装置;比较装置;及控制装置。
37 记录介质的再现装置和再现方法、数据输出控制方法、数据输出方法、检错方法以及数据输出和再现方法 CN01802137.9 2001-06-21 CN1261941C 2006-06-28 佐古矅一郎; 猪口达也; 川嶌哲司
一种记录介质的再现方法,该再现方法包括下述步骤:对从所述记录介质读出的数据进行解调,在该记录介质中记录有内容数据,至少管理信息和辅助信息被嵌入内容数据中,管理信息是有关复制管理,辅助信息至少包含添加到管理信息中的检错码和纠错码其中之一;从进行的解调处理的输出信号中检测该辅助信息;根据检测出的辅助信息中的检错码和纠错码其中之一进行检错;以及当在检错过程中没有错误发生时,根据管理信息,对从该记录介质读出的内容数据控制进行了解调处理的输出信号的输出操作。
38 用于在数字系统中卷积编码的设备和方法 CN99816002.4 1999-12-30 CN1198399C 2005-04-20 金潣龟; 金炳朝; 李永焕; 崔舜在
一种数字系统中的卷积编码设备和方法。依照本发明的优选实施例,一个卷积编码设备具有一个卷积编码器和一个穿孔器。该卷积编码器产生第一、第二、和第三个编码符号的子组,这些编码符号用于使用包括g0(x)=1+x2+x3+x5+x6+x7+x8、g1(x)=1+x+x3+x4+x7+x8、和g2(x)=1+x+x2+x5+x8的发生器多项式的输入位;用于输入输入位以产生用于三个连续的输入位的三个子组的一符号组;以及用于产生一符号组流。一个符号穿孔器,用于对自卷积编码器产生的每个符号组的三个子组中的一个子组的第一个符号进行穿孔。
39 采用纠错码的数据处理方法和采用该方法的设备 CN01143559.3 2001-12-12 CN1359103A 2002-07-17 小竹晃一; 石泽良之; 小岛正
发明提供一种采用纠错码的数据处理方法和采用该方法的设备。其中,当为存储器(2)中存储的数据生成并添加纠错码时,即使该存储器(2)上的数据中出现错误,仍可消除该错误的负面影响。在本发明中,当在存储器(2)中存储数据时,事先利用另一个存储器(1),例如SRAM,生成纠错码PI。把纠错码PI和数据一起写入到存储器(2)中。当存储16个区段的数据和PI后,为数据和PI生成并添加纠错码PO。当从存储器(2)读出该数据时,每次读出一个PI系列进行一次PI校正处理。这使得即使在存储器(2)上该数据被破坏(或出现错误)时仍有可能恢复原始数据。
40 用于前向链路的变速率编码 CN200910128510.6 2000-11-16 CN101534169B 2016-06-08 小詹姆斯·A·普罗克特
一种在各个通信信道的数据传输率可以适应特定的信道条件的数字通信系统中使用的信号编码技术。具体地说,前向纠错的编码速率适合于各个信道,同时维持固定信息的大小与FEC编码速率无关。这允许系统的数据传输率适应特定用户所经历的信道条件。因而,经历通信条件好多路失真低的用户有可能被分派到更高的容量,反之多路失真值得注意的用户有可能利用速率较低的(编码平较高的)错误代码来维持高质量。消息是从发射机传送到接收器的,以便把最终在任何给定的点实现的编码速率通知接收器。这些参数可以在可能提供改变FEC编码速率和FEC块大小的能的同时通过用来保证传输大小恒定的权宜之计被调整到与被传输的功率水平无关。
QQ群二维码
意见反馈