序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
1 用于效率和硬件减少的信号生成系统 CN201780095301.9 2017-12-19 CN111133459B 2023-09-29 A·科柯莱斯-冈萨雷斯; J·加姆贝塔; J·乔
提供了一种信号生成系统。信号生成系统向多个量子位提供微波信号。该信号生成系统包括生成器、振荡器混频器和分离器。振荡器生成包括恒定频率的振荡器信号。生成器生成包括初始频率的生成器信号。混频器被电耦合到生成器和振荡器。混频器将生成器信号和振荡器信号组合以生成微波信号。分离器被电耦合到混频器。分离器将微波信号扇出到多个物理线路。多个物理线路中的每一个被电连接到多个量子位中的对应量子位。
2 一种用于减少时钟分配系统的寄生的方法 CN201380056595.6 2013-10-25 CN104769839A 2015-07-08 M·克劳蒂尔
一种用于减少时钟分配系统的寄生的方法,该方法包括a)提供系统控制器,b)提供时钟分配系统,c)在工作前输入时钟分配系统的特征,d)计算预期平整数边界寄生作为小数偏移值的函数,e)选择整数边界方案基于小数偏移值作为优选的预定区域,和f)编程主时钟子系统和一个或以上的小数合成器与整数边界方案,以及g)根据需要重复步骤d)到f)。
3 带通德尔塔西格舍位器和多位数字信号的舍位方法 CN02829864.0 2002-12-23 CN100397789C 2008-06-25 兰基肖尔·甘蒂; 阿里亚·埃希拉吉
一种带通德尔塔西格舍位器,该舍位器将多位数字输入信号舍位为具有选择的数量的数字输入信号的最高有效数据位的数字输出信号(24),以及一种多位数字信号的舍位方法。输入信号(10)被符号扩展(11)。输入信号的剩余的最低有效数据位(3),(a)时间延迟(26)等于在连续的输入信号间的时间的一段时间,并且乘以关于选择的频率与输入信号的频率的比的数(30),并且相乘结果加(32)到输入信号的符号扩展(11),以及(b)时间延迟等于在连续的输入信号间的时间的两倍的一段时间,并且在反相(28)后加(32)到输入信号的符号扩展。
4 为降低数字-时间转换器直接数字合成中的杂波而引入抖动的系统和方法 CN200580033286.2 2005-09-14 CN101032074A 2007-09-05 托马斯·L·格拉迪沙尔; 罗伯特·E·施滕格尔
一种直接数字合成器(DDS)(300),其使用用于降低数字-时间转换器(DTC)(317)中的杂散发射的系统。该DDS(300)包括一个或多个抖动源(307)以及随机访问存储器(RAM)(305)。此RAM(305)通过使用查找表的输出来利用存储了延迟误差值的查找表,该查找表的输出与抖动源(307)相结合以补偿DTC(317)中的不等单位延迟值。
5 使用高频电梳以调节漂移消除环路的低噪声微波合成器 CN02802066.9 2002-05-15 CN1298111C 2007-01-31 伯纳德·M·科迪
一种微波合成器包括一个漂移消除环路,该漂移消除环路具有一个窄带输入端、一个低频频率梳状输入端、一个宽带输入端以及一个用于提供可调频率输出信号的输出端。窄带合成器与窄带输入端连接,梳状发生器与低频频率梳状输入端连接。取代了常规布图中使用宽带合成器以驱动宽带输入的做法,本发明中使用一个高稳定性的低噪声高频率的振荡器。振荡器的输出与梳状发生器的输出进行混合,以产生低噪声高频频率梳。然后用低噪声高频频率梳驱动漂移消除环路的宽带输入。与常规的设计比较,用高频频率梳取代宽带合成器可以显著地降低合成器的相位噪声。
6 一种高阶ΣΔ噪声整形直接数字频率合成器 CN200410009923.X 2004-12-02 CN1783701A 2006-06-07 倪卫宁; 石寅
一种高阶∑Δ噪声整形直接数字频率合成器,包括:一相位累加器、高阶∑Δ噪声整形内插器、正弦或余弦查询表、数模转换器和低通滤波器,其中高阶∑Δ噪声整形内插器包括整形累加器和延迟电路;外部N位频率字输入到相位累加器,相位累加器的输出连接到整形累加器;整形累加器的输出分为作为正弦或余弦相位值的高p位和作为被截断的低N-p位;其中低N-p位输出连接到延迟电路,延迟电路运算输出又返回连接到整形累加器;整形的相位值输出连接到正弦或余弦查询表,正弦或余弦查询表的输出再连到数模转换器的输入,最后数模转换器的输出连到低通滤波器的输入。
7 基于使用排序抽头的延迟线的直接数字合成器 CN02804732.X 2002-02-05 CN1491505A 2004-04-21 戴维·E·伯库曼
一种数字频率合成器包括一个产生在固定频率上振荡的时钟信号的时钟和一个接收时钟信号和由此产生多个在固定频率上振荡的相移时钟信号的延迟线。每个相移时钟信号相对于时钟信号和相对于其他相移时钟信号在相位上移位。一个查找表接收有关在固定频率上振荡的理想相移时钟信号的地址值,并输出有关地址值的抽头地址。一个选择电路接收多个相移时钟信号和抽头地址,并响应它们来输出相移时钟信号的一个。一个采样电路采样选择电路输出的一个相移时钟信号的至少一部分,并输出采样部分以形成具有期望频率的振荡信号的至少一部分。
8 双功双平衡混频器电路 CN95106588.2 1995-05-24 CN1062993C 2001-03-07 小约翰·P·迪洛; 王禾丰
在多模式通讯装置中的用来连接多个信号路径的电路包括在非平衡状态可选择地用作调制开关的双平衡混频器电路。在应用于CDMA/FM蜂窝电话的发射单元时,该电路将CDMA IF信号路径与FM音频信号路径相连。这种该电路包括双平衡混频器,与PLL电路和FM音频信号相连接。该混频器的一个输入端接收CDMA低IF信号,而另一个输入端与微处理机控制的开关相连接,用于在FM模式工作中能够使平衡混频器处于非平衡状态。
9 信号发生电路和使用这种信号发生电路的发射机,接收机和收发机 CN98812444.0 1998-03-13 CN1282466A 2001-01-31 伊吹多喜矩
发明涉及供例如电视接收机和音频系统之类的音频装置使用的,用于发射和接收输出的音频信号的信号发生电路,接收机等等。调频电路(12)可包括载波信号发生部分,载波信号发生部分包括使用振荡器(17)的振荡电路(16)。发射时,接通开关(19),振荡电路(16)输出1200MHz波段调频信号,倍增电路(13)使该信号的频率加倍,从而获得2400MHz波段调频信号。该2400MHz波段调频信号被提供给混频电路(15),在混频电路(15)中,使该调频信号与PLL电路(14)输出的频率信号混频。发射的高频调制信号可由滤波器(23)抽取,经过放大后被提供给天线(25)。通过在10—20MHz的范围内改变PLL电路(14)输出的频率信号的频率,可调节高频调制信号的载波频率。由于倍增电路(13)输出的2400波段调频信号的频率稳定性高,PLL电路(14)输出的频率信号的频率相当低,即使该频率信号的频率稳定性较低,高频调制信号也可具有高的频率稳定性。
10 高稳定度频率发生器 CN95119025.3 1995-11-03 CN1132962A 1996-10-09 M·-T·狄; E·采韦格; R·丁格; P·-A·法林
包括产生第一频率(F1)的振荡器(10)的高稳定度频率发生器G。发生器G还包括提供与温度无关的时间稳定频率信号的时基BT,为将来自振荡器(10)的第一数脉冲(nT)供至比较器(13)的反馈装置,为给比较器供以基准数脉冲(NT)的装置(14)和提供随(nT)和(NT)之差Δ而变的校正信号Sc的装置(13,15,16)以及振荡器(10)的频率(F1)校正电路(17)——该电路受控制信号Sc的控制。
11 一种用于减少时钟分配系统的杂散的方法 CN201380056595.6 2013-10-25 CN104769839B 2018-02-06 M·克劳蒂尔
一种用于减少时钟分配系统的杂散的方法,该方法包括a)提供系统控制器,b)提供时钟分配系统,c)在工作前输入时钟分配系统的特征,d)计算预期平整数边界杂散作为小数偏移值的函数,e)选择整数边界方案基于小数偏移值作为优选的预定区域,和f)编程主时钟子系统和一个或以上的小数合成器与整数边界方案,以及g)根据需要重复步骤d)到f)。
12 用于频率产生的设备和方法 CN201410543596.X 2010-06-03 CN104362980A 2015-02-18 拉贾戈帕兰·兰加拉詹; 钦玛雅·米什拉; 毛林·巴加特; 靳彰
发明涉及用于频率产生的设备和方法。一种宽带频率产生器具有用于不同频带的两个或两个以上振荡器,振荡器安置于倒装芯片封装内的同一裸片上。通过将一个电感器放置于裸片上且将另一电感器放置于封装上从而使电感器分隔开焊料直径而减小两个振荡器的电感器之间的耦合。松弛耦合的电感器允许操纵所述振荡器中的一者的LC谐振电路以增加另一振荡器的带宽,反之亦然。可通过使另一振荡器的LC谐振电路负载较大电容(例如另一振荡器的粗调组的整个电容)来实现防止振荡器中的一者中的不合需要的振荡模式。还可通过降低另一振荡器的LC谐振电路的质量因数且借此增加谐振电路中的损耗来实现防止不合需要的模式。
13 波形信号的合成传送方法及装置 CN200810241420.3 2008-12-19 CN101447764B 2011-05-18 欧勇
发明涉及一种波形信号的合成传送装置和方法,包括处理器、DA转换器,所述处理器具有内部存储器及高速同步串行接口,所述处理器处理的正弦波形信号转化成波形数据存储到所述处理器的内部存储器,所述处理器的直接存储器存取模的地址指针指向所述波形数据的存储地址,直接存储器存取模块直接控制所述存储的波形数据通过同步串行接口传送到数据模拟转换器,数模转换器将接收的所述波形数据合成并转换成模拟信号后输出。本发明还包括应用该装置的方法。本发明具有结构简单、节约成本、容易控制的特点。
14 波形信号的合成传送方法及装置 CN200810241420.3 2008-12-19 CN101447764A 2009-06-03 欧勇
发明涉及一种波形信号的合成传送装置和方法,包括处理器、DA转换器,所述处理器具有内部存储器及高速同步串行接口,所述处理器处理的正弦波形信号转化成波形数据存储到所述处理器的内部存储器,所述处理器的直接存储器存取模的地址指针指向所述波形数据的存储地址,直接存储器存取模块直接控制所述存储的波形数据通过同步串行接口传送到数据模拟转换器,数模转换器将接收的所述波形数据合成并转换成模拟信号后输出。本发明还包括应用该装置的方法。本发明具有结构简单、节约成本、容易控制的特点。
15 一种高频载波发生器 CN200810068206.2 2008-06-30 CN101304235A 2008-11-12 王志根; 刘建伟; 秦宏武
发明公开了一种高频载波发生器,包括用于输出控制信号并提供振荡频率的微控制器、用于根据所述振荡频率产生并输出高频振荡信号的振荡电路、用于对所述控制信号及高频振荡信号的合成信号进行放大从而得到高频载波的放大电路,方便地产生或截止高频载波,具有电路简单实用、成本低、调试简单、抑制中心频率漂移等优点。
16 多基准时钟合成器 CN200680005812.9 2006-02-08 CN101167242A 2008-04-23 辛达·L·弗林
一种时钟合成器(100)用于将源时钟N.R分频,其包括逻辑电路、延迟线(103)、选择电路、累加器(113)和时钟分频器电路。逻辑电路使N.R除以2M,以获得NNEW.RNEW,其中NNEW值为0,而RNEW值至少为0.5。延迟线接收第一时钟,并且具有多个延迟抽头(0、1、2),其中第一时钟基于源时钟。选择电路基于抽头选择值选择延迟抽头,并且提供延迟时钟。累加器针对延迟时钟的每个周期加入RNEW值,并且对总和值执行模函数,以生成抽头选择值。时钟分频器电路基于延迟时钟的选定转变使输出时钟转变,其是通过使第一时钟或延迟时钟进行2M-1分频而实现的。
17 载波检测电路及控制方法、具有它的红外线信号处理电路 CN200710136425.5 2007-07-16 CN101119159A 2008-02-06 井上高广
红外线遥控接收机(20a)具有载波检测电路(12a)。载波检测电路(12a)包括:比较器(6a),比较带通滤波器(5)的输出信号(bpf)和作为噪声检测电平的阈值电压(Vth1);比较器(6c),比较带通滤波器(5)的输出信号(bpf)和作为第1载波检测电平的、电平比阈值电压(Vth1)大的阈值电压(Vth3);以及逻辑电路(8),基于比较器(6a)的输出信号(D1),控制放大器(4)的增益,以使比较器(6a)的输出信号(D1)不被输出。比较器(6c)的输出信号(D3)被作为载波输出。由此,能够降低由干扰光噪声引发的误动作。
18 用于频率合成的方法和设备 CN200580033298.5 2005-09-12 CN101032075A 2007-09-05 曼纽尔·P·小加巴托; 约瑟夫·A·查拉斯卡; 保罗·H·盖乐斯
一种DPC(200),包括:频率源(20);延迟定环(220),它用于接收时钟信号,并产生多个相移时钟信号;控制装置(280),它具有DPS(282)和DAC(284),用于接收标识合成信号的期望频率的输入信号;选择电路(270),它用于接收多个相移时钟信号,选择一序列的相移时钟信号,并输出粗略合成信号;可变延迟元件(290),它具有被耦合到选择电路的第一输入,用于接收粗略合成信号,还具有被耦合到控制装置的第二输入,用于接收精确调谐调整信号,以便修改该粗略合成信号,从而产生实质上具有期望频率的合成信号(292)。该DPC进一步包括训练设备,该训练设备用于校准DPC。
19 辐射电介质波导电路 CN00819743.1 2000-07-13 CN1252858C 2006-04-19 申千雨
一种位于两多层的平行金属板之间的非辐射电介质波导电路。由于多层,该电路在板之间有不同高度的隔片,因此根据其使用频率而设计的不同尺寸的非辐射电介质波导都被插入到单个电路中。通过利用本发明,我们能够构建超外差接收机,它具有能够通过本地振荡器混合所接收到的波以产生中间频率的特性。通过中间频率可以很容易增大振幅,因此使接收灵敏度得到改进。
20 带通德尔塔西格舍位器和多位数字信号的舍位方法 CN02829864.0 2002-12-23 CN1695308A 2005-11-09 兰基肖尔·甘蒂; 阿里亚·埃希拉吉
一种带通德尔塔西格舍位器,该舍位器将多位数字输入信号舍位为具有选择的数量的数字输入信号的最高有效数据位的数字输出信号(24),以及一种多位数字信号的舍位方法。输入信号的剩余的最低有效数据位(3),(a)时间延迟(26)等于在连续的输入信号间的时间的一段时间,并且乘以关于选择的频率与输入信号的频率的比的数(30),并且相乘结果加(32)到输入信号的符号扩展(11),以及(b)时间延迟等于在连续的输入信号间的时间的两倍的一段时间,并且在反相(28)后加(32)到输入信号的符号扩展。
QQ群二维码
意见反馈