161 |
一种具有防错锁功能的低相噪混频锁相电路 |
CN202311695619.4 |
2023-12-12 |
CN117411478B |
2024-04-23 |
杨松 |
本发明公开了一种具有防错锁功能的低相噪混频锁相电路,包括用于提供同时基信号的同时基参考单元,根据同时基参考单元提供的同时基信号产生低相噪射频信号的低相噪混频锁相单元,以及接收同时基参考单元提供的同时基信号并与低相噪混频锁相单元连接的防错锁单元,该防错锁单元基于同时基信号检测低相噪混频锁相单元的输出信号是否错锁,并在错锁时对低相噪混频锁相单元进行修正。本发明通过电路设计能够在较小体积和较低成本的条件下实现低相噪射频信号的产生,而且可以解决低相噪混频锁相单元可能发生的频率错误锁定的问题,并且能够适应多种微波信号处理电路,为各种变频电路提供高质量的本振信号和自检信号,具有广泛的市场应用前景。 |
162 |
一种晶闸管驱动电路 |
CN202111072027.8 |
2021-09-13 |
CN113765510B |
2024-04-23 |
余仕君; 崔彬; 胡小明; 肖旭潘; 丁立权 |
本发明提供了一种晶闸管驱动电路,包括电源Vcc、驱动信号输入端、辅助开关电路、主开关电路、复磁电路、储能电容C1、二极管D1、变压器T1及晶闸管Qa;驱动信号输入端连接于辅助开关电路,驱动信号输入端用于输入驱动信号控制辅助开关电路的开通/关断,储能电容C1的一端节点分为两路,第一路通过二极管D1连接于电源Vcc,第二路连接于变压器T1原边的一端,储能电容C1的另一端节点分为两路,第一路连接于辅助开关电路,第二路经主开关电路连接于变压器T1原边的另一端,复磁电路连接于变压器T1原边的一端,晶闸管Qa连接于变压器T1的副边。该驱动电路有效降低了驱动电路损耗、对电源功率的需求及驱动成本,减小了驱动板的面积,提高了驱动电路的可靠性。 |
163 |
一种基于复数阻抗匹配的零反射网络 |
CN202111005352.2 |
2021-08-30 |
CN113726304B |
2024-04-23 |
毕晓君; 曹子兰 |
本发明公开了一种基于复数阻抗匹配的零反射网络,其输入为复数阻抗且输出为标准50欧姆端口阻抗,零反射网络包括:N级依次串联连接的匹配电路,以及与N级匹配电路并联连接的阻性元件;匹配电路用于将输入的复数阻抗在通带内变换至端口阻抗与阻性元件的并联阻抗值,在阻带变换至趋于无穷大;阻性元件用于将带外产生的无穷大阻抗进一步变换至匹配状态且将吸收的反射信号耗散,从而实现了输出端口在全频段内均无反射信号;其中,N表示匹配电路的个数,取值为大于等于1的正整数。本发明通过复用带内匹配网络中最后一级的电容器件作为阻抗变换器,首次实现了复数阻抗输入的零反射网络,在全频段内均满足阻抗匹配条件,消除了输出端口的反射信号。 |
164 |
译码方法、设备、可读存储介质、芯片及计算机程序产品 |
CN201911312200.X |
2019-12-18 |
CN113014267B |
2024-04-23 |
李沫 |
本申请公开了一种译码方法、设备、可读存储介质、芯片及计算机程序产品,属于通信技术领域。本方法通过子码的生成状态信息,对该子码在上一次软判决译码中的译码结果进行判断,若该子码在上一次软判决译码中的译码结果有效,则无需对该子码再进行一次软判决译码,可以直接将该子码在上一次软判决译码中的第一译码结果作为该子码在本次软判决译码中的第一译码结果,从而无需对该码字中的每个子码进行软判决译码,进而可以降低对码字进行软判决译码的功耗。 |
165 |
功率放大电路以及偏置控制电路 |
CN202010384836.1 |
2020-05-08 |
CN111917386B |
2024-04-23 |
长谷昌俊 |
本发明提供一种能够进行低电源电位下的动作的功率放大电路以及偏置控制电路。包含:多个功率放大器,被进行多级连接,将高频输入信号进行放大并输出放大后的高频输出信号;多个偏置电路,对多个功率放大器分别输出偏置电流;以及偏置控制电路,基于作为多个偏置电路中的一个偏置电路内的部位的电位并根据高频输出信号的功率而变化的第2参照电位,将用于使比一个偏置电路靠前级的一个或多个偏置电路所输出的偏置电流增加的偏置控制电流输出到比一个偏置电路靠前级的一个或多个偏置电路。 |
166 |
一种超声雾化片工作控制电路及超声波电子烟 |
CN201810232570.1 |
2018-03-21 |
CN110299905B |
2024-04-23 |
刘建福; 钟科军; 郭小义; 黄炜; 于宏; 代远刚; 尹新强; 易建华; 潘君; 周永权 |
本发明公开了一种超声雾化片工作控制电路及超声波电子烟,其中超声雾化片工作控制电路包括第一供电电路、第二供电电路、控制器、MOS管开关电路和LC振荡电路,其中第一供电电路与控制器的电源端电连接,第二供电电路与LC振荡电路的电源端电连接,控制器的输出端依次通过MOS管开关电路、LC振荡电路与超声雾化片电连接,还包括与超声雾化片电连接的第一吸收电路、与LC振荡电路电连接的第二吸收电路、与LC振荡电路电连接的泄放电路。本发明能够防止MOS管因超声雾化片热插拔而损坏,能够使高电压脉冲峰值变得平缓,有利于保护MOS管不被高压击穿,避免MOS管因空载工作而被高压击穿,延长使用寿命,降低使用成本。 |
167 |
高频电路和通信装置 |
CN202280060564.7 |
2022-09-02 |
CN117917011A |
2024-04-19 |
小野农史; 森弘嗣 |
高频电路(1)能够同时传输LTE信号和NR信号,该高频电路具备滤波器(11、21及31)、功率放大器(41及42)以及连接于滤波器(11、21及31)与功率放大器(41及42)之间的开关(51),在LTE信号和NR信号中的一方正在被功率放大器(41)放大时,LTE信号和NR信号中的另一方被功率放大器(42)放大,开关(51)能够将滤波器(11)与功率放大器(41)连接,能够将滤波器(31)与功率放大器(42)连接,能够将滤波器(21)与功率放大器(41及42)中的一方选择性地连接。 |
168 |
天线装置以及通信终端装置 |
CN202280059631.3 |
2022-07-21 |
CN117916953A |
2024-04-19 |
那须贵文 |
本发明提供一种在使所使用的频带宽带化的同时可得到充分的辐射效率的天线装置以及通信终端装置。本公开的天线装置(100)具备第1天线(ANT1)和第2天线(ANT2)。第1天线(ANT1)包含:第1辐射元件(11),与供给高频信号的供电电路(30)连接;以及第1线圈(L1),连接在第1辐射元件(11)与供电电路(30)之间。第2天线(ANT2)包含:第2线圈(L2),相对于第1线圈(L1)进行磁耦合;以及第2辐射元件(12),与第2线圈(L2)连接。在第2天线(ANT2)的基波的谐振频率下,第1天线(ANT1)的阻抗大于50Ω。 |
169 |
杂波消除的动态配置 |
CN202280061000.5 |
2022-06-10 |
CN117916686A |
2024-04-19 |
H·D·奥谢; D·切尔尼亚夫斯基; T·舍瑙尔; A·莫阿兹; R·哈泽拉; R·卡努马利 |
实施方案涉及根据侵扰集成电路(IC)的操作频率的动态改变来更新在受扰IC处的杂波消除。该侵扰IC在预先确定的更新时间改变其操作频率。该更新时间和该操作频率的改变与受扰IC共享。该受扰IC动态地更新用于该受扰IC和该侵扰IC的本地时钟信号的频率之间的关系。该受扰IC基于该侵扰IC的更新的本地时钟频率的关系、更新时间和操作频率的改变来生成杂波消除参数,并且配置杂波消除电路。这样,尽管该侵扰IC的操作频率发生了改变,并且这些本地时钟频率出现了偏差,但该受扰IC可执行有效的杂波消除。 |
170 |
列表译码方法、装置、设备及存储介质 |
CN202410080755.0 |
2024-01-19 |
CN117914332A |
2024-04-19 |
张汝楠; 祁璞; 张华; 李长庚; 林之楠; 刘奇 |
本申请公开了一种列表译码方法、装置、设备及存储介质,属于通信技术领域。本申请通过在接收信号对应译码树的目标节点非冻结比特的情况下,判断所述目标节点对应目标路径是否为不可靠路径;在所述目标路径为不可靠路径的情况下,对所述目标路径进行路径分裂,得到所述目标节点对应分裂路径;即,在所述目标路径为可靠路径情况下,则不对其进行路径分裂,减少分裂路径的数量,从而在基于分裂路径确定译码结果的过程中,能够减少计算量,从而降低译码复杂度。 |
171 |
水下多元LDPC码译码初始化方法、装置、设备及介质 |
CN202410313795.5 |
2024-03-19 |
CN117914331A |
2024-04-19 |
时相一; 白琳琅; 杜鹏宇; 宋雪晶; 吴梦行 |
一种水下多元LDPC码译码初始化方法、装置、设备及介质,涉及水声通信技术领域,包括获取根据首次译码初始化值集合得到的译码结果,所述首次译码初始化值集合包括每个符号中每个元素对应的首次译码初始化值,所述首次译码初始化值是在假定水下信道噪声服从高斯分布的基础上计算得到的;判断所述译码结果是否正确;若否,则针对每个符号中的每个元素,基于每个元素对应的解扩相关量计算出目标译码初始化值,以实现译码初始化。通过本申请,在检测到基于假定水下信道噪声服从高斯分布计算得到的初始化赋值译码效果不佳时,直接通过解扩相关量来计算各个符号中每个元素的译码初始化值,以准确实现译码初始化,进而有效提高译码性能。 |
172 |
一种基于非正则校验矩阵的LDPC译码器优化方法 |
CN202310762353.4 |
2023-06-26 |
CN117914329A |
2024-04-19 |
叶舒啸; 叶能; 侯超群; 程波铭; 王爱华; 齐斌; 池佃婷 |
本发明公开的一种基于非正则校验矩阵LDPC译码器优化方法,属于LDPC软判决译码领域。本发明实现方法为:根据对不同行秩或列秩大小对消耗时钟最高行或最高列并行、其余行或列串行的译码器结构,实现对译码器结构优化,避免处理节点之间存在路由拥塞,在达到全并行译码器相同吞吐量的情况下,提高译码器的资源利用率,减少对节点数量、便于译码器的紧凑布局和布线;此外本发明还采用基于最大化互信息的低比特非均匀量化方法,对输入信号进截位量化,通过分幅处理实现低比特量化下的信息量提高,减少量化对译码器带来的性能损失,并与信号幅值软信息直接初始化方式协同提高译码器的资源利用率,减少对节点数量、便于译码器的紧凑布局和布线。 |
173 |
防鬼键电路 |
CN202211241427.1 |
2022-10-11 |
CN117914327A |
2024-04-19 |
张志成; 陈奕良; 罗御庭 |
本发明提供一种防鬼键电路,包括多个驱动线、多个感应线、多个按键开关、多个偏压电阻、一控制器以及一处理器。多个驱动线与多个感应线交错排列形成一矩阵电路。多个按键开关设置于矩阵电路中。多个偏压电阻电性连接多个感应线。控制器通过多个驱动线输入一工作电压至多个按键开关,多个感应线搜集通过多个按键开关的工作电压后传递至偏压电阻进行分压而取得一分电压,处理器根据分电压的大小判断产生此分电压的一按键开关是否被有效按压导通而为正常按键触发,或是按键开关没有被按压导通而为鬼键。 |
174 |
一种基于运算放大器切换delta-sigma调制器的离散型低功耗积分器 |
CN202311591340.1 |
2023-11-27 |
CN117914324A |
2024-04-19 |
王冠宇; 徐海迪; 郑仕纪; 李文涛; 戴佳洪; 蒲虹锐; 赵汝法; 刘挺; 黎淼; 杨虹 |
本发明请求保护一种用于delta‑sigma调制器的离散型低功耗积分器,属于集成电路领域,包括第一反馈模块、第二反馈模块、积分放大器模块、信号输入模块,所述的积分器模块包含第一运放和第二运放,其输入端,分别与信号输入和第一、第二反馈模块相连。其第一、第二运放的输出也分别连接到积分器输出。后级量化器产生的结果对所述的第一反馈模块、第二反馈模块进行控制,其时钟输入CLK1,CLK2,CLK1S,CLK2S对信号输入模块和积分器模块进行控制。delta‑sigma ADC第一级积分器最为重要,其中运放要求最高,功耗最大。利用本发明的积分器可使整个调制器的功耗极大降低。 |
175 |
半导体装置及串行通信接口控制方法 |
CN202311200676.0 |
2023-09-18 |
CN117914307A |
2024-04-19 |
宫正 |
半导体装置包括第一时钟;第二时钟;第一波特率发生器,通过使用第一时钟生成基本时钟;第二波特率发生器,通过使用第二时钟生成基本时钟;以及校正第一波特率发生器的控制电路。控制电路包括:基于第二波特率发生器的第二时钟输出校正操作信号的校正操作信号输出电路;以及基于校正操作信号输出校正值设置信号的校正值设置电路。第二波特率发生器基于校正值设置信号,通过使用第一时钟,根据校正操作信号对校正时段进行计数,并且第二波特率发生器基于计数结果设置波特率校正值。 |
176 |
一种安全式接近开关 |
CN202410091943.3 |
2024-01-23 |
CN117914300A |
2024-04-19 |
罗伟杰; 颜天宝 |
本发明涉及接近开关领域,具体公开了一种安全式接近开关,包括固定架,所述固定架内部内侧的内侧固定安装有记忆海绵,所述固定架内部的外侧分别固定安装有第一弹簧,所述第一弹簧的一侧固定连接有第一螺纹套;在接近开关本体受到的撞击力度过大时,接近开关本体则向固定架中移动,且通过第一弹簧对第一螺纹套起到缓冲作用,并通过调节组件稳定第一螺纹套的位置,以使接近开关本体进入固定架的内部,使固定架对接近开关本体起到保护作用,同时在接近开关本体进入固定架内部时,通过记忆海绵可极大程度的提升缓冲效果,同时避免第一弹簧收缩到最小值而导致接近开关本体受到撞击力的影响,从而再次提升接近接开关本体的使用安全性。 |
177 |
一种IGBT驱动配置装置 |
CN202410314181.9 |
2024-03-19 |
CN117914295A |
2024-04-19 |
黄仁东; 张新涛; 靳钊钊; 陈益 |
本申请公开了一种IGBT驱动配置装置,包括采集模块,用于采集功率模块的运行数据;控制模块,连接所述采集模块;脉冲信号生成装置,连接所述控制模块;调节模块,包括可调电源模块、转换电路、栅极电阻模块、可调电容Cge、栅‑射极电阻Rge;转换电路分别连接所述脉冲信号生成装置、可调电源模块的一端以及栅极电阻模块的一端;栅极电阻模块的另一端依次连接所述可调电容Cge和栅‑射极电阻Rge的一端;栅‑射极电阻Rge的另一端以及可调电源模块的另一端分别连接IGBT的栅极端子和IGBT的发射极端子。本申请通过集成多个可调的驱动参数的方式,可以在IGBT工作过程中实现参数动态调整。 |
178 |
一种具有自适应TIA的驱动电路 |
CN202410033319.8 |
2024-01-09 |
CN117914292A |
2024-04-19 |
张有润; 孙永明; 穆壮志; 肖沛羿; 邵思成; 甄少伟; 张波 |
本发明属于模拟集成电路技术领域,具体涉及一种具有自适应TIA的驱动电路。本发明在TIA中设置了RC网络补偿结构和电源电压稳压电路,利用补偿网络在闭环系统中引入左半平面零点,且零点比主极点更靠近原点,在频域内起到展宽带宽的作用,同时在时域内,达到使瞬态响应加快的效果;利用瞬态增强电路,使得VP和VN同时变化,同样有加快比较器翻转的效果,从而减小了整个系统的传输延迟时间。 |
179 |
环形振荡器时钟信号生成电路 |
CN202410069587.5 |
2024-01-17 |
CN117914286A |
2024-04-19 |
张巧惠; 李鹏; 习伟; 陈军健; 关志华; 谢心昊; 向柏澄; 陶伟 |
本申请涉及一种环形振荡器时钟信号生成电路,该电路包括依次电连接并形成回路的电阻模块、第一电容、第一反相器、第二反相器和第三反相器;第二电容,其第一极板接地,其第二极板电连接于电阻模块和第一电容之间;第四反相器,其输入端电连接第一反相器的输入端,其输出端电连接环形振荡器时钟信号生成电路的时钟信号输出端;运算器,电连接于第一电容的第一极板和第四反相器的输入端之间;运算器为第五反相器或比较器;上述元器件构成的环形振荡器时钟信号生成电路形成稳定了的振荡回路,实现了信号的连续翻转和振荡;电阻、电容的取值可根据需求调整,以实现环形振荡器时钟信号生成电路适应不同的应用需求。 |
180 |
一种子阵自适应波束形成背景噪声抑制方法 |
CN202311657611.9 |
2023-12-05 |
CN117914284A |
2024-04-19 |
陈伏虎; 范泽亚; 徐雅南; 孔强; 王嘉 |
本发明涉及一种子阵自适应波束形成背景噪声抑制方法,包括以下步骤,步骤1,确保每一波束扫描扇面阵元个数为偶数,在水平维将每一扇面均分为二,记为左、右扇面;步骤2,依据实际的子阵划分需求,在每一左、右扇面上进行子阵的划分处理;步骤3,在每一扫描方位、每一扫描频点上,获得各子阵的常规波束形成输出结果;将左扇面各子阵输出结果相加获得左扇面常规波束输出结果,将右扇面各子阵输出结果相加获得右扇面常规波束输出结果。本发明能有效抑制子阵自适应波束形成输出的背景噪声,提高目标的输出信噪比。本发明直接利用子阵输出结果获得左右扇面输出,运算量小,工程实现简单,同时能抑制背景噪声,提高输出信噪比等特点。 |