首页 / 专利库 / 信号处理 / 逐次逼近寄存器 / 逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展

逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展

阅读:573发布:2020-05-11

专利汇可以提供逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展专利检索,专利查询,专利分析的服务。并且一种ADC,包括接收模拟输入 电压 和来自SAR逻辑 电路 的数字输入字以及基于模拟输入电压和数字字生成第一电压的DAC。ADC还包括比较器,其接收第一电压和参考电压,以及基于第一电压和参考电压生成第二电压。第二电压具有与第一电压和参考电压之间的差的表示对应的值。ADC还包括SAR 逻辑电路 ,其接收来自比较器的第二电压。SAR逻辑电路基于从比较器接收的第二电压生成数字输出字。最小输入电压和最大输入电压之间的差基本等于参考电压和最小输入电压之间的差的两倍。,下面是逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展专利的具体信息内容。

1.一种逐次逼近寄存器模数转换器SAR ADC,包括DAC、比较器和SAR逻辑电路,其中,所述DAC、所述比较器和所述SAR逻辑电路相互电连通,并且被共同配置为基于模拟输入电压和参考电压生成数字输出字,其中,所述数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示所述模拟输入电压的值,以及其中,所述最小模拟输入电压和所述最大模拟输入电压之间的差等于所述参考电压和所述最小模拟输入电压之间的差的两倍。
2.根据权利要求1所述的SAR ADC,其中,所述SAR逻辑电路被配置为确定作为所述模拟输入电压和所述参考电压的比较的结果的所述数字输出字的MSB。
3.根据权利要求1所述的SAR ADC,其中,所述DAC被配置为接收所述模拟输入电压和数字输入字,并且基于所述模拟输入电压和所述数字输入字生成第一电压,以及其中,所述SAR逻辑电路被配置为确定所述数字输入字是否使所述DAC生成所述第一电压,使得所述第一电压大于或小于所述模拟输入电压。
4.根据权利要求3所述的SAR ADC,其中,所述SAR逻辑电路被配置为基于通过所述比较器确定所述模拟输入电压是否小于或大于所述参考电压,确定所述数字输入字是否使所述DAC生成所述第一电压,使得所述第一电压大于或小于所述模拟输入电压。
5.根据权利要求4所述的SAR ADC,其中,所述SAR逻辑电路被配置为响应于所述模拟输入电压小于所述参考电压,生成所述数字输入字以使所述DAC生成所述第一电压,使得所述第一电压大于所述模拟输入电压。
6.根据权利要求4所述的SAR ADC,其中,所述SAR逻辑电路被配置为响应于所述模拟输入电压大于所述参考电压,生成所述数字输入字以使所述DAC生成所述第一电压,使得所述第一电压小于所述模拟输入电压。
7.根据权利要求1所述的SAR ADC,其中,所述SAR逻辑电路被配置为确定所述模拟输入电压和所述参考电压之间的差的数字表示。
8.根据权利要求7所述的SAR ADC,其中,所述SAR逻辑电路被配置为利用线性查找确定所述数字表示。
9.根据权利要求7所述的SAR ADC,其中,所述SAR逻辑电路被配置为利用二分查找确定所述数字表示。
10.根据权利要求1所述的SAR ADC,其中,所述SAR逻辑电路被配置为通过比较所述模拟输入电压和所述参考电压确定所述数字输出字的MSB,确定所述模拟输入电压和所述参考电压之间的差的数字表示,以及基于所述模拟输入电压和所述参考电压之间的所述差的所述数字表示,生成除所述MSB之外的所述数字输出字的位。
11.一种使用包括相互电连通的DAC、比较器和SAR逻辑电路的逐次逼近寄存器模数转换器SAR ADC确定具有与模拟输入值对应的值的数字输出字的方法,所述方法包括:
使用所述SAR ADC:
接收模拟输入电压;
接收参考电压;以及
基于所述模拟输入电压和所述参考电压生成数字输出字,其中,所述数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示所述模拟输入电压的值,以及其中,所述最小模拟输入电压和所述最大模拟输入电压之间的差等于所述参考电压和所述最小模拟输入电压之间的差的两倍。
12.根据权利要求11所述的方法,还包括:使用所述SAR逻辑电路,确定作为所述模拟输入电压和所述参考电压的比较的结果的所述数字输出字的MSB。
13.根据权利要求11所述的方法,还包括:使用所述DAC,接收所述模拟输入电压和数字输入字,并且基于所述模拟输入电压和所述数字输入字生成第一电压,以及使用所述SAR逻辑电路,确定所述数字输入字是否使所述DAC生成所述第一电压,使得所述第一电压大于或小于所述模拟输入电压。
14.根据权利要求13所述的方法,还包括:使用所述SAR逻辑电路,基于通过所述比较器确定所述模拟输入电压是否小于或大于所述参考电压,确定所述数字输入字是否使所述DAC生成所述第一电压,使得所述第一电压大于或小于所述模拟输入电压。
15.根据权利要求14所述的方法,还包括:使用所述SAR逻辑电路,响应于所述模拟输入电压小于所述参考电压,生成所述数字输入字以使所述DAC生成所述第一电压,使得所述第一电压大于所述模拟输入电压。
16.根据权利要求14所述的方法,还包括:使用所述SAR逻辑电路,响应于所述模拟输入电压大于所述参考电压,生成所述数字输入字以使所述DAC生成所述第一电压,使得所述第一电压小于所述模拟输入电压。
17.根据权利要求11所述的方法,还包括:使用所述SAR逻辑电路,确定所述模拟输入电压和所述参考电压之间的差的数字表示。
18.根据权利要求17所述的方法,还包括:使用所述SAR逻辑电路,利用线性查找确定所述数字表示。
19.根据权利要求17所述的方法,还包括:使用所述SAR逻辑电路,利用二分查找确定所述数字表示。
20.根据权利要求11所述的方法,还包括:使用所述SAR逻辑电路,通过比较所述模拟输入电压和所述参考电压确定所述数字输出字的MSB,确定所述模拟输入电压和所述参考电压之间的差的数字表示,以及基于所述模拟输入电压和所述参考电压之间的所述差的所述数字表示,生成除所述MSB之外的所述数字输出字的位。

说明书全文

逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展

[0001] 相关申请的交叉引用
[0002] 本专利文件要求申请人深圳市汇顶科技股份有限公司于2018年5月31日提交的在先美国非临时专利申请号为15993625、发明名称为“逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展”的优先权和权益。

技术领域

[0003] 本发明总体上涉及一种逐次逼近寄存器(successive approximation register,SAR)模数转换器(analog to digital converter,ADC),更具体地,涉及一种SAR ADC,其参考电压约为最大输入电压和最小输入电压之间的差的一半。

背景技术

[0004] 传统的SAR ADC架构使用等于或基本等于最大输入电压的参考电压。由于在电容数模转换器(capacitive digital to analog converter,CDAC)中使用参考电压,因此CDAC使用的功率受参考电压的值的显著影响。

发明内容

[0005] 一个发明方面是一种逐次逼近寄存器(SAR)模数转换器(ADC)。SAR ADC包括DAC、比较器和SAR逻辑电路,其中,DAC、比较器和SAR逻辑电路相互电连通,并且被共同配置为基于模拟输入电压和参考电压生成数字输出字,其中,数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示模拟输入电压的值,以及其中,最小模拟输入电压和最大模拟输入电压之间的差基本等于参考电压和最小模拟输入电压之间的差的两倍。
[0006] 在一些实施例中,SAR逻辑电路被配置为确定作为模拟输入电压和参考电压的比较的结果的数字输出字的MSB。
[0007] 在一些实施例中,DAC被配置为接收模拟输入电压和数字输入字,并且基于模拟输入电压和数字输入字生成第一电压,以及其中,SAR逻辑电路被配置为确定数字输入字是否使DAC生成第一电压,使得第一电压大于或小于模拟输入电压。
[0008] 在一些实施例中,SAR逻辑电路被配置为基于通过比较器确定模拟输入电压是否小于或大于参考电压,确定数字输入字是否使DAC生成第一电压,使得第一电压大于或小于模拟输入电压。
[0009] 在一些实施例中,SAR逻辑电路被配置为响应于模拟输入电压小于参考电压,生成数字输入字以使DAC生成第一电压,使得第一电压大于模拟输入电压。
[0010] 在一些实施例中,SAR逻辑电路被配置为响应于模拟输入电压大于参考电压,生成数字输入字以使DAC生成第一电压,使得第一电压小于模拟输入电压。
[0011] 在一些实施例中,SAR逻辑电路被配置为确定模拟输入电压和参考电压之间的差的数字表示。
[0012] 在一些实施例中,SAR逻辑电路被配置为利用线性查找确定数字表示。
[0013] 在一些实施例中,SAR逻辑电路被配置为利用二分查找确定数字表示。
[0014] 在一些实施例中,SAR逻辑电路被配置为通过比较模拟输入电压和参考电压确定数字输出字的MSB,确定模拟输入电压和参考电压之间的差的数字表示,以及基于模拟输入电压和参考电压之间的差的数字表示,生成除MSB之外的数字输出字的位。
[0015] 另一发明方面是一种使用包括相互电连通的DAC、比较器和SAR逻辑电路的逐次逼近寄存器SAR模数转换器ADC确定具有与模拟输入值对应的值的数字输出字的方法。该方法包括:使用SRA ADC接收模拟输入电压,接收参考电压,以及基于模拟输入电压和参考电压生成数字输出字,其中,数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示模拟输入电压的值,以及其中,最小模拟输入电压和最大模拟输入电压之间的差基本等于参考电压和最小模拟输入电压之间的差的两倍。
[0016] 在一些实施例中,该方法还包括:使用SAR逻辑电路,确定作为模拟输入电压和参考电压的比较的结果的数字输出字的MSB。
[0017] 在一些实施例中,该方法还包括:使用DAC,接收模拟输入电压和数字输入字,并且基于模拟输入电压和数字输入字生成第一电压,以及使用SAR逻辑电路,确定数字输入字是否使DAC生成第一电压,使得第一电压大于或小于模拟输入电压。
[0018] 在一些实施例中,该方法还包括:使用SAR逻辑电路,基于通过比较器确定模拟输入电压是否小于或大于参考电压,确定数字输入字是否使DAC生成第一电压,使得第一电压大于或小于模拟输入电压。
[0019] 在一些实施例中,该方法还包括:使用SAR逻辑电路,响应于模拟输入电压小于参考电压,生成数字输入字以使DAC生成第一电压,使得第一电压大于模拟输入电压。
[0020] 在一些实施例中,该方法还包括:使用SAR逻辑电路,响应于模拟输入电压大于参考电压,生成数字输入字以使DAC生成第一电压,使得第一电压小于模拟输入电压。
[0021] 在一些实施例中,该方法还包括:使用SAR逻辑电路,确定模拟输入电压和参考电压之间的差的数字表示。
[0022] 在一些实施例中,该方法还包括:使用SAR逻辑电路,利用线性查找确定数字表示。
[0023] 在一些实施例中,该方法还包括:使用SAR逻辑电路,利用二分查找确定数字表示。
[0024] 在一些实施例中,该方法还包括:使用SAR逻辑电路,通过比较模拟输入电压和参考电压确定数字输出字的MSB,确定模拟输入电压和参考电压之间的差的数字表示,以及基于模拟输入电压和参考电压之间的差的数字表示,生成除MSB之外的数字输出字的位。附图说明
[0025] 图1是根据一个实施例的SAR ADC的示意图。
[0026] 图2是可以在图1的SAR ADC中使用的CDAC的一个实施例的示意图。
[0027] 图3是示出图1的SAR ADC的操作的波形图。
[0028] 图4是示出图1的SAR ADC的操作的波形图。

具体实施方式

[0029] 本文结合附图说明本发明的特定实施例。
[0030] 本文阐述各种细节,因为它们涉及某些实施例。然而,本发明也可以以与本文描述的方式不同的方式实现。在不脱离本发明的情况下,本领域技术人员可以对所讨论的实施例进行修改。因此,本发明不限于本文公开的特定实施例。
[0031] 本发明涉及一种SAR ADC。SAR ADC基于逐次逼近系统确定模拟输入的相应数字值。SAR ADC的特定实施例被设计为生成范围在最小输入值和最大输入值之间的模拟输入的数字值。如下文进一步详细讨论的,逐次逼近系统使用参考电压值生成数字值。在所讨论的实施例中,参考电压近似或基本等于最大输入值和最小输入值之间的差的一半。
[0032] 图1是根据一个实施例的SAR ADC 100的示意图。SAR ADC 100包括CDAC 110、比较器120、SAR逻辑130和时钟发生器140。
[0033] SAR ADC 100在Vin处接收模拟输入值。响应于开始信号,SAR ADC 100计算并生成与模拟输入值Vin对应的数字值。一旦被计算,SAR ADC 100提供数字值作为输出字Dout。
[0034] 为了确定数字值,SAR ADC 100确定最高有效位(most significant bit,MSB),并随后确定数字输出字的其他位中的每一位。为了确定MSB,响应于来自时钟发生器140的一个或多个时钟信号,将模拟输入电压Vin作为电压Vcomp提供给比较器120,比较器120将电压Vcomp与参考电压Vref进行比较,并生成与比较的结果对应的输出电压。此外,响应于来自时钟发生器140的一个或多个时钟信号,SAR逻辑130接收来自比较器120的输出,并基于来自比较器120的输出确定并存储MSB。
[0035] 为了确定数字输出字的其他位中的每一位,响应于来自时钟发生器140的一个或多个时钟信号中的每一个时钟信号,SAR逻辑130确定用于CDAC110的下一个数字输入字,并且CDAC 110生成下一个电压Vcomp。此外,响应于来自时钟发生器140的一个或多个时钟信号中的每一个时钟信号,比较器120将下一个电压Vcomp与参考电压Vref进行比较,并生成与比较的结果对应的输出电压。而且,响应于来自时钟发生器140的一个或多个时钟信号,SAR逻辑130接收来自比较器120的输出,并确定是否应该生成用于CDAC 110的下一个数字输入字。
[0036] 在一些实施例中,确定模拟输入电压Vin是否大于或小于参考电压Vref可能是有益的。在这样的实施例中,用于确定MSB的比较可以用作模拟输入电压Vin是否大于或小于参考电压Vref的指示。
[0037] 在一些实施例中,SAR逻辑130使用关于模拟输入电压Vin是否大于或小于参考电压Vref的信息确定用于CDAC 110的下一个数字输入字。例如,SAR逻辑130可以使用关于模拟输入电压Vin是否大于或小于参考电压Vref的信息确定每个下一个Vcomp是否应该大于模拟输入电压Vin或应该小于模拟输入电压Vin。
[0038] 如果已经生成了用于CDAC 110的足够的数字输入字并且SAR逻辑130已经接收到相应的比较结果,则SAR逻辑130确定可以生成数字输出字并将其提供给输出Dout。如果SAR逻辑130已经接收到用于CDAC 110的足够的数字输入字和相应的比较结果,则SAR逻辑130生成用于CDAC 110的下一个数字输入端口。
[0039] SAR逻辑130可以包括被配置为实现多种SAR计算中的任何一种的电路。例如,SAR逻辑130可以包括被配置为实现线性SAR计算或二分SAR计算的电路,如本领域普通技术人员所理解的。可以使用本领域技术人员已知的流程,设计和构建SAR逻辑130的电路。
[0040] 图2是可以在图1的SAR ADC中使用的CDAC 200的实施例的示意图。CDAC 200包括开关210和电容器阵列。电容器是二进制等待的(by binary waited),从而包括具有值C、2×C、4×C、…2(N-1)×C的电容器,其中,N等于CDAC 200的分辨率的位数。每个电容器连接到开关,该开关被配置为选择性地将电容器连接到接地电压或参考电压Vref。
[0041] 当在图1所示的SAR ADC 100中使用以确定数字输出字的MSB时,闭合开关210,使得模拟输入电压Vin作为电压Vcomp提供给比较器120。此外,当比较器120将电压Vcomp与参考电压Vref进行比较时,连接到每个电容器的开关分别连接到接地电压或参考电压Vref,并且在比较期间不改变。
[0042] 当在图1中所示的SAR ADC 100中使用以确定数字输出字的其他位中的每一位时,在第一时段期间,输出节点out通过导通开关210充电到模拟输入电压Vin,同时连接到每个电容器的开关分别连接到接地电压或参考电压Vref,并且在第二时段期间,断开开关210并且切换开关中的一个或多个开关,然后,使得连接到一个或多个开关的一个或多个电容器连接到接地电压或参考电压中的另一个。
[0043] 例如,在第一时段期间,输出节点可以通过闭合的开关210充电到模拟输入电压Vin。此外,在第一时段期间,连接到具有权重C的电容器的开关连接到接地电压。随后,在第二时段期间,断开开关210,并且切换连接到具有权重C的电容器的开关以连接到参考电压Vref。结果,输出节点out处的电压从模拟输入电压Vin增加了与存储在具有权重C的电容器上的电荷对应的量。
[0044] 在一些实施例中,CDAC 120在模拟输入和开关210之间包括采样和保持放大器。当存在采样和保持放大器时,采样和保持放大器对模拟输入电压Vin进行采样,存储采样电压,并以基本等于存储电压的电压驱动开关210。可以使用本领域技术人员已知的采样和保持放大器。
[0045] 类似地,在一些实施例中,SAR ADC 100可以在模拟输入和CDAC 120之间包括采样和保持放大器。当存在采样和保持放大器时,采样和保持放大器对模拟输入电压Vin进行采样,存储采样电压,并以基本等于存储电压的电压驱动CDAC 120。可以使用本领域技术人员已知的采样和保持放大器。
[0046] 作为另一示例,在第一时段期间,输出节点可以通过闭合的开关210充电到模拟输入电压Vin。此外,在第一时段期间,连接到具有权重C的电容器的开关连接到参考电压Vref。随后,在第二时段期间,断开开关210,并且切换连接到具有权重C的电容器的开关以连接到接地电压。结果,输出节点out处的电压从模拟输入电压Vin降低了与存储在具有权重C的电容器上的电荷对应的量。
[0047] 图3是示出如图1的SAR ADC 100的SAR ADC的实施例的操作的波形图。如图所示,模拟输入电压Vin大于参考电压Vref,并且小于最大模拟输入电压Vmax。此外,如图所示,参考电压Vref基本等于最大模拟输入电压Vmax和最小模拟输入电压Vmin之间的差的一半。
[0048] 在图3所示的示例中,SAR ADC使用线性查找SAR方法。如本领域技术人员所理解的,可以使用其他SAR方法,例如二分查找。
[0049] 在时间段T1期间,CDAC 110使电压Vcomp等于或基本等于模拟电压Vin,并且比较器120生成指示模拟电压Vin大于参考电压Vref的比较值。此外,基于比较值,SAR逻辑130确定数字输出的MSB,并且确定电压Vcomp的后续值将小于模拟输入值Vin。
[0050] 此外,在对模拟电压Vin进行采样的同时,响应于指示模拟电压Vin大于参考电压Vref的比较值,SAR逻辑130确定在时间段T2期间用于CDAC110的数字字全是1。结果,在时间段T2之后的时间段期间的数字字使电压Vcomp向Vref减小,因为在随后的时间段期间的数字字全部小于1。
[0051] 在时间段T2期间,由于来自SAR逻辑130的数字输入字全是1,CDAC110使电压Vcomp等于或基本等于先前的电压Vcomp,由于电压Vcomp大于电压Vref,比较器120生成指示电压Vcomp大于电压Vref的比较值,并且,由于电压Vcomp大于电压Vref,SAR逻辑130确定下一个Vcomp将小于当前的Vcomp。
[0052] 在可替换的实施例中,在时间段T2期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减一个lsb。而且,在这样的实施例中,比较器120和SAR逻辑130的操作可以保持不变。
[0053] 在时间段T3期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减一个lsb。
[0054] 此外,在时间段T3期间,由于电压Vcomp大于电压Vref,比较器120生成指示电压Vcomp大于电压Vref的比较值,并且,由于电压Vcomp大于电压Vref,SAR逻辑130确定下一个Vcomp将小于当前的Vcomp。
[0055] 在时间段T4期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减两个lsb。
[0056] 此外,在时间段T4期间,由于电压Vcomp大于电压Vref,比较器120生成指示电压Vcomp大于电压Vref的比较值,并且,由于电压Vcomp大于电压Vref,SAR逻辑130确定下一个Vcomp将小于当前的Vcomp。
[0057] 在时间段T5期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减三个lsb。
[0058] 此外,在时间段T5期间,由于电压Vcomp大于电压Vref,比较器120生成指示电压Vcomp大于电压Vref的比较值,并且,由于电压Vcomp大于电压Vref,SAR逻辑130确定下一个Vcomp将小于当前的Vcomp,这是。
[0059] 在时间段T6期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减四个lsb。
[0060] 此外,在时间段T6期间,由于电压Vcomp小于电压Vref,比较器120生成指示电压Vcomp小于电压Vref的比较值,并且,由于电压Vcomp小于电压Vref,SAR逻辑130确定下一个Vcomp将大于当前的Vcomp。
[0061] 在一些实施例中,因为用于确定数字输出字的所有信息在时间段T6之后是可用的,所以SAR逻辑130根据本文其他地方讨论的和/或本领域技术人员已知的原理和方面确定数字输出字。
[0062] 在图3的示例性实施例中,在时间段T7期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的1减三个lsb。
[0063] 由于在时间段T6期间电压Vcomp小于电压Vref,SAR逻辑130生成对应于模拟输入电压Vin的数字输出字。
[0064] 因为在时间段T1期间,确定模拟输入电压Vin大于参考电压Vref,所以数字输出字的MSB与该确定相对应。此外,因为来自SAR逻辑130的用于时间段T7的CDAC 110的数字输入字与参考电压Vref和模拟输入电压Vin之间的电压差对应,并且除MSB之外的数字输出字的位也与参考电压Vref和模拟输入电压Vin之间的电压差对应,所以来自SAR逻辑130的用于时间段T7的CDAC 110的数字输入字与除MSB之外的数字输出字的位对应。
[0065] 例如,在图3的示例中,如果最大输入电压Vmax是1V,并且模拟输入电压Vin是0.74V,则对应于模拟输入电压的4位数字字可以是1011。在时间段T1期间确定MSB的值为1。
此外,因为来自SAR逻辑130的用于时间段T6的CDAC 110的数字输入字使电压Vcomp等于或基本等于模拟输入电压Vin减去四个电压阶跃,其中,电压阶跃的幅度各自与CDAC 110的具有值C的电容器的电荷对应,数字输出字的其他位与模拟输入电压Vin和参考电压Vref之间的电压差对应,其数字对应于100。因此,数字输出字被确定为预期的1011,因为0111+0100=1011,其中,0111表示模拟输入电压Vin减去与CDAC 110的具有值C的电容器的电荷对应的电压的四倍的数字化值。
[0066] 一旦确定了数字输出字,SAR ADC 100表示输出Dout上的数字输出字。
[0067] 图4是示出如图1的SAR ADC 100的SAR ADC的实施例的操作的波形图。如图所示,模拟输入电压Vin小于参考电压Vref,并且小于最大模拟输入电压Vmax。此外,如图所示,参考电压Vref基本等于最大模拟输入电压Vmax和最小模拟输入电压Vmin之间的差的一半。
[0068] 在图4所示的示例中,SAR ADC使用线性查找SAR方法。如本领域技术人员所理解的,可以使用其他SAR方法,例如二分查找。
[0069] 在时间段T1期间,CDAC 110使电压Vcomp等于或基本等于模拟电压Vin,并且比较器120生成指示模拟电压Vin小于参考电压Vref的比较值。此外,基于比较值,SAR逻辑130确定数字输出的MSB,并且确定电压Vcomp的后续值将大于模拟输入值Vin。
[0070] 此外,在对模拟电压Vin进行采样的同时,响应于指示模拟电压Vin小于参考电压Vref的比较值,SAR逻辑130确定在时间段T2期间用于CDAC110的数字字全是0。结果,在时间段T2之后的时间段期间的数字字使电压Vcomp向Vref增大,因为在随后的时间段期间的数字字全部大于0。
[0071] 在时间段T2期间,由于来自SAR逻辑130的数字输入字全是0,CDAC110使电压Vcomp等于或基本等于先前的电压Vcomp,由于电压Vcomp小于电压Vref,比较器120生成指示电压Vcomp小于电压Vref的比较值,并且,由于电压Vcomp小于电压Vref,SAR逻辑130确定下一个Vcomp将大于当前的Vcomp。
[0072] 在可替换的实施例中,在时间段T2期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加一个lsb。而且,在这样的实施例中,比较器120和SAR逻辑130的操作可以保持不变。
[0073] 在时间段T3期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加一个lsb。
[0074] 此外,在时间段T3期间,由于电压Vcomp小于电压Vref,比较器120生成指示电压Vcomp小于电压Vref的比较值,并且,由于电压Vcomp小于电压Vref,SAR逻辑130确定下一个Vcomp将大于当前的Vcomp。
[0075] 在时间段T4期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加两个lsb。
[0076] 此外,在时间段T4期间,由于电压Vcomp小于电压Vref,比较器120生成指示电压Vcomp小于电压Vref的比较值,并且,由于电压Vcomp小于电压Vref,SAR逻辑130确定下一个Vcomp将大于当前的Vcomp。
[0077] 在时间段T5期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加三个lsb。
[0078] 此外,在时间段T5期间,由于电压Vcomp小于电压Vref,比较器120生成指示电压Vcomp小于电压Vref的比较值,并且,由于电压Vcomp小于电压Vref,SAR逻辑130确定下一个Vcomp将大于当前的Vcomp。
[0079] 在时间段T6期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp加上电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加四个lsb。
[0080] 此外,在时间段T6期间,由于电压Vcomp大于电压Vref,比较器120生成指示电压Vcomp大于电压Vref的比较值,并且,由于电压Vcomp大于电压Vref,SAR逻辑130确定下一个Vcomp将小于当前的Vcomp。
[0081] 在一些实施例中,因为用于确定数字输出字的所有信息在时间段T6之后是可用的,所以SAR逻辑130根据本文其他地方讨论的和/或本领域技术人员已知的原理和方面确定数字输出字。
[0082] 在图4的示例性实施例中,在时间段T7期间,作为来自SAR逻辑130的下一个数字输入字的结果,CDAC 110使电压Vcomp等于或基本等于先前的电压Vcomp减去电压阶跃,其中,电压阶跃的幅度对应于CDAC 110的具有值C的电容器的电荷。在这样的实施例中,下一个数字字的值可以是所有的0加三个lsb。
[0083] 来自SAR逻辑130的用于时间段T7的CDAD 110的数字输入字与参考电压Vref和模拟输入电压Vin之间的电压差对应。
[0084] 由于在时间段T6期间电压Vcomp大于电压Vref,SAR逻辑130生成对应于模拟输入电压Vin的数字输出字。
[0085] 因为在时间段T1期间,确定模拟输入电压Vin小于参考电压Vref,所以数字输出字的MSB与该确定相对应。此外,因为来自SAR逻辑130的用于时间段T7的CDAC 110的数字输入字与参考电压Vref和模拟输入电压Vin之间的电压差对应,并且除MSB之外的数字输出字的位也与参考电压Vref和模拟输入电压Vin之间的电压差对应,所以来自SAR逻辑130的用于时间段T7的CDAC 110的数字输入字与除MSB之外的数字输出字的位对应。
[0086] 例如,在图4的示例中,如果最大输入电压Vmax是1V,并且模拟输入电压Vin是0.26V,则对应于模拟输入电压的4位数字字可以是0100。在时间段T1期间确定MSB的值为0。
此外,因为来自SAR逻辑130的用于时间段T6的CDAC 110的数字输入字使电压Vcomp等于或基本等于模拟输入电压Vin加上四个电压阶跃,其中,电压阶跃的幅度各自与CDAC 110的具有值C的电容器的电荷对应,数字输出字的其他位与模拟输入电压Vin和参考电压Vref之间的电压差对应,其数字对应于100。因此,数字输出字被确定为预期的0100,因为1000-0100=0100,其中,1000表示模拟输入电压Vin加上与CDAC 110的具有值C的电容器的电荷对应的电压的四倍的数字化值。
[0087] 一旦确定了数字输出字,SAR ADC 100表示输出Dout上的数字输出字。
[0088] 尽管通过如上所述的具体实施例公开了本发明,但是那些实施例并不旨在限制本发明。基于以上公开的方法和技术方面,在不脱离本发明的精神和范围的情况下,本领域技术人员可以对公开的实施例进行改变和修改。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈