首页 / 专利库 / 化学反应,工艺和试剂 / 离子注入 / 导电桥半导体器件及其制备方法

导电桥半导体器件及其制备方法

阅读:253发布:2024-02-27

专利汇可以提供导电桥半导体器件及其制备方法专利检索,专利查询,专利分析的服务。并且本 发明 提供了一种导电桥 半导体 器件及其制备方法。该导电桥半导体器件 自下而上 包括:下 电极 、 阻变 功能层、离子阻挡层和活性上电极,其中,离子阻挡层上开设有供活性导电离子通过的孔洞。基于此结构可以制备导电桥阻变 存储器 以及导电桥选择器,通过调控离子阻挡层孔洞的数量、直径及 密度 ,实现对基于导电桥的存储器与选择器的导电通路的精确调控。,下面是导电桥半导体器件及其制备方法专利的具体信息内容。

1.一种导电桥半导体器件,其特征在于,自下而上包括:下电极阻变功能层、离子阻挡层和活性上电极,其中,所述离子阻挡层上开设有供活性导电离子通过的孔洞。
2.根据权利要求1所述的导电桥器件,其特征在于,该导电桥器件为导电桥阻变存储器,所述离子阻挡层上的孔洞为1个,该孔洞的径向宽度介于5nm~200nm之间。
3.根据权利要求2所述的导电桥器件,其特征在于,所述孔洞位于离子阻挡层的中央位置
4.根据权利要求2所述的导电桥器件,其特征在于,所述离子阻挡层采用石墨烯材料制备,所述孔洞的径向宽度介于5nm~100nm之间。
5.根据权利要求1所述的导电桥器件,其特征在于,该导电桥器件为导电桥选择器,所述离子阻挡层上的孔洞的数量大于1个,所述孔洞的径向宽度小于5nm。
6.根据权利要求5所述的导电桥器件,其特征在于,所述孔洞在离子阻挡层上随机分
7 2 14 2
布,其面密度介于10/cm~10 /cm之间。
7.根据权利要求6所述的导电桥器件,其特征在于,所述离子阻挡层采用石墨烯材料制备,所述孔洞的面密度为n×1010/cm2,n为正整数。
8.根据权利要求1至7中任一项所述的导电桥半导体器件,其特征在于,所述孔洞的形状为长方形、椭圆形、三形或六边形。
9.根据权利要求1至7中任一项所述的导电桥半导体器件,其特征在于:
所述下电极为以下材料其中的一种或多种制备的层状结构:TaN、TiN、W、Al、Ru、Ti与Pt中的一种或多种材料制备,其厚度介于10nm~200nm之间;
所述阻变功能层为以下材料其中的一种或多种制备的层状结构:TaOx、MgO、HfO2、Al2O3、TiO2、SiO2与ZrO2,其厚度介于3nm~100nm之间;
所述离子阻挡层为以下材料其中的一种或多种制备的层状结构:Ta、TaN、TiN、TiW、单层或多层石墨烯,其厚度小于10nm;
所述活性上电极采用Ag,Cu,Ni等单元素电极或者包含至少其中一种元素的合金电极,其厚度介于10nm~200nm之间。
10.一种如权利要求1所述导电桥器件的制备方法,其特征在于,包括:
依次形成所述下电极、阻变功能层和离子阻挡层;
在所述离子阻挡层上加工孔洞;以及
在具有孔洞的离子阻挡层上制备活性上电极。
11.根据权利要求10所述的制备方法,其特征在于,用光学曝光结合聚焦离子束刻蚀的方式在离子阻挡层上加工孔洞。
12.根据权利要求10所述的制备方法,其特征在于:
所述离子阻挡层上的孔洞的数量大于1个;
通过高能离子轰击离子阻挡层来在离子阻挡层上加工孔洞,所述孔洞在离子阻挡层上随机分布,其面密度介于107/cm2~1014/cm2之间。
13.根据权利要求12所述的制备方法,其特征在于,用于轰击的高能离子由离子注入机或粒子加速器获得,其能量高于2KeV~200KeV,入射角度介于80°~100°之间,剂量大于
105。
14.根据权利要求13所述的制备方法,其特征在于,所述离子阻挡层的材料为石墨烯材料,用于轰击的高能离子的剂量介于1012~1014之间。

说明书全文

导电桥半导体器件及其制备方法

技术领域

[0001] 本发明涉及微电子行业存储器技术领域,尤其涉及一种导电桥半导体器件及其制备方法。

背景技术

[0002] 随着微电子及半导体技术的不断革新,FLASH存储技术正面临一系列的瓶颈问题,如浮栅不可能随技术发展而无限制减薄,数据保持时间有限,操作电压过大等问题。诸多新型存储器中,阻变存储器由于具备较低操作功耗、耐久(Endurance)好、结构简单、器件面积小等优点而逐渐成为目前新型非易失性存储器中的研究重点。基于导电桥的器件,外加偏压去除后,导电通路依然保持,则该非易失性器件可应用于阻变存储器;外加偏压去除后,导电通路不能保持,则该易失性器件可应用于阻变存储器交叉阵列中的选择器,用以消除交叉阵列中漏电通道引起的读写串扰问题。然而,非易失性阻变存储器导电通路的随机形成,极大的削弱了导电桥阻变存储器的记忆特性,即阻态的保持特性,更不利于实现低限流下器件的低功耗特性。
[0003] 同时,基于交叉阵列架构的阻变存储器,在阵列中的读取操作存在交叉串扰的问题,导致所存储信息的错误读取。对于如何解决交叉串扰问题,最常见的是选择器与阻变存储器集成的解决方案,包括一个晶体管一个RRAM(1T1R)结构,一个单向二极管一个RRAM(1D1R)和一个双向选择器一个RRAM(1S1R)结构。1T1R结构中存储器单元面积主要取决于晶体管的面积,无法发挥RRAM优良的可缩小性优势;1T1R结构中二极管通常仅有单向导通的特性;1S1R结构中的选择器分为两种类型,一种是以电子导电为主导的电子型选择器,该类型选择器通常具有缓变的电学特性,较小的选择比,并且不能给阻变存储器提供较高的操作电流。另外一种是以活性金属导电桥为主导的导电桥选择器,该类型选择器基于导电桥脆弱的保持特性,通常具有突变的电学特性,较高的选择比。然而,该类型选择器在较大操作电流运行时,导电桥保持特性发生变化,不易断裂,变为非挥发的存储特性,无法实现器件的选通。

发明内容

[0004] (一)要解决的技术问题
[0005] 本发明提供了一种导电桥半导体器件及其制备方法,以至少部分解决以上所提出的技术问题。
[0006] (二)技术方案
[0007] 根据本发明的一个方面,提供了一种导电桥半导体器件。该导电桥半导体器件自下而上包括:下电极、阻变功能层、离子阻挡层和活性上电极,其中,离子阻挡层上开设有供活性导电离子通过的孔洞。
[0008] 优选地,本发明导电桥器件为导电桥阻变存储器,离子阻挡层上的孔洞为1个,该孔洞的径向宽度介于5nm~200nm之间。
[0009] 优选地,本发明导电桥器件中,孔洞位于离子阻挡层的中央位置
[0010] 优选地,本发明导电桥器件中,离子阻挡层采用石墨烯材料制备,孔洞的径向宽度介于5nm~100nm之间。
[0011] 优选地,本发明导电桥器件为导电桥选择器,离子阻挡层上的孔洞的数量大于或等于1个,孔洞的径向宽度小于5nm。
[0012] 优选地,本发明导电桥器件中,孔洞在离子阻挡层上随机分布,其面密度介于107/cm2~1014/cm2之间。
[0013] 优选地,本发明导电桥器件中,离子阻挡层采用石墨烯材料制备,孔洞的面密度为n×1010/cm2,n为正整数。
[0014] 优选地,本发明导电桥器件中,孔洞的形状为长方形、椭圆形、三形或六边形。
[0015] 优选地,本发明导电桥器件中,下电极为以下材料其中的一种或多种制备的层状结构:TaN、TiN、W、Al、Ru、Ti与Pt中的一种或多种材料制备,其厚度介于10nm~200nm之间;阻变功能层为以下材料其中的一种或多种制备的层状结构:TaOx、MgO、HfO2、Al2O3、TiO2、SiO2与ZrO2,其厚度介于3nm~100nm之间;离子阻挡层为以下材料其中的一种或多种制备的层状结构:Ta、TaN、TiN、TiW、单层或多层石墨烯,其厚度小于10nm;活性上电极采用Ag,Cu,Ni等单元素电极或者包含至少其中一种元素的合金电极,其厚度介于10nm~200nm之间。
[0016] 根据本发明的另一个方面,还提供了一种如上述导电桥器件的制备方法。该制备方法包括:依次形成下电极、阻变功能层和离子阻挡层;在离子阻挡层上加工孔洞;以及在具有孔洞的离子阻挡层上制备活性上电极。
[0017] 优选地,本发明导电桥器件的制备方法中,用光学曝光结合聚焦离子束刻蚀的方式在离子阻挡层上加工孔洞。
[0018] 优选地,本发明导电桥器件的制备方法中,离子阻挡层上的孔洞的数量大于1个;通过高能离子轰击离子阻挡层来在离子阻挡层上加工孔洞,所述孔洞在离子阻挡层上随机分布,其面密度介于107/cm2~1014/cm2之间。
[0019] 优选地,本发明导电桥器件的制备方法中,用于轰击的高能离子由离子注入机或粒子加速器获得,其能量高于2KeV~200KeV,入射角度介于80°~100°之间,剂量大于105。
[0020] 优选地,本发明导电桥器件的制备方法中,离子阻挡层的材料为石墨烯材料,用于轰击的高能离子的剂量介于1012~1014之间。
[0021] (三)有益效果
[0022] 从上述技术方案可以看出,本发明导电桥半导体器件及其制备方法至少具有以下有益效果其中之一:
[0023] (1)通过引入含孔洞的离子阻挡层,提供了一种新颖的包括活性上电极/具有孔洞的离子阻挡层/阻变功能层/下电极的导电桥半导体器件结构;
[0024] (2)通过调控离子阻挡层孔洞的数量、直径及密度,实现对基于导电桥的存储器与选择器的导电通路的精确调控;
[0025] (3)对于导电桥阻变存储器,单个纳米级孔洞可促使导电通路集中分布,提高阻态保持特性,在较小的操作电流下仍能实现非易失阻变特性,从而有效降低导电桥阻变存储器的功耗;
[0026] (4)对于导电桥选择器,离子阻挡层上的孔洞阵列可促使导电通路离散分布,降低导电通路保持特性,在大的工作电流下仍能实现易失性阻变特性,从而提高导电桥选择器的驱动电流和选择比。附图说明
[0027] 图1A为根据本发明第一实施例离子阻挡层上单个孔洞的导电桥阻变存储器的结构和导电通路调控的示意图。
[0028] 图1B为图1A所示导电桥阻变存储器中离子阻挡层上单个孔洞的示意图。
[0029] 图2为根据本发明实施例制备图1A所示导电桥阻变存储器的流程图
[0030] 图3和图4分别为传统的Cu/HfO2/Pt器件与根据本发明第一实施例制备的Cu/单孔石墨烯/HfO2/Pt器件在1μA时的特征I-V曲线。
[0031] 图5A为根据本发明第二实施例离子阻挡层上有孔洞阵列的导电桥选择器的结构和导电通路调控的示意图。
[0032] 图5B为图5A所示导电桥选择器中离子阻挡层上孔洞阵列的示意图。
[0033] 图6为未加工石墨烯与某一条件离子轰击后的石墨烯的拉曼光谱图。
[0034] 图7和图8分别为在离子阻挡层上形成多孔时注入剂量为D1,D2的Ag/多孔石墨烯/SiO2/Pt器件在最大易失性限流100μA时的特征I-V曲线。
[0035] 图9为在离子阻挡层上形成多孔时注入剂量增加到D3后Ag/多孔石墨烯/SiO2/Pt器件在限流100μA时的特征I-V曲线。
[0036] 图10为在离子阻挡层上形成多孔时注入剂量增加到D3后Ag/多孔石墨烯/SiO2/Pt器件在最大易失性限流500μA时的特征I-V曲线。
[0037] 图11为将Ag/多孔石墨烯/SiO2/Pt器件与Cu/HfO2/Pt器件通过外围电路串联后测试得到的特征I-V曲线。
[0038] 【附图中本发明实施例主要元件符号说明】
[0039] 10-下电极;
[0040] 20-阻变功能层;
[0041] 40-活性上电极;
[0042] 30-具有单个孔洞的离子阻挡层;    31-单个孔洞;
[0043] 30'-具有孔洞阵列的离子阻挡层;   31'、32'、33'-孔洞;
[0044] CF-单根导电通路;             CF1、CF2、CF3-多根导电通路。

具体实施方式

[0045] 低功耗的导电桥阻变存储器与高电流的导电桥选择器功能的实现关键在于调控导电桥的保持特性。因此,通过调控导电通路的保持特性来优化基于导电桥的阻变存储器与选择器的性能就显得十分重要。
[0046] 本发明在活性上电极/阻变功能层/下电极结构基础上,引入含孔洞的离子阻挡层,形成活性上电极/具有孔洞的离子阻挡层/阻变功能层/下电极结构,通过调控离子阻挡层上孔洞的数量,孔径及密度,实现对基于导电桥的存储器与选择器的导电通路的精确调控。
[0047] 为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
[0048] 在本发明的第一个示例性实施例中,提供了一种导电桥阻变存储器。图1A为根据本发明第一实施例离子阻挡层上有单个孔洞的导电桥阻变存储器的结构和导电通路调控的示意图。图1B为图1A所示导电桥阻变存储器中离子阻挡层上单个孔洞的示意图。如图1A和图1B所示,该导电桥阻变存储器自下而上包括:下电极10、阻变功能层20、离子阻挡层30和活性上电极40。其中,离子阻挡层上开设有供活性导电离子通过的单个孔洞31。
[0049] 以下分别对本实施例导电桥阻变存储器的各个部分进行详细描述。
[0050] 关于下电极10,可采用TaN、TiN、W、Al、Ru、Ti与Pt中的一种或多种材料制备。该下电极10的厚度介于10nm~200nm之间。
[0051] 关于阻变功能层20,为以下材料其中的一种或多种制备的层状结构:TaOx、MgO、HfO2、Al2O3、TiO2、SiO2与ZrO2。该阻变功能层30的厚度介于3nm~100nm之间。
[0052] 关于离子阻挡层30,为以下材料其中的一种或多种制备的层状结构:Ta、TaN、TiN、TiW、单层或多层石墨烯等。该离子阻挡层20的厚度小于10nm。
[0053] 关于活性上电极40,可采用Ag,Cu,Ni等单元素电极或者至少包含其中一种元素的合金电极。该活性上电极40的厚度介于10nm~200nm之间。
[0054] 本领域技术人员应当清楚,活性上电极并不局限于以上列出的种类,其还可以采用其他能够产生活性导电离子的电极。同样,下电极也并不局限于以上列出的种类,其可以采用其他导电材料制成的电极。同样,阻变功能层还可以采用其他具有阻变性质的材料制备。同样,离子阻挡层也并不局限于以上列出的种类,其可以采用其他材料制成的结构致密的薄膜
[0055] 本实施例中,离子阻挡层30上仅有一个孔洞31。该孔洞31为纳米尺度(5nm~200nm)的孔洞。对于图1A所示的导电桥阻变存储器而言,单个孔洞的离子阻挡层可促使导电通路集中分布,形成单根导电通路(Conductive filament,简称CF),增强其阻态保持特性,特别是提高导电桥阻变存储器低限流下的阻态保持特性,有利于实现器件稳定地低功耗操作。
[0056] 关于离子阻挡层上孔洞的形状,可以是长方形、正方形、圆形、椭圆形、三角形、六边形等各个形状,孔洞的径向宽度介于5nm~100nm之间。优选地,考虑到电流在各个方向上传输的均匀性,孔洞优选为圆形。
[0057] 本实施例中,离子阻挡层上的单个孔洞优选的位于离子阻挡层中央的位置,如图1A所示。在这种情况下,单根导电通路CF定位于离子阻挡层中央,相比于设置在外围,这样的设置方式更有利于器件的设计与加工。
[0058] 图2为根据本发明实施例制备图1A所示导电桥阻变存储器的流程图。请参照图1A和图2所示,离子阻挡层上具有单个孔洞的导电桥阻变存储器的制备方法包括:
[0059] 步骤S202,依次形成下电极10、阻变功能层20和离子阻挡层30;
[0060] 步骤S204,在离子阻挡层30上加工单个孔洞;
[0061] 本步骤在离子阻挡层30上加工单个孔洞的方法包括:
[0062] 子步骤S204a,在离子阻挡层上涂覆光刻胶;
[0063] 子步骤S204b,采用电子束或者纳米压印光刻技术精确曝光不同直径纳米尺度的单个孔洞,形成光刻胶图案;
[0064] 子步骤S204c,以光刻胶为离子阻挡层掩蔽层,以聚焦离子束技术直接定位刻蚀离子阻挡层,刻蚀孔内未被掩蔽的离子阻挡层,从而在离子阻挡层上形成单个孔洞;
[0065] 子步骤S204d,去除离子阻挡层上方的光刻胶,得到具有单个孔洞的离子阻挡层,至此步骤S204完成。
[0066] 步骤S206,在具有单个孔洞的离子阻挡层上制备活性上电极40,至此,完成如图1A所示的离子阻挡层上具有单个孔洞的导电桥阻变存储器的制备。
[0067] 为突出单个孔洞的离子阻挡层对导电桥阻变存储器性能的影响,对传统阻变存储器与根据本发明实施例制备的导电桥阻变存储器进行了性能测试。
[0068] 图3和图4分别为传统的Cu/HfO2/Pt器件与根据本发明第一实施例制备的Cu/单孔石墨烯/HfO2/Pt器件在1μA时的特征I-V曲线。在Cu/单孔石墨烯/HfO2/Pt器件中,石墨烯单孔直径介于5~100nm之间。
[0069] 由图3和图4可知,没有石墨烯阻挡层的Cu/HfO2/Pt器件在1μA限流下表现出易失性特点,而Cu/单孔石墨烯/HfO2/Pt器件在该限流下表现出非易失性的特点。
[0070] 在本发明的另一个示例性实施例中,还提供了一种导电桥选择器。图5A为根据本发明实施例离子阻挡层上有孔洞阵列的导电桥选择器的结构和导电通路调控的示意图。图5B为图5A所示导电桥选择器中离子阻挡层上孔洞阵列的示意图。如图5A和图5B所示,本实施例与上一实施例的区别在于:离子阻挡层30'上具有多个原子尺度(小于5nm)的孔洞(31'、32'、33'等),形成孔洞阵列。
[0071] 如图5A所示,对于形成孔洞阵列的离子阻挡层而言,其可促使导电通路离散分布,形成多根导电通路(CF1、CF2、CF3等),从而极大削弱其保持特性,提高导电桥选择器所能提供的最大电流,提高其驱动能力和选择比。
[0072] 优选地,如果离子阻挡层20上的孔洞为多孔,则该多孔在离子阻挡层上遵循随机分布,其面密度介于107/cm2~1014/cm2之间。如此设置主要是避免导电通道过于集中,提高选择器反应速度。经过实验验证,石墨烯孔洞缺陷密度在n×1010/cm2时,器件性能反应速度较快,开关速度在1μs以内,其中n为正整数。
[0073] 对于离子阻挡层上有多个孔洞的导电桥选择器而言,其制备方法与图2所示的离子阻挡层上有单个孔洞的导电桥阻变存储器类似,区别在于离子阻挡层上多孔的制作方法,提供以下两种具体方法:
[0074] (1)采用类似子步骤S204a~S204dd的光刻曝光+离子束刻蚀的方法在离子阻挡层上形成多个孔洞组成的阵列;
[0075] (2)由离子注入机或粒子加速器加速的高能离子直接轰击离子阻挡层,通过控制轰击能量与剂量,形成直径及密度可调控的多孔离子阻挡层。在一定的范围内,孔洞的孔径大小主要由轰击离子的能量与入射角度决定,而孔洞的密度主要由轰击离子的剂量决定。
[0076] 优选地,离子轰击过程中,轰击离子的能量高于2KeV~200KeV,入射角度介于80°~100°之间,剂量大于105。
[0077] 离子轰击的方法所形成的孔洞孔径在原子尺度,可通过测试拉曼光谱对这种类型的石墨烯缺陷进行表征。
[0078] 图6为未加工石墨烯与某一条件离子轰击后的石墨烯的拉曼光谱图。图6中,G峰为Csp2结构的特征峰,反映对称性和结晶程度,2D峰为双声子非弹性散射峰。D峰,D’峰及D+D’峰为与石墨烯缺陷相关的拉曼峰。较图6中的(a)图和(b)图可知,经粒子轰击后,各个峰之间的相对比发生较大的变化,可用D峰与G峰的强度比ID/IG来定性衡量缺陷的平均距离LD与缺陷密度σ。其相互关系如下:ID/IG∝1/L2D∝σ。多孔离子阻挡层主要用于分散导电通路,削弱其保持特性,提高导电桥选择器所能提供的最大电流,提高选择比。
[0079] 为突出多孔离子阻挡层对导电桥选择器性能的影响,我们制备了Ag/多孔石墨烯/SiO2/Pt器件。使用离子注入机,以Si为轰击离子源,注入能量10KeV,注入剂量D1,D2和D3(D1<D2<D3),其中D1=1012;D2=5×1012,D3=1013,从而得到了三种具有不同石墨烯孔洞密度的Ag/多孔石墨烯/SiO2/Pt器件。
[0080] 图7和图8分别为注入剂量为D1,D2的Ag/多孔石墨烯/SiO2/Pt器件在最大易失性限流100μA时的特征I-V曲线。可以看出,两个剂量的Ag/多孔石墨烯/SiO2/Pt器件都表现出单极性的特点,因此可用作单极性的导电桥选择器。
[0081] 图9为注入剂量增加到D3后Ag/多孔石墨烯/SiO2/Pt器件在限流100μA时的特征I-V曲线。如图9所示,随着注入剂量增加到D3,Ag/多孔石墨烯/SiO2/Pt器件由单极性转变为双极性。随着注入剂量增加,更多的活性金属离子进入阻变功能层形成导电通道并在下电极积累,这也导致了单极性到双极性的转变。
[0082] 图10为注入剂量增加到D3后Ag/多孔石墨烯/SiO2/Pt器件在最大易失性限流500μA时的特征I-V曲线。可见,在更高限流500μA时,该Ag/多孔石墨烯/SiO2/Pt器件依然保持着双向易失性特点。
[0083] 由此可知,如图5B所示导电桥选择器中,多孔离子阻挡层的确可以分散导电通路,削弱其保持特性,提高导电桥选择器所能提供的最大电流,提高选择比,Ag/多孔石墨烯/SiO2/Pt器件在D3的剂量下最大易失性限流达到500μA,选择比达到了5×108。
[0084] 进一步地,为检测本实施例Ag/多孔石墨烯/SiO2/Pt导电桥选择器的效果,我们将Ag/多孔石墨烯/SiO2/Pt器件与Cu/HfO2/Pt器件通过外围电路串联。
[0085] 图11为将Ag/多孔石墨烯/SiO2/Pt器件与Cu/HfO2/Pt器件通过外围电路串联后测试得到的特征I-V曲线。该特征I-V曲线显示,Ag/多孔石墨烯/SiO2/Pt选择器具有很好的选择效果,并且选择比达到108。
[0086] 为了达到简要说明的目的,上述第一实施例中任何可作相同应用的技术特征叙述皆并于此,无需再重复相同叙述。
[0087] 至此,本发明第二实施例导电桥选择器介绍完毕。
[0088] 本领域技术人员应当清楚,除了导电桥阻变存储器和导电桥选择器之外,其他应用导电桥原理的半导体器件仍然适用本发明,此处不再赘述。
[0089] 还需要说明的是,在附图或说明书正文中,未绘示或描述的实现方式,均为所属技术领域中普通技术人员所知的形式,并未进行详细说明。此外,上述对各元件和方法的定义并不仅限于实施例中提到的各种具体结构、形状、尺寸或方式,本领域普通技术人员可对其进行简单地更改或替换,例如:
[0090] (1)下电极还可以是ITO等导电化物的形式;
[0091] (2)阻变功能层可以用新型二维材料如BN、MoSx、氧化石墨烯等来代替。
[0092] 至此,已经结合附图对本发明实施例进行了详细描述。依据以上描述,本领域技术人员应当对本发明导电桥半导体器件及其制备方法有了清楚的认识。
[0093] 综上所述,本发明提供了中基于活性上电极/具有孔洞的离子阻挡层/阻变功能层/下电极结构的导电桥半导体器件,通过调控离子阻挡层中孔洞的直径,数量及密度,实现对基于导电桥的存储器与选择器的导电通路尺寸和数量的调控:
[0094] (1)对离子阻挡层加工单个纳米尺度的孔洞,可促使导电通路集中分布,提高阻态保持特性,在较小的操作电流下仍能实现非易失阻变特性,从而有效降低导电桥阻变存储器的功耗;
[0095] (2)对离子阻挡层加工多个原子尺度的孔洞,可促使导电通路离散分布,降低导电通路保持特性,在大的工作电流下仍能实现易失性阻变特性,从而提高导电桥选择器的驱动电流和选择比。
[0096] 本发明的导电桥半导体器件及其制备方法具有高性能,易集成,低成本等优点,具有较好的推广应用前景。
[0097] 还需要说明的是,本文可提供包含特定值的参数的示范,但这些参数无需确切等于相应的值,而是可在可接受的误差容限或设计约束内近似于相应值。实施例中提到的方向用语,例如“上”、“下”、“前”、“后”、“左”、“右”等,仅是参考附图的方向,并非用来限制本发明的保护范围。此外,除非特别描述或必须依序发生的步骤,上述步骤的顺序并无限制于以上所列,且可根据所需设计而变化或重新安排。并且上述实施例可基于设计及可靠度的考虑,彼此混合搭配使用或与其他实施例混合搭配使用,即不同实施例中的技术特征可以自由组合形成更多的实施例。
[0098] 应注意,贯穿附图,相同的元素由相同或相近的附图标记来表示。在以下描述中,一些具体实施例仅用于描述目的,而不应该理解为对本发明有任何限制,而只是本发明实施例的示例。在可能导致对本发明的理解造成混淆时,将省略常规结构或构造。应注意,图中各部件的形状和尺寸不反映真实大小和比例,而仅示意本发明实施例的内容。
[0099] 以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈