技术领域
[0001] 本
发明涉及
半导体领域,尤其涉及了一种集成于芯片的天线结构及制作工艺。
背景技术
[0002] 目前,天线的普遍制作工艺有印刷天线、
刻蚀天线和电
镀天线,但是,这种天线在和芯片连接使用时,需要添加引线将天线和芯片进行连接。
发明内容
[0003] 本发明针对
现有技术中的缺点,提供了一种集成于芯片的天线结构及制作工艺。
[0004] 为了解决上述技术问题,本发明通过下述技术方案得以解决:
[0005] 一种集成于芯片的天线结构,包括:基底,所述基底上设有
氧化铟
锡层,所述氧化铟锡层上设有具有
沟道图形的三氧化二
铝层,所述三氧化二铝层的表面设有铝层,所述铝层
覆盖在所述三氧化二铝层上并填充所述沟道图形内直至填充到所述氧化铟锡层的表面,所述铝层包括中间段、第一测试部和第二测试部,所述第一测试部设有开孔,所述中间段和所述第二测试部上设有绝缘层,所述绝缘层设有通孔,所述通孔底部延伸至三氧化二铝层表面;
[0006] 还包括天线线圈,所述天线线圈包括起始端、线圈、跨接端和测试点,所述起始端设置在所述第一测试部的开孔内,所述线圈为螺旋形状并设置在所述基底上,所述线圈横跨于所述绝缘层上,所述跨接端设置在所述绝缘层的通孔处并延伸至三氧化二铝层表面,所述测试点设置在所述基底上。
[0007] 作为一种可实施方式,所述基底为
硅基板或玻璃基板。
[0008] 作为一种可实施方式,所述氧化铟锡层的厚度小于或等于200nm。
[0009] 作为一种可实施方式,所述天线线圈为铝制天线线圈。
[0010] 作为一种可实施方式,所述铝层的厚度小于或等于1um。
[0011] 一种集成于芯片的天线制作工艺,包括以下步骤:
[0012] 对基底进行氧化铟锡溅射,形成氧化铟锡层;
[0013] 在氧化铟锡层形成三氧化二铝层,并对三氧化二铝层进行刻蚀,形成具有沟道图形的三氧化二铝层;
[0014] 在三氧化二铝层上溅射出铝层,所述铝层覆盖在所述三氧化二铝层上并填充所述沟道图形内直至填充到所述氧化铟锡层的表面,所述铝层具有中间段、第一测试部和第二测试部,所述第一测试部设置在所述三氧化二铝层上;
[0015] 在铝层的中间段和第二测试部表面形成具有通孔的绝缘层;
[0016] 布制天线线圈,所述天线线圈包括起始端、线圈、跨接端和测试点,所述起始端设置在所述第一测试部的开孔内,所述线圈为螺旋形状并设置在所述基底上,所述线圈横跨于所述绝缘层上,所述跨接端设置在所述绝缘层的通孔处并延伸至三氧化二铝层表面,将所述测试点设置在所述基底上,形成集成于芯片的天线。
[0017] 作为一种可实施方式,所述基底为硅基板或玻璃基板。
[0018] 作为一种可实施方式,所述氧化铟锡层的厚度小于或等于200nm。
[0019] 作为一种可实施方式,所述天线线圈为铝制天线线圈。
[0020] 作为一种可实施方式,所述铝层的厚度小于或等于1um。
[0021] 本发明由于采用了以上技术方案,具有显著的技术效果:
[0022] 通过本发明的结构,将天线线圈和传统的芯片进行跨接,可以实现将天线线圈集成在芯片上,减少了引线,可以直接完成跨接,结构简单,测试方便。
附图说明
[0023] 为了更清楚地说明本发明
实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0024] 图1是本发明的整体结构示意图;
[0025] 图2是本发明的AA剖视图;
[0026] 图3是本发明的BB剖视图;
[0027] 图4是本发明的整体流程示意图。
[0028] 标号说明:1、基底;2、氧化铟锡层;3、三氧化二铝层;4、铝层;5、绝缘层;6、天线线圈;61、起始端;62、线圈;63、跨接端;64、测试点;41、中间段;42、第一测试部;43、第二测试部。
具体实施方式
[0029] 下面结合实施例对本发明做进一步的详细说明,以下实施例是对本发明的解释而本发明并不局限于以下实施例。
[0030] 实施例1:
[0031] 一种集成于芯片的天线结构,如图1所示,包括:基底1,所述基底1上设有氧化铟锡层2,所述氧化铟锡层2上设有具有沟道图形31的三氧化二铝层3,所述三氧化二铝层3的表面设有铝层4,所述铝层4覆盖在所述三氧化二铝层3上并填充所述沟道图形31内直至填充到所述氧化铟锡层2的表面,所述铝层4包括中间段41、第一测试部42和第二测试部43,所述第一测试部42设置在所述氧化铟锡层2上,第一测试部42设置有开孔,所述中间段41和所述第二测试部42上设有绝缘层5,所述绝缘层5设有通孔51,所述通孔51底部延伸至三氧化二铝3层表面;
[0032] 还包括天线线圈6,所述天线线圈6包括起始端61、线圈62、跨接端63和测试点64,所述起始端61连接所述第一测试部42,所述线圈62为螺旋形状并设置在所述基底1上,所述线圈62横跨于所述绝缘层5上,所述跨接端63设置在所述绝缘层5的通孔处并延伸至三氧化二铝层43表面,所述测试点64设置在所述基底1上,所述绝缘层5的材料可以是无机绝缘材料或者是有机绝缘材料,如PI膜,SU8
光刻胶。
[0033] 更进一步地,所述基底1为硅基板或玻璃基板,所述氧化铟锡层2的厚度小于或等于200nm,所述天线线圈6为铝制天线线圈6,所述铝层4的厚度小于或等于1um。
[0034] 实施例2:
[0035] 一种集成于芯片的天线制作工艺,如图2、3、4所示,包括以下步骤:
[0036] S100、对基底1进行氧化铟锡溅射,形成氧化铟锡层2;
[0037] S200、在氧化铟锡层2形成三氧化二铝层43,并对三氧化二铝层43进行刻蚀,形成具有沟道图形的三氧化二铝层43;
[0038] S300、在三氧化二铝层43上溅射出铝层4,所述铝层4覆盖在所述三氧化二铝层43上并填充所述沟道图形内直至填充到所述氧化铟锡层2的表面,所述铝层4具有中间段41、第一测试部42和第二测试部43,所述第一测试部42设置在所述基底1上;
[0039] S400、在铝层4的中间段41和第二测试部43表面形成具有通孔的绝缘层5;
[0040] S500、布制天线线圈6,所述天线线圈6包括起始端61、线圈62、跨接端63和测试点64,所述起始端61设置在所述第一测试部42的开孔内,所述线圈62为螺旋形状并设置在所述基底1上,所述线圈62横跨于所述绝缘层5上,所述跨接端63设置在所述绝缘层5的通孔处并延伸至三氧化二铝层43表面,将所述测试点64设置在所述基底1上,形成集成于芯片的天线。
[0041] 在步骤S100中,所述基底1为硅基板或玻璃基板,所述氧化铟锡层2的厚度小于或等于200nm。
[0042] 在步骤S500中,所述天线线圈6为铝制天线线圈6。
[0043] 在步骤S300中,所述铝层4的厚度小于或等于1um。
[0044] 在本实施中,所述绝缘层5的材料可以是无机绝缘材料或者是有机绝缘材料,如PI膜,SU8光刻胶。
[0045] 结合所需材料等,对整个制作工艺进行更加详细的说明,一种集成于芯片的天线的制作工艺,包括以下步骤:
[0046] S100、对基底1进行氧化铟锡溅射,形成氧化铟锡层2;
[0047] 在对衬底进行溅射氧化铟锡之前,需要做些准备工作,包括给衬底标号、清洗衬底等,为对溅射氧化铟锡材料做准备。在本实施例中,衬底为玻璃片,还可以选用其他材质的衬底,在本发明中不做任何限制。氧化铟锡膜的厚度为200纳米,也可以小于200纳米。于其它实施例中,氧化铟锡膜的厚度可为大于或等于100纳米且小于或等于1微米内的其他值。
[0048] S200、在氧化铟锡层2形成三氧化二铝层43,并对三氧化二铝层43进行刻蚀,形成具有沟道图形的三氧化二铝层43;
[0049] 在本实施例中,采用的光刻胶为5350光刻胶,显影需要的时间为20S,显影需要的溶液为显影液和
水的混合物,显影液和水的比例为1:7,显影之后再进行冲洗及吹干,然后再进行加热。这些条件做好之后,对氧化铟锡膜进行刻蚀并形成沟道图形,首先配置刻蚀溶液,刻蚀溶液的成分为
盐酸、水和
硝酸的混合物,混合比例为100:100:6,本实施例中选择湿法刻蚀,刻蚀时间为65秒,刻蚀之后采用去离子水进行清洗,然后观察刻蚀的沟道图形,然后采用丙
酮溶解掉光刻胶。于其他实施例中,也可以采取其他刻蚀手段,比如,采用
干法刻蚀;另外,刻蚀溶液的成分也可以选用其他刻蚀溶液的成分,在本发明中不做限定。
[0050] S300、在三氧化二铝层43上溅射出铝层4,所述铝层4覆盖在所述三氧化二铝层43上并填充所述沟道图形内直至填充到所述氧化铟锡层2的表面,所述铝层4具有中间段41、第一测试部42和第二测试部43,所述第一测试部42设置在所述基底1上;
[0051] 在本实施例中,通过
原子沉积法来镀三氧化二铝膜,当然,普通的沉积方法也可以实现,此步骤的做法中光刻及显影和第二步骤中光刻及显影的做法及使用的条件均相同,光刻胶也采用的是5350光刻胶,这些条件做好之后,对三氧化二铝层43进行刻蚀并形成沟道图形,首先配置刻蚀溶液,刻蚀溶液的成分为HF和水的混合物,混合比例为10ML:390ML,本实施例中选择湿法刻蚀,刻蚀时间为50秒,刻蚀之后采用去离子水进行清洗,然后观察刻蚀的沟道图形,然后采用丙酮溶解掉光刻胶。于其他实施例中,也可以采取其他刻蚀手段,比如,采用干法刻蚀;另外,刻蚀溶液的成分也可以选用其他刻蚀溶液的成分,在本发明中不做限定。
[0052] 采用NR9-8000光刻胶,显影液采用NMD显影液,光刻显影完成后,再溅射铝层4,在本实施例中,铝层4的厚度为1um,于其他实施例中,铝层4的厚度可以为0.1um到100um之间的任意数值。
[0053] 在此步骤中,S6、将第一层掩膜版、第二层掩膜版以及第三层掩膜版的光刻胶溶解并进行剥离,剩余氧化铟锡膜、三氧化二铝层43以及铝层4;
[0054] 通过采用丙酮对之前的三层光刻胶进行溶解,溶解之后采用异丙酮溶液在此溶解,溶解之后将三层光刻胶进行玻璃,只留下氧化铟锡膜、三氧化二铝层43以及铝层4。
[0055] 在铝层4上再涂覆绝缘层5,绝缘层5的材料为光刻胶,此光刻胶为NR9-8000,然后再进行光刻、显影等,显影液选用的是NMD显影液,最终观察图形,然后再在图形上溅射铝层4;
[0056] S400、在铝层4的中间段41和第二测试部43表面形成具有通孔的绝缘层5;
[0057] S500、布制天线线圈6,所述天线线圈6包括起始端61、线圈62、跨接端63和测试点64,所述起始端61连接所述第一测试部42,所述线圈62为螺旋形状并设置在所述基底1上,所述线圈62横跨于所述绝缘层5上,所述跨接端63设置在所述绝缘层5的通孔处并延伸至三氧化二铝层43表面,将所述测试点64设置在所述基底1上,形成集成于芯片的天线。
[0058] 本步骤中通过丙酮溶液溶解光刻胶,再采用异丙酮溶液进行溶解,最终将第五层掩膜版剥离,最终形成集成于芯片的天线,并且,预留了测试点,即就是第一测试部、测试点和第二测试部,可以直接进行测试。
[0059] 此外,需要说明的是,本
说明书中所描述的具体实施例,其零、部件的形状、所取名称等可以不同。凡依本发明
专利构思所述的构造、特征及原理所做的等效或简单变化,均包括于本发明专利的保护范围内。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的
修改或补充或采用类似的方式替代,只要不偏离本发明的结构或者超越本
权利要求书所定义的范围,均应属于本发明的保护范围。