首页 / 专利库 / 建筑材料 / 基板 / 显示面板及显示装置

显示面板及显示装置

阅读:1048发布:2020-06-28

专利汇可以提供显示面板及显示装置专利检索,专利查询,专利分析的服务。并且本 申请 提出了一种 显示面板 及显示装置,该显示面板包括第一 基板 、与该第一基板相对设置的第二基板。该第一基板包括第一衬底、位于该第一衬底上的驱动 电路 层、位于该驱动电路层上的第一公共 电极 层及电连接构件;该第二基板包括第二衬底、位于该第二衬底上的第二公共电极层。本申请通过在该显示面板上设置与该驱动电路层同层设置的降阻器件,以及使该第二公共电极层通过该电连接构件与该降阻器件电连接,降低了该第二公共电极层的阻抗,因此当数据线的 电压 变化时,加快了第二公共电极层的电压恢复速度,避免了显示面板出现 水 平串扰的技术问题。,下面是显示面板及显示装置专利的具体信息内容。

1.一种显示面板,其特征在于,包括第一基板、与所述第一基板相对设置的第二基板、及位于所述第一基板与所述第二基板之间的液晶层;
所述第一基板包括第一衬底、位于所述第一衬底上的驱动电路层,以及位于所述驱动电路层上的第一公共电极层、第一支撑层、电连接构件,所述电连接构件搭接在所述第一支撑层上,所述驱动电路层通过所述第一支撑层及所述电连接构件与所述第二基板连接;
所述第二基板包括第二衬底、位于所述第二衬底上的第二公共电极层;
所述显示面板还包括与所述驱动电路层同层设置的降阻器件,所述第二公共电极层通过所述电连接构件与所述降阻器件电连接。
2.根据权利要求1所述的显示面板,其特征在于,所述驱动电路层包括位于所述第一衬底上有源层、位于所述有源层上的栅极层、及位于所述栅极层上的源漏极层;
所述降阻器件包括与所述有源层、所述栅极层、所述源漏极层中的至少一者同层设置的一金属层。
3.根据权利要求2所述的显示面板,其特征在于,
所述降阻器件包括与所述源漏极层同层设置的第一导电层;
所述第一导电层包括至少两条与所述源漏极层中的数据线平行设置的第一降阻单元,相邻两列所述数据线之间设置有至少一所述第一降阻单元,相邻两个所述第一降阻单元并联连接;
其中,一所述第一降阻单元包括至少一条第一降阻走线,相邻两条所述第一降阻走线并联连接。
4.根据权利要求3所述的显示面板,其特征在于,
所述降阻器件还包括与所述栅极层同层设置的第二导电层;
所述第二导电层包括至少两条与所述栅极层中的扫描线平行设置的第二降阻单元,相邻两行所述扫描线之间设置有至少一所述第二降阻单元,相邻两个所述第二降阻单元并联连接;
其中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线,相邻两条所述第二降阻走线并联连接。
5.根据权利要求4所述的显示面板,其特征在于,所述第二降阻走线沿像素单元中的非透光区形成走线回路。
6.根据权利要求5所述的显示面板,其特征在于,
任一所述像素单元包括多个液晶配向区,所述第一降阻走线或/和所述第二降阻走线在所述第一公共电极层上正投影位于相邻两个所述液晶配向区之间或者环绕至少一所述液晶配向区。
7.根据权利要求1所述的显示面板,其特征在于,
所述显示面板还包括位于所述驱动电路层上的隔垫层,所述隔垫层包括第一隔垫层与第二隔垫层,所述第一隔垫层的厚度大于所述第二隔垫层;
其中,所述第一隔垫层包括至少一所述第一支撑层和至少一第二支撑层,所述电连接构件位于所述第一支撑层上,所述电连接构件沿所述第一支撑层的边缘延伸至所述驱动电路层上,以及与所述降阻器件电连接。
8.根据权利要求7所述的显示面板,其特征在于,
所述显示面板还包括位于所述第二支撑层上的第三导电层,所述第三导电层与所述第二公共电极层电连接。
9.根据权利要求1所述的显示面板,其特征在于,
所述降阻器件还包括位于所述显示面板透光区的金属层;
其中,所述降阻器件由透明金属材料构成。
10.一种显示装置,其特征在于,所述显示装置包括背光模组、及位于所述背光模组上如权利要求1 9任一项所述的显示面板。
~

说明书全文

显示面板及显示装置

技术领域

[0001] 本申请涉及显示领域,特别涉及一种显示面板及显示装置。

背景技术

[0002] LCD(Liquid crystal displays,液晶显示器)是一种被广泛应用的平板显示器,主要是通过液晶开关调制背光源光场强度来实现画面显示。
[0003] 在现有LCD面板中,由于数据线与彩膜基板公共电极之间存在耦合电容,因此当数据线的电压变化时,彩膜基板公共电极的电压变化后不能快速恢复,导致面板出现平串
扰现象。而随着面板分辨率的上升,每行扫描线的扫描时间进一步变短,彩膜基板公共电极
的电压的恢复的时间更少,显示面板的水平串扰现象更严重。
[0004] 因此,亟需一种显示面板以解决上述技术问题。发明内容
[0005] 本申请提供一种显示面板及显示装置,以解决现有显示面板出现水平串扰的技术问题。
[0006] 为解决上述问题,本申请提供的技术方案如下:
[0007] 本申请提供了一种显示面板,其包括第一基板、与所述第一基板相对设置的第二基板、及位于所述第一基板与所述第二基板之间的液晶层;
[0008] 所述第一基板包括第一衬底、位于所述第一衬底上的驱动电路层,以及位于所述驱动电路层上的第一公共电极层、第一支撑层、电连接构件,所述电连接构件搭接在所述第
一支撑层上,所述驱动电路层通过所述第一支撑层及所述电连接构件与所述第二基板连
接;
[0009] 所述第二基板包括第二衬底、位于所述第二衬底上的第二公共电极层;
[0010] 所述显示面板还包括与所述驱动电路层同层设置的降阻器件,所述第二公共电极层通过所述电连接构件与所述降阻器件电连接。
[0011] 在本申请的显示面板中,所述驱动电路层包括位于所述第一衬底上有源层、位于所述有源层上的栅极层、及位于所述栅极层上的源漏极层;
[0012] 所述降阻器件包括与所述有源层、所述栅极层、所述源漏极层中的至少一者同层设置的一金属层。
[0013] 在本申请的显示面板中,所述降阻器件包括与所述源漏极层同层设置的第一导电层;
[0014] 所述第一导电层包括至少两条与所述源漏极层中的数据线平行设置的第一降阻单元,相邻两列所述数据线之间设置有至少一所述第一降阻单元,相邻两个所述第一降阻
单元并联连接;
[0015] 其中,一所述第一降阻单元包括至少一条第一降阻走线,相邻两条所述第一降阻走线并联连接。
[0016] 在本申请的显示面板中,所述降阻器件还包括与所述栅极层同层设置的第二导电层;
[0017] 所述第二导电层包括至少两条与所述栅极层中的扫描线平行设置的第二降阻单元,相邻两行所述扫描线之间设置有至少一所述第二降阻单元,相邻两个所述第二降阻单
元并联连接;
[0018] 其中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线,相邻两条所述第二降阻走线并联连接。
[0019] 在本申请的显示面板中,所述第二降阻走线沿像素单元中的非透光区形成走线回路。
[0020] 在本申请的显示面板中,任一所述像素单元包括多个液晶配向区,所述第一降阻走线或/和所述第二降阻走线在所述第一公共电极层上正投影位于相邻两个所述液晶配向
区之间或者环绕至少一所述液晶配向区。
[0021] 在本申请的显示面板中,所述显示面板还包括位于所述驱动电路层上的隔垫层,所述隔垫层包括第一隔垫层与第二隔垫层,所述第一隔垫层的厚度大于所述第二隔垫层;
[0022] 其中,所述第一隔垫层包括至少一所述第一支撑层和至少一第二支撑层,所述电连接构件位于所述第一支撑层上,所述电连接构件沿所述第一支撑层的边缘延伸至所述驱
动电路层上,以及与所述降阻器件电连接。
[0023] 在本申请的显示面板中,所述显示面板还包括位于所述第二支撑层上的第三导电层,所述第三导电层与所述第二公共电极层电连接。
[0024] 在本申请的显示面板中,所述降阻器件还包括位于所述显示面板透光区的金属层;
[0025] 其中,所述降阻器件由透明金属材料构成。
[0026] 本申请还提出了一种显示装置,其中,所述显示装置包括背光模组、及位于所述背光模组上的上述显示面板。
[0027] 有益效果:本申请通过在所述显示面板上设置与所述驱动电路层同层设置的降阻器件,以及使该第二公共电极层通过所述电连接构件与所述降阻器件电连接,降低了所述
第二公共电极层的阻抗,因此当数据线的电压变化时,加快了第二公共电极层的电压恢复
速度,避免了显示面板出现水平串扰的技术问题。
附图说明
[0028] 下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
[0029] 图1为本申请显示面板的第一种结构图;
[0030] 图2为本申请显示面板隔垫层的第一种示意图;
[0031] 图3为本申请显示面板隔垫层的第二种示意图;
[0032] 图4为本申请显示面板的第二种结构图;
[0033] 图5为本申请显示面板中降阻器件的第一种结构图;
[0034] 图6为本申请显示面板中降阻器件的第二种结构图;
[0035] 图7为本申请显示面板的第三种结构图;
[0036] 图8为本申请显示面板的第四种结构图;
[0037] 图9为本申请显示面板中辅助电极层的结构图;
[0038] 图10为图9中区域A的放大结构图;
[0039] 图11为本申请显示面板的第五种结构图;
[0040] 图12为本申请显示面板的第六种结构图;
[0041] 图13为本申请显示面板的第七种结构图;
[0042] 图14为本申请显示面板的第八种结构图。

具体实施方式

[0043] 下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于
本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施
例,都属于本申请保护的范围。
[0044] 在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特
定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于
描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在
本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0045] 在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可
以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间
接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术
人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
[0046] 在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它
们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特
征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在
第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示
第一特征水平高度小于第二特征。
[0047] 下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并
且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,
这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的
关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以
意识到其他工艺的应用和/或其他材料的使用。
[0048] 在现有LCD面板中,由于数据线与彩膜基板公共电极之间存在耦合电容,因此当数据线的电压变化时,彩膜基板公共电极的电压变化后不能快速恢复,导致面板出现水平串
扰现象。本申请提出了下列技术方案以解决上述技术问题。
[0049] 请参阅图1 14,本申请提出了一种显示面板100,其包括第一基板10、与所述第一~
基板10相对设置的第二基板20、及位于所述第一基板10与所述第二基板20之间的液晶层
30;
[0050] 所述第一基板10包括第一衬底11、位于所述第一衬底11上的驱动电路层12,以及位于所述驱动电路层12上的第一公共电极层13、第一支撑层511、电连接构件14,所述电连
接构件14搭接在所述第一支撑层511上,所述驱动电路层12通过所述第一支撑层511及所述
电连接构件511与所述第二基板20连接。
[0051] 所述第二基板20包括第二衬底21、位于所述第二衬底21上的第二公共电极层22;
[0052] 其中,所述显示面板100还包括与所述驱动电路层12同层设置的降阻器件40,所述第二公共电极层22通过所述电连接构件14与所述降阻器件40电连接。
[0053] 本申请通过在所述显示面板100上设置与所述驱动电路层12同层设置的降阻器件40,以及使该第二公共电极层22通过搭接在所述第一支撑层511上的所述电连接构件14与
所述降阻器件40电连接,降低了所述第二公共电极层22的阻抗,因此当数据线106的电压变
化时,加快了第二公共电极层22的电压恢复速度,避免了显示面板100出现水平串扰的技术
问题。
[0054] 现结合具体实施例对本申请的技术方案进行描述。
[0055] 请参阅图1,所述第一基板10可以为阵列基板,所述第二基板20可以为彩膜基板。所述第一衬底11及所述第二衬底21可以为刚性衬底或柔性衬底中的一种。当所述第一衬底
11及所述第二衬底21为刚性衬底时,所述第一衬底11及所述第二衬底21的材料可以为玻
璃、石英等材料制备。当所述第一衬底11及所述第二衬底21为柔性衬底时,所述第一衬底11
及所述第二衬底21可以为聚酰亚胺等材料。而在LCD显示面板100中,衬底结构一般均设置
为刚性衬底,此处不对其作详细介绍。
[0056] 在本实施例中,所述阵列基板可以为常规的阵列基板或者COA (Color filter on Array,彩膜层设置在阵列上的基板),本申请不作具体限制。下面实施例中,本申请首先以
常规阵列基板为例进行说明。
[0057] 所述驱动电路层12包括多个薄膜晶体管。所述薄膜晶体管可以为蚀刻阻挡型、背沟道蚀刻型或顶栅薄膜晶体管型等结构,具体没有限制。例如底栅薄膜晶体管型的所述薄
膜晶体管可以包括位于所述第一衬底11上的栅极层101、位于所述栅极层101上的栅绝缘层
102、位于所述栅绝缘层上的有源层103、位于所述有源层103上的源漏极层104、及位于所述
源漏极层104上的钝化层105。
[0058] 在本实施例中,所述第一公共电极层13通过钝化层105的过孔与所述源漏极层104中的源极/漏极电连接。所述第一公共电极层13也可以被称为像素电极层,用于提供液晶分
子偏转的第一电压。
[0059] 在本实施例中,所述第一公共电极层13的材料可以为ITO(Indium tin oxide,化铟)。
[0060] 在本实施例中,所述第二公共电极层22用于提供液晶分子偏转的第二电压。所述第二电压为恒定电压,所述显示面板100通过改变第一电压的大小以改变液晶层30两侧的
压差使得液晶分子呈不同度的偏转。
[0061] 在本实施例中,所述第二公共电极层22的材料可以为ITO。
[0062] 在本实施例中,所述显示面板100还包括位于所述阵列基板上的隔垫层50。
[0063] 在本实施例中,所述隔垫层50包括与第一隔垫层51与第二隔垫层52。所述第一隔垫层51的厚度大于所述第二隔垫层52。所述第一隔垫层51与所述第二基板20接触。
[0064] 请参阅图2,所述第一隔垫层51包括至少一第一支撑层511和至少一第二支撑层512。所述电连接构件14搭接在所述第一支撑层511上,所述电连接构件14沿所述第一支撑
层511的边缘延伸至所述驱动电路层12上,以及通过位于所述驱动电路层12上的过孔与所
述降阻器件40电连接。
[0065] 在本实施例中,所述隔垫层50可以由有机材料构成。
[0066] 在本实施例中,所述电连接构件14可以与所述第一公共电极层13在同一道工艺中形成。
[0067] 请参阅图2,所述显示面板100还包括位于所述第二支撑层512上的第三导电层53,所述第三导电层53与所述第二公共电极层22电连接。
[0068] 在本实施例中,所述第三导电层53仅仅位于所述第二支撑层512上;或者所述第三导电层53与所述电连接构件14相似,其沿所述第一支撑层511的边缘延伸至所述驱动电路
层12上。
[0069] 在本实施例中,所述第三导电层53不与所述降阻器件40电连接。所述第三导电层53与所述第二公共电极层22并联连接,减小了所述第二公共电极层22的电阻,当数据线106
的电压变化时,加快了第二公共电极层22的电压恢复速度。
[0070] 请参阅图3,在图2的基础上,在所述显示面板100的数据线所对应的直线的方向,靠近数据发出端的所述第二支撑层512的密度小于远离数据发出端的所述第二支撑层512
的密度。
[0071] 在本实施例中,由于第二公共电极层22由金属材料构成,其自身存在一定的阻抗,从而导致第二公共电极层22出现压降,在远离数据发出端的压降大于靠近数据发出端的压
降。因此,本实施例通过在降压过大的区域设置密度较大的所述第二支撑层512,使得与远
端的第二公共电极层22并联连接的第三导电层53的面积大于近端的第二公共电极层22并
联连接的第三导电层53的面积,平衡所述第二公共电极层22上的压降,提高面板的显示效
果。
[0072] 在图3的基础上,在所述显示面板100的数据线所对应的直线的方向,所述显示面板100中靠近数据发出端的所述第二支撑层512的面积小于远离数据发出端的所述第二支
撑层512的面积。本实施例通过增加第二支撑层512的面积,以增加位于所述第二支撑层512
上的所述第三导电层53的面积,
[0073] 在图1 图3中,所述第一支撑层511或/和所述第二支撑层512可以由柔性导电材料~
构成。导电材料通过所述电连接构件14或/和所述第三导电层53与所述第二公共电极层22
并联连接,减小了所述第二公共电极层22的阻抗。
[0074] 请参阅图4,所述电连接构件14可以包括位于所述支撑层表面的第一连接走线141及位于所述第一支撑层511内的第二连接走线142,所述第一连接走线141与所述第二连接
走线142并联连接。
[0075] 在本实施例中,所述第一连接走线141与所述第二连接走线142并联设置,减小了所述电连接构件14的阻抗,而所述电连接构件14与所述第二公共电极层22的并列连接,进
一步减小了所述第二公共电极层22的阻抗,其可以加快第二公共电极层22的电压恢复速
度。
[0076] 在本申请的显示面板100中,所述降阻器件40可以包括与所述有源层103、所述栅极层101、所述源漏极层104中的至少一者同层设置的一金属层。
[0077] 请参阅图1,所述降阻器件40包括与所述源漏极层104同层设置的第一导电层41。
[0078] 请参阅图5,所述第一导电层41包括至少两条与所述源漏极层104中的数据线106平行设置的第一降阻单元,相邻两列所述数据线106之间设置有至少一所述第一降阻单元,
相邻两个所述第一降阻单元并联连接。
[0079] 在本实施例中,一所述第一降阻单元包括至少一条第一降阻走线411,相邻两条所述第一降阻走线411并联连接。
[0080] 在本实施例中,任一所述像素单元包括多个液晶配向区151,所述第一降阻走线411在所述第一公共电极层13上正投影位于相邻两个所述液晶配向区151之间或者环绕至
少一所述液晶配向区151。
[0081] 以现有4畴像素结构为例进行说明,请参阅图5,所述显示面板100的任一像素单元包括四个液晶配向区151。在第一像素单元152中,三条所述第一降阻走线411可以呈H型形
成于各液晶配向区151之间,避免了所述第一降阻走线411阻挡所述像素单元的透光区,降
低像素单元的开口率。在第二像素单元153中,多条所述第一降阻走线411呈“田”字型在各
液晶配向之间。
[0082] 在本实施例中,任一像素单元中所述第一降阻走线411的设置方式可以为所述第一像素单元152的结构或所述第二像素单元153的结构,或者二者的混合等。本申请所述第
一降阻走线411不限定于上述结构。
[0083] 在本实施例中,如图5所示,由于数据线106与所述第一降阻单元同层设置,因此,相邻两个所述第一降阻单元可以通过至少一条第一换线412电连接。此处,进行换线的金属
可以为但不限定于栅极层101。
[0084] 请参阅图4,在本申请的显示面板100中,所述降阻器件40可以包括与所述栅极层101同层设置的第二导电层42。所述第二导电层42包括至少两条与所述栅极层101中的扫描
线107平行设置的第二降阻单元,相邻两行所述扫描线之间设置有至少一所述第二降阻单
元,相邻两个所述第二降阻单元并联连接。
[0085] 在本实施例中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线421,相邻两条所述第二降阻走线421并联连接。
[0086] 请参阅图6,所述第二降阻走线421沿像素单元中的非透光区形成走线回路。与图5类似,所述第二降阻走线421可以设置于像素单元的外围。
[0087] 如图6中所示的结构,所述第二降阻单元可以包括至少一条呈螺旋状设置的第二降阻走线421,如图6中的第三像素单元154中的结构。在第四像素单元155中,所述第二降阻
单元可以包括多条位于所述像素单元外围的闭环回路。同理,所述所述第二降阻走线421可
以与所述第一降阻走线411进行相同的设置,此处不再赘述。
[0088] 在本实施例中,由于扫描线107与所述第二降阻单元同层设置,因此,相邻两个所述第二降阻单元可以通过至少一条第二换线422电连接。此处,进行换线的金属可以为但不
限定于源漏极层104。
[0089] 请参阅图7,所述降阻器件40包括与所述源漏极层104同层设置的第一导电层41、及与所述栅极层101同层设置的第二导电层42。所述第一导电层41及所述第二导电层42在
同一个像素单元内通过至少一个过孔进行并联连接。多层降阻走线的并列连接进一步降低
了所述降阻走线的阻抗,即进一步降低了所述第二公共电极层22的阻抗。
[0090] 在本申请的一种实施例中,所述降阻器件40还包括与所述有源层103同层设置的第四导电层。有源层103作为半导体结构。在进行半导体层的工艺时,可以在形成有源层103
的同时,以形成所述第四导电层。所述第四导电层通过所述电连接构件14与所述第二公共
电极层22电连接,降低了所述第二公共电极层22的阻抗,加快第二公共电极层22的电压恢
复速度。
[0091] 在本申请的一种实施例中,所述降阻器件40包括与所述源漏极层104同层设置的第一导电层41、与所述栅极层101同层设置的第二导电层42、以及与所述有源层103同层设
置的第四导电层。所述第一导电层41、所述第二导电层42、及所述第四导电层三者在各自膜
层上的设置方式可参阅图5 图6。
~
[0092] 在本实施例中,所述第一导电层41、所述第二导电层42、及所述第四导电层可以通过对应过孔并列连接。
[0093] 在本申请的一种实施例中,所述降阻器件40包括与所述阵列基板中遮光层232同层设置的第五导电层。所述第五导电层可以结合所述第一导电层41、所述第二导电层42、及
所述第四导电层中的至少一者形成并联电路作为降阻器件40。
[0094] 在上述实施例中,当所述第一导电层41、所述第二导电层42、所述第四导电层、及所述第五导电层由透明材料构成时,在保证电路不短路的前提下,所述第一导电层41、所述
第二导电层42、所述第四导电层、及所述第五导电层可以正面设置在所述像素单元对应的
区域。
[0095] 在上述实施例中,所述电连接构件14均设置于所述显示面板100的非透光区,因此隔垫层及电连接构件14的设置不会影响所述像素单元的开口率。
[0096] 在本申请的显示面板100中,所述显示面板100还包括位于所述第一基板10或所述第二基板20内的彩膜层23。当所述阵列基板为COA基板时,所述彩膜层23位于所述第一基板
10内,其可以避免第一基板10与第二基板20的对位误差,提高了面板的品质。而当所述阵列
基板为常规基板时,所述彩膜层23位于所述第二基板20内。
[0097] 请参阅图1和图4,所述彩膜层23可以包括多个色阻单元231,一所述色阻单元231对应一所述像素单元。所述色阻单元231可以为红色色阻、绿色色阻或蓝色色阻中的一者。
相邻两个所述色阻单元231之间设置有遮光层232。
[0098] 在本实施例中,所述遮光层232还可以设置在所述阵列基板上,本申请不作具体限定。
[0099] 在上述实施例中的基础上,所述显示面板100还可以包括位于所述第一衬底11与所述第二电极层之间的辅助电极层60。
[0100] 请参阅图8,在图1的基础上,所述辅助电极层60与所述彩膜层23同层设置。
[0101] 在本实施例中,所述辅助电极层60在所述彩膜层23上的正投影位于所述遮光层232内。所述辅助电极层60可以设置于所述遮光层232表面或者位于所述遮光层232内。
[0102] 在本实施例中,所述辅助电极层60位于所述第一衬底11上,以及被所述遮光层232覆盖。所述辅助电极层60通过对应的过孔与所述第二公共电极层22并联连接,以降低所述
第二公共电极层22的阻抗。
[0103] 请参阅图9,所述辅助电极层60包括位于所述彩膜层23上的多条第一辅助电极线61,多条所述第一辅助电极线61呈横纵交错的网状设置。多条所述第一辅助电极线61形成
的开口与一所述像素单元对应。其中,横向设置所述第一辅助电极线61与所述阵列基板中
的扫描线107对应及平行,纵向设置的所述第一辅助电极线61与所述阵列基板的所述数据
线106对应及平行。本实施例中结构,通过在所述彩膜层23上设置多条所述第一辅助电极线
61,以及与所述第二公共电极层22并联连接,所述堵住电极层与所述降阻器件40的联合作
用,降低了所述第二公共电极层22的阻抗,避免了显示面板100出现水平串扰的技术问题。
[0104] 与图5 6类似,由于所述像素单元包括多个液晶配向区151,因此本实施例中的所~
述第一辅助电极线61同样可以设置在相邻液晶配向区151之间的区域在所述彩膜层23所对
应的区域。
[0105] 请参阅图10,图10为图9中区域A的局部放大图。所述第一辅助电极线61可以由多条导线并联连接而形成,其具体结构本申请不作具体限定。
[0106] 请参阅图11,所述彩膜层23包括所述辅助电极层60及位于所述辅助电极层60之间的色阻单元231。所述辅助电极层60与所述第二公共电极层22直接连接,无须过孔的设置。
[0107] 在本实施例中,所述辅助电极层60的厚度大于或等于所述色阻单元231的厚度。
[0108] 本实施例去除了原有结构中的遮光层232,直接以所述辅助电极层60作为所述彩膜层23中的遮光层232。即在保证相邻色阻单元231不会发生混色的前提下,所述辅助电极
层60可以作为所述第二公共电极层22的降阻器件40。另外,所述辅助电极层60厚度的增加,
减小了所述辅助电极层60的电阻,进一步减小了所述第二公共电极层22的阻抗,当数据线
106的电压变化时,加快了第二公共电极层22的电压恢复速度,避免了显示面板100出现水
平串扰的技术问题。
[0109] 在上述实施例中的基础上,所述辅助电极层60位于所述第二衬底21内。
[0110] 请参阅图12,所述第二衬底21包括第一硬质层211、位于所述第一硬质层211上的辅助电极层60、及位于所述辅助电极层60上的第二覆盖层212。所述辅助电极层60通过对应
的过孔与所述第二公共电极层22电连接,降低了所述第二公共电极层22的阻抗。
[0111] 在本实施例中,所述第二覆盖层212可以为与所述第一硬质层211相同的材料或者为柔性材料等,此处不作具体限定。
[0112] 在本实施例中,所述辅助电极层60在所述第一衬底11上的设置形式可以与所述图9相同或相似,此处不作具体限定。
[0113] 请参阅图13,结合图8与图12中的结构,所述辅助电极层60包括位于所述彩膜层23及所述第一衬底11上的两层金属层。多层金属层彼此的并联连接,进一步降低了所述第二
公共电极层22的阻抗。
[0114] 在图8、图12及图13的实施例中,当所述辅助电极层60由透明导电材料构成时,所述辅助电极层60不受像素单元透光区的限定,可以在透明区上进行正面设置
[0115] 在上述实施例中,由于所述阵列基板外围的非显示区一般设置有大量的驱动模,因此不宜设置所述降阻器件40。但是所述第一基板10(即彩膜基板)的外围未设置对应
的驱动模块,本申请的所述辅助电极层60可以位于所述彩膜基板的外围,与所述阵列基板
中的GOA电路或框胶等对应。此处不作详细介绍。
[0116] 请参阅图14,所述辅助电极层60可以包括第一类辅助电极62和第二类辅助电极63。所述第一类辅助电极62与所述遮光层232对应,所述第二类辅助电极63与所述色阻单元
231对应。
[0117] 在本实施例中,所述第二类辅助电极63由透明导电材料构成,例如ITO等,此处不作具体限定。本实施例的结构所起到的作用于上述实施例相同,此处不再赘述。
[0118] 本申请还提出了一种显示装置,其中,所述显示装置包括背光模组、及位于所述背光模组上的上述显示面板。本实施例中的所述显示装置的工作原理与上述显示面板的工作
原理相同或相似,此处不再赘述。
[0119] 本申请提出了一种显示面板及显示装置,该显示面板包括第一基板、与所述第一基板相对设置的第二基板。所述第一基板包括第一衬底、位于所述第一衬底上的驱动电路
层、位于所述驱动电路层上的第一公共电极层及电连接构件;所述第二基板包括第二衬底、
位于所述第二衬底上的第二公共电极层。本申请通过在所述显示面板上设置与所述驱动电
路层同层设置的降阻器件,以及使该第二公共电极层通过所述电连接构件与所述降阻器件
电连接,降低了所述第二公共电极层的阻抗,因此当数据线的电压变化时,加快了第二公共
电极层的电压恢复速度,避免了显示面板出现水平串扰的技术问题。
[0120] 在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
[0121] 以上对本申请实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助
理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前
述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些
修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈