首页 / 国际专利分类库 / 电学 / 基本电子电路 / 放大器 / 涉及放大器的索引表 / .添加到放大器输入端的偏压电阻器
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
21 広帯域バイアス回路および方法 JP2016542085 2014-09-11 JP2016530845A 2016-09-29 カバニラス、ジョーズ; プレスティ、カロゲロ・ダビデ
本開示は、広帯域のバイアシング(biasing)のための回路および方法を含んでいる。1つの実施形態において、増幅器は、増幅器の入と出力の間のカスコードトランジスタを含んでいる。カスコードトランジスタは、電源と第1のノードの間の抵抗器、第1のノードと基準電圧の間の抵抗器、および電源と第1のノードの間のキャパシタを備えるバイアス回路からバイアスを受ける。電源は、変調された電源である得る、それはカスコードトランジスタの制御端子においてキャパシタンスにバイアス回路を通して結合される。インダクタは、カスコードトランジスタの端子と電源との間に配列される。インダクタは変調された電源信号から出力を分離することができる。
22 高周波電増幅器 JP2013174548 2013-08-26 JP5831511B2 2015-12-09 吉崎 保展
23 공통 모드 피드백의 비정상 동작을 회복시키기 위한 아날로그 증폭기 KR1020120097396 2012-09-03 KR1020150127867A 2015-11-18 이종우; 조병학; 임재현
공통모드피드백의비정상동작을회복시키기위한아날로그증폭기에있어서, 아날로그가변증폭기는, 제1 입력전압및 제2 입력전압크기에따라제1 바이어스전류를증폭하는제1 입력트랜지터및 상기제2 입력트랜지스터와, 상기증폭된제1 바이어스전류를출력하는제1 출력트랜지스터및 제2 출력트랜지스터와, 상기제1 출력트랜지스터의출력전압을입력으로하여증폭하는제3 트랜지스터와제4 트랜지스터와, 상기제1 출력트랜지스터와상기제3 트랜지스터사이소정의전류를제공하는제1 전류원과, 상기제2 출력트랜지스터의출력전압을입력으로하여증폭하는제5 트랜지스터와제6 트랜지스터와, 상기제2 출력트랜지스터와상기제5 트랜지스터사이소정의전류를제공하는제2 전류원을포함한다.
24 증폭기 피드백 및 바이어스 구성 KR1020097007166 2007-07-26 KR101161476B1 2012-07-02 피셔,로버트,마이클; 해지만,마이클,엘.
안테나 임피던스 미스매치 반사에 의해 생성된 전압 정상파들로부터의 대역외 발진들을 감소시키거나 또는 제거하도록 구성된 무선 통신 디바이스 출력 증폭기가 제공된다. 증폭기는 입력, 출력 및 바이어싱 노드로 구성된다. 바이어싱 노드는 바이어싱 증폭기로부터 바이어싱 신호를 수신하도록 구성된다. 바이어싱 증폭기는 출력 증폭기에 바이어싱 전압을 제공하는 동안 바이어싱 노드로부터 전류를 드로우한다. 안테나 반사들로부터 대역외 전압 정상파들을 감소시키거나 또는 제거하기 위해, 피드백을 출력 증폭기에 선택적으로 제공하도록 피드백 루프로서의 주파수 의존 네트워크가 제공되어, 전압 정상파들과 같은 원하지 않은 대역외 발진들을 감소시키거나 또는 제거한다. 주파수 의존 네트워크는 작은 사이즈를 갖고 집적될 수 있는 하나 이상의 캐패시터들, 인덕터들 및 저항기들을 포함한다. 증폭기, 피드백, 바이어싱 증폭기, 주파수 의존 네트워크, 무선 통신 디바이스
25 AUDIO AMPLIFIER AND AUDIO POWER AMPLIFIER EP18155543.4 2018-02-07 EP3364540A1 2018-08-22 KAWAGUCHI, Tsuyoshi; KITAGAWA, Norimasa; OKA, Takuya

A first circuit unit (22) of an audio amplifier includes a first emitter follower (Q1) connected to a pre stage input terminal (1), a second emitter follower (Q5) connected to a pre stage second input terminal (2), a main transistor (Q7) connected to an output path of the first emitter follower (Q1) and an output path of the second emitter follower (Q5), a first resistor (R14) and a second resistor (R16), which are series-connected between the output path of the first emitter follower (Q1) and a DC voltage source (E1), and a zener diode (D3) connected to a series-connection point between the first resistor (R14) and the second resistor (R16). A second circuit unit (24) has a complementary configuration to the first circuit unit (22). A collector path of each first and second emitter followers is connected to the series-connection point in the other circuit unit.

26 SCHALTUNGSANORDNUNG UND VERFAHREN ZUM SCHUTZ EINES EMPFANGSMODULS EP16000429.7 2016-02-23 EP3211791A1 2017-08-30 Schmid, Ulf; Reber, Ralf

Eine Schaltungsanordnung zum Schutz eines Empfangsmoduls (40) oder einer nachfolgenden Schaltungselektronik (60) ist offenbart. Die Schaltungsanordnung umfasst: einen Verstärker (110) mit einem Eingang (112) und einem Ausgang (114), der mit der nachfolgenden Schaltungselektronik (60) koppelbar ist, ein Steuermodul (120), das ausgebildet ist, um bei einem potentiell kritischen Zustand für den Verstärker (110) oder für das Empfangsmodul (40) oder für die nachfolgende Schaltungselektronik (60) ein Steuersignal (125) auszugeben, und eine Abschalteinrichtung (130), die ausgebildet ist, um den Verstärker (110) in Antwort auf das Steuersignal (125) abzuschalten, wobei der abgeschaltete Verstärker (110) keine Verstärkung von Signalen am Eingang (112) durchführt, sondern die Signale am Eingang (112) durch eine teilweise oder vollständige Absorption oder Reflexion abschwächt.

27 DRIVER CIRCUIT AND ASSOCIATED POWER AMPLIFIER ASSEMBLY, RADIO BASE STATION AND METHOD EP13892200 2013-08-29 EP3039784A4 2017-04-26 WU ZHANYU
A driver circuit for a power amplifier of a radio base station. The driver circuit comprises a radio frequency input, an output for connection to a power amplifier, a combiner connected to the radio frequency input and a first bias leg. The first bias leg comprises a bias source input, a first capacitor leg and a second capacitor, wherein the first capacitor leg is connected between the combiner and ground, and the second capacitor is connected between the combiner and ground. The first capacitor leg comprises a first switch and a first capacitor, the first switch being provided between the combiner and the first capacitor such that, in a first state, the first capacitor is connected to the combiner and, in a second state, the first capacitor is disconnected from the combiner. A corresponding power amplifier assembly, radio base station and method are also presented.
28 SPUR CANCELLATION IN GSM-GPRS-EDGE POWER AMPLIFIERS WITH DC-DC CONVERTERS EP13850773 2013-10-30 EP2915249A4 2016-07-20 GORBACHOV OLEKSANDR
29 SPUR CANCELLATION IN GSM-GPRS-EDGE POWER AMPLIFIERS WITH DC-DC CONVERTERS EP13850773.6 2013-10-30 EP2915249A2 2015-09-09 GORBACHOV, Oleksandr
A radio frequency (RF) power amplifier circuit with spur cancellation for GSM/GPRS/EDGE transceivers is disclosed. There is a power amplifier with an RF input, an RF output, and a voltage supply input. Additionally, there is an adjustable DC-DC converter with an input connected to a battery, an output connected to the voltage supply input of the power amplifier with a DC supply voltage signal generated thereby. A spur compensator generates an error control signal responsive to spurs in the DC supply voltage signal. The error control signal is applied to the RF input of the power amplifier.
30 Protection module for RF-amplifier EP12305234.2 2012-02-28 EP2634917B1 2015-04-08 Knopik, Vincent
31 AMPLIFIER FEEDBACK AND BIAS CONFIGURATION EP07797036 2007-07-26 EP2062349A4 2012-04-25 FISHER ROBERT MICHAEL; HAGEMAN MICHAEL L
32 Bias circuit design for bipolar power amplifier linearity improvement EP10159536.1 2010-04-09 EP2375565A1 2011-10-12 Zahariev, Ivan; Bratatjandra, Marcel

A bias circuit (2) for a power amplifier (1) comprises a first bipolar transistor (9) arranged to form a current mirror with a bipolar power transistor (8) of the power amplifier (1). The base of the first bipolar transistor (9) is coupled to a first resistor (11), which is in series with a second resistor (10), the second resistor (10) representing an output terminal of the bias circuit (2) for coupling to the base of the bipolar power transistor (8). A second bipolar transistor (12) is coupled via its emitter to the junction of the first (11) and second (10) resistors and is adapted to control the impedance at the junction of the first (11) and second (10) resistors such that the impedance of the bias circuit (2) at the output terminal is substantially dependent on the value of the second resistor (10) alone.

33 増幅回路および光モジュール JP2017088533 2017-04-27 JP2018186457A 2018-11-22 坂井 靖文
【課題】製造ばらつきがあっても出信号の振幅を大きくできる増幅回路を提供する。
【解決手段】増幅回路は、増幅器および増幅器の動作点を制御するバイアス回路を備える。増幅器は、負荷抵抗と、負荷抵抗に電気的に結合する差動トランジスタ対と、差動トランジスタ対に電気的に結合するテールトランジスタを備える。バイアス回路は、差動トランジスタ対を構成するトランジスタの閾値電圧とテールトランジスタの飽和ドレイン電圧との和に基づいて決まる参照電圧を生成する電圧生成回路と、参照抵抗を用いて増幅回路の電源電圧と参照電圧との差分に比例する参照電流を生成する電流生成回路を備える。電流生成回路は、テールトランジスタを介して流れるテール電流が参照電流に比例するように、増幅器に電気的に結合される。
【選択図】図2
34 増幅回路 JP2016043312 2016-03-07 JP2017163197A 2017-09-14 阿部 敬之; 佐藤 潤二
【課題】高周波帯においてMAGを向上させることができる電増幅回路を提供する。
【解決手段】電力増幅回路は、位相が互いに反転した第1入力信号と第2入力信号が入力される入力回路と、ソースに第1電圧が供給され、第1入力信号をゲートで受ける第1トランジスタと、ソースに第1電圧が供給され、第2入力信号をゲートで受ける第2トランジスタと、第2トランジスタのゲートと第1トランジスタのドレインとの間に接続される第1中和回路と、第1トランジスタのゲートと第2トランジスタのドレインとの間に接続される第2中和回路と、第1トランジスタのドレインに縦続接続されるN個の第3トランジスタと、第2トランジスタのドレインに縦続接続されるN個の第4トランジスタと、N番目の第3トランジスタのドレインとN番目の第4トランジスタのドレインに接続され、位相が互いに反転した第1出力信号と第2出力信号とを出力する出力回路と、を備える。
【選択図】図3
35 無線周波数増幅回路 JP2015539950 2013-10-30 JP6141438B2 2017-06-07 ゴルバチョフ オレクサンドル
36 増幅モジュール JP2015232136 2015-11-27 JP2017098892A 2017-06-01 渡辺 一雄; 田中 聡; 中井 一人; 筒井 孝幸
【課題】線形性を向上させた電増幅モジュールを提供する。
【解決手段】無線周波数信号を増幅し出力する第1のトランジスタ300Aと、第1のトランジスタ300Aのベースにバイアス電流を供給するバイアス回路210Aと、を備える。バイアス回路210Aは、エミッタからバイアス電流を出力する第3のトランジスタ312Aと、一端に該無線周波数信号が入力され、他端が第1のトランジスタ300Aのベースと接続されるキャパシタ332Aと、一端が第3のトランジスタ312Aのエミッタと接続され、他端が第1のトランジスタ300Aのベースと接続される第1の抵抗器321Aと、一端がキャパシタ332Aの一端と接続され、他端が第3のトランジスタ312Aのエミッタと接続される第2の抵抗器322Aと、一端がキャパシタ332Aの一端と接続され、他端が第1のトランジスタ300Aのベースと接続される第3の抵抗器323Aと、を含む。
【選択図】図3
37 DC−DCコンバータによるGSM−GPRS−EDGE電増幅器におけるスプリアス除去 JP2015539950 2013-10-30 JP2015533068A 2015-11-16 オレクサンドル ゴルバチョフ
GSM/GPRS/EDGEトランシーバのためのスプリアス除去を有する無線周波数(RF)電増幅回路を開示する。RF入力、RF出力及び電圧供給入力を有する電力増幅器を備える。また、バッテリに接続される入力と、電力増幅器の電圧供給入力に接続される出力と、を有し、DC供給電圧信号を生成する、調整可能なDC−DCコンバータを備える。スプリアス補償器は、DC供給電圧信号におけるスプリアスに対応する誤差制御信号を生成する。誤差制御信号は、電力増幅器のRF電力増幅器入力に印加される。【選択図】図1
38 RFパルス信号生成用スイッチング回路、RFパルス信号生成回路、および物標探知装置 JP2011223570 2011-10-11 JP5806076B2 2015-11-10 小林 友直
39 Rf pulse signal generating-switching circuit, rf pulse signal generating-circuit, and target detection device JP2011223570 2011-10-11 JP2013083541A 2013-05-09 KOBAYASHI TOMONAO
PROBLEM TO BE SOLVED: To provide an RF pulse signal generating-switching circuit capable of rapidly falling the wave of an RF pulse signal while maintaining a stable operation.SOLUTION: A drain switching circuit 21 includes n-type first, second and third FETs 211, 212 and 213. Gates of the first and third FETs 211 and 213 are each applied with a control pulse, while the sources are grounded. Drain of the first FET 211 is connected to the gate of the second FET 212, and a drive voltage Vds is applied to the drain of the second FET 212. Source of the second FET 212 is connected to the drain of the third FET 213, with the connection point connected to the drain of a power FET 31. Between the gate and source of the second FET 212 is connected to a capacitor 215 that is for supplying charge for compensating a gate voltage when the second FET 212 transitions from Off to On.
40 Vacuum tube circuit JP2002320857 2002-11-05 JP2004158949A 2004-06-03 SAEGUSA FUMIO
PROBLEM TO BE SOLVED: To provide a vacuum tube circuit capable of performing amplification at a low voltage. SOLUTION: A heater 25 emits electrons. Since a lower voltage than an ordinary voltage is supplied to the heater 25, the amount of emitted electrons from the heater 25 is less than an ordinary amount. Since a positive voltage is applied to a grid 23, many of the emitted electrons arrive in the grid 23 before the emitted electrons reach a plate 21. As a result, a current Ig flows through a resistor (Rg1) and a vacuum tube 20 amplifies an input signal from a signal source 10. COPYRIGHT: (C)2004,JPO
QQ群二维码
意见反馈