首页 / 专利分类库 / 基本电子电路
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
261 一种高压输入连续时间模数转换 CN202410160291.4 2024-02-05 CN117713824B 2024-05-07 王汉卿; 汪荔; 李雪民
发明公开了一种高压输入连续时间模数转换器。该高压输入连续时间模数转换器包括:依次连接的滤波分压单元、第一级积分器、后级积分器和量化器;量化器的输出端通过反馈DAC反馈到第一级积分器的输入端;通过滤波分压单元将输入信号电压降至模数转换器芯片的工作电压范围,并对输入信号进行滤波处理。本发明通过滤波分压单元将输入信号的电压降至模数转换器芯片的工作电压范围,并对输入信号进行滤波处理,实现利用低压供电解决高压输入的问题,同时集成了连续时间模数转换器的抗混叠等特性。本发明不但降低了成本,同时有利于提升模数转换器的精度。本发明可使输入电压可远高于芯片电源电压,且简化了电源设计,非常适合工业应用场合。
262 薄膜声波谐振器及其制造方法和相关设备 CN202310063987.0 2023-01-12 CN117595818B 2024-05-07 万晨庚
本公开涉及薄膜声波谐振器及其制造方法和相关设备。谐振器包括具有空腔的衬底、设置在衬底上的第一电极层、设置在第一电极层上的压电材料层和设置在压电材料层上的第二电极层。空腔、第一电极层、压电材料层与第二电极层的重叠区域形成有效区域。谐振器包括沿有效区域边界靠近压电材料层上表面设置在压电材料层中的第一空气环槽和沿有效区域边界设置在压电材料层与第二电极层之间的第二空气环槽。第一空气环槽与第二空气环槽相互连通。在非连接边处:第一空气环槽内边界在空腔边界之内并且外边界在空腔边界之外;第二空气环槽内边界和外边界均在空腔边界之内;第一空气环槽内边界相比于第二空气环槽内边界更靠近有效区域中心。
263 一种时钟信号占空比调节电路 CN202310847123.8 2023-07-11 CN116827316B 2024-05-07 刘湖云; 郑君华; 马亚奇
申请公开了一种时钟信号占空比调节电路,所述电路包括基本模、调节模块和可选延迟模块,基本模块用于接入初始时钟信号和第一调节信号和第四调节信号以生成输出时钟信号;调节模块用于接入初始时钟信号、使能信号、第二时钟信号和第三调节信号,输出第一调节信号和第四调节信号以对基本模块接收的初始时钟信号进行占空比调节;可选延迟模块用于接入基本模块输出的第二时钟信号,以及根据控制信号进行信号通道选择,并对第二时钟信号进行延时运算后经所选择的信号通道输出第三调节信号并输入调节模块。本申请的时钟信号占空比调节电路架构简单、调节灵活,且能够满足多种占空比调节需求的时钟信号占空比调节电路。
264 基于LRM的冗余计算机高精度AD采集设备 CN202210715685.2 2022-06-23 CN115098016B 2024-05-07 王文俊; 冯伟; 李庆; 张萌; 崔凯华; 李轶; 王维兴; 毛晓梅; 朱涛; 尹加豹
发明公开了一种基于LRM的冗余计算机高精度AD采集设备,包括CPU单元、FPGA单元、模拟量采集接口单元、功能接口单元及电源转换单元;基于龙芯处理器+FPGA的架构形式,支持板级模热插拔功能,具有6路0~40V、6路‑10~10V模拟量采集接口,2路千兆冗余以太网实现PRP网络,可以将采集到的模拟量状态信息,经过数据处理、汇总、打包后,按照固定的编码格式通过网络接口上报。本发明实现对高精度模拟量进行采集并通过PRP网络上传到上位机,从而实现对模拟量数据的实时监控,同时通过双冗余保证了系统的可靠性。
265 电压调节器的自适应偏置控制 CN202080088647.8 2020-12-21 CN114846429B 2024-05-07 R·福加特; R·安卡姆雷迪; I·阿格拉瓦尔
一种电路(310)包括第一晶体管(M11)和第二晶体管(M12)、自适应偏置电流源电路(125)以及自适应电阻电路(320)。第一晶体管(M11)具有控制端子以及第一电流端子和第二电流端子。第一晶体管(M11)的控制端子是电路(310)的第一输入端。第二晶体管(M12)具有控制端子以及第一电流端子和第二电流端子,并且第二晶体管(M12)的控制端子是电路(310)的第二输入端。第一输入端和第二输入端是电路(310)的差分输入端。自适应偏置电流源电路(125)耦合到第一晶体管的第二电流端子。自适应电阻电路(320)耦合在第二晶体管(M12)的第二电流端子和自适应偏置电流源电路(125)之间。
266 滤波器低成本封装工艺 CN202110020874.3 2021-01-08 CN114759139B 2024-05-07 吴炆皜; 郑志荣; 陈学峰; 胡乃仁; 孙长委
发明公开了一种滤波器低成本封装工艺,包括以下步骤:先在晶圆芯片正面上植金球和切割划片后,再与透明载板Ⅰ贴装在一起,制得载板芯片;以及先在基板正面上切割划片、点胶、及刷密封胶后,再与透明载板Ⅱ贴装在一起,制得载板基板;然后再将载板芯片与载板基板对合压装在一起,得到半成品A,且届时,载板芯片上的若干球是以它们键合成型后的原始形态布置于晶圆芯片与基板之间;随后对半成品A进行加热固化、剥离、以及常规的图案标记、覆膜、切割和功能测试工艺,完成后续所需的滤波器封装制作,得到滤波器成品。本发明所提供的滤波器低成本封装工艺具有易加工、投入成本低、产能高、且产品品质高等特点。
267 补偿电压电流的装置 CN202080035330.8 2020-04-17 CN113906660B 2024-05-07 郑想永; 金嗔国
发明提供一种有源型补偿装置,所述有源型补偿装置对在与第一装置连接的至少两个以上大电流路径上各自以共模(Common Mode)方式输入的第一电流进行主动补偿,包括:至少两个以上大电流路径,所述至少两个以上大电流路径将由第二装置供应的第二电流传递给所述第一装置;传感部,所述传感部感知所述大电流路径上的所述第一电流,生成与第一电流对应的输出信号;放大部,所述放大部对所述传感部的输出信号进行放大而生成放大电流;补偿部,所述补偿部基于所述放大电流而生成补偿电流,使所述补偿电流分别流入所述至少两个以上大电流路径;第一干扰保护部及第二干扰保护部,所述第一干扰保护部并联于发生所述输出信号的所述传感部的输出端,所述第二干扰保护部并联于所述补偿部的输入端;所述第一干扰保护部及所述第二干扰保护部包括TVS(Transient Voltage Suppression:瞬态电压抑制)二极管元件。
268 运算电路、芯片和板卡 CN202111063977.4 2021-09-10 CN113746471B 2024-05-07 请求不公布姓名
本披露公开了一种运算电路、芯片和板卡。该运算电路可以实现为计算装置包括在组合处理装置中,该组合处理装置还可以包括接口装置和其他处理装置。该计算装置与其他处理装置进行交互,共同完成用户指定的计算操作。组合处理装置还可以包括存储装置,该存储装置分别与计算装置和其他处理装置连接,用于存储该计算装置和其他处理装置的数据。本披露的方案对运算电路进行优化,实现多种模式的乘加运算,增加了运算器件的灵活性。
269 线模数转换电路 CN202110488540.9 2021-04-30 CN113271104B 2024-05-07 陈知行; 张红帅; 诸嫣; 马许愿
申请提供一种流线模数转换电路,涉及流水线电路领域。包括:N级模数转换器、N‑1个余量放大器,以及N‑1个数字滤波器,其中,N为大于或等于2的整数;第i级模数转换器的余量输出端电连接一个余量放大器的第一输入端,所述一个余量放大器的输出端电连接第i+1级模数转换器的模拟输入端,i为小于N的任一正整数;其中,第一级模数转换器为具有噪声整形功能的模数转换器,所述第一级模数转换器之后的每一级模数转换器的数字输出端分别电连接一个数字滤波器。相对于现有技术,采用前馈技术,可以对所有放大器所有非理想性整形,并且避免了现有技术中电路硬件和时间开销过大的问题。
270 弹性波器件封装结构 CN202011484491.3 2020-12-16 CN112994645B 2024-05-07 熊谷浩一; 中村博文; 门川裕
发明的弹性波器件封装结构,包含具有压电材料的基板、位于所述基板的谐振子形成区域、包括所述谐振子形成区域的弹性波器件、设置于所述弹性波器件且用以形成封闭区域的壁体,及形成于所述壁体并在所述封闭区域与所述壁体共同配合界定出一空洞部的顶壁,所述壁体覆盖所述弹性波器件的部分或全部的所述谐振子形成区域。根据本发明,制作与原有的滤波器组件相同的电极图案的同时,还能实现多种具有相异特性的弹性波器件封装结构。因此,能统一多种弹性波器件的尺寸,并降低采购成本。
271 放大电路及通信装置 CN202011391874.6 2020-12-02 CN112953423B 2024-05-07 本田圭一; 德田胜利
提供一种放大电路及通信装置,所述放大电路能够高速动作。放大电路(10)具备:低噪声放大器(20),其包括FET(21)作为放大元件,放大向FET(21)的栅极输入的高频信号;输入匹配电路(30),其使低噪声放大器(20)的输入阻抗匹配;以及开关(SW5),其串联连接在连结输入匹配电路(30)和FET(21)的栅极的路径上的节点(N)与地线之间。
272 一种高速多通道微小电容之并行侦测装置 CN202110016850.0 2021-01-07 CN112803939B 2024-05-07 袁中平; 邹伯均
发明公开了一种高速多通道微小电容之并行侦测装置,包括:电荷转移模、一个累加电容Cs、N个采样保存电容CiN、2N个pipe‑line(流线)控制开关、N个电压控制振荡器和N个计数器,本发明是一个整合于单一IC芯片内部的触控按键或触控面板电容侦测装置,并不需要外部组件,本发明使用N组电压控制振荡器和pipe‑line电容采样以达到高速N通道电容并行侦测的目的,并将其应用于感应手指压键时所产生的微小电容值的变化上,本发明使用pipe‑line并行侦测多通道采样保存电容的方式,将电路集成于单一芯片中,为矩阵触控面板的扫描速度提升提供了帮助,缩短了触控识别的时间。
273 一种声表面波滤波器及其制作方法、电子设备 CN202011353502.4 2020-11-26 CN112532196B 2024-05-07 范佰杰; 王晓珍; 徐浩
发明涉及一种声表面波滤波器及其制作方法、电子设备,每相邻两个结构单元之间连接一个所述电容换能器,由于电容换能器接地,使电容换能器起到了对地电容的作用,能有效提高声表面波滤波器的矩形度,进而提高声表面波滤波器的滤波性能,而且,通过将至少两个结构单元进行串联使用,能起到滤波性能线性叠加的技术效果即随着结构单元的数量的增大,能呈线性的提高声表面波滤波器的矩形度,即提高了声表面波滤波器的频率选择性,以使本发明的一种声表面波滤波器可广泛应用于雷达、导航、移动通信等电子信息领域,适用性强。
274 一种基于非理想sinc核的FRI采样系统及方法 CN202011099811.3 2020-10-14 CN112468114B 2024-05-07 黄国兴; 陈林林; 卢为党; 彭宏
一种基于非理想sinc核的FRI采样系统,通过引入基信号h(t),将待测信号x(t)和基信号通过本发明方法的系统,可以获取相应的采样样本;对两次测试得到的采样样本进行计算推导,可以将滤波器的非理想效应消除;采样样本中含有待测信号x(t)的少量离散的傅里叶系数,用过这些系数可以重构出待测信号,并可以很大幅度的提高重构精度。以及提供一种基于非理想sinc核的FRI采样方法。本发明改进之后的FRI采样系统比FRI采样系统重构精度大大提高,抗噪声能也有很大提高。
275 开关晶体管的驱动电路 CN202010320105.0 2020-04-22 CN112019199B 2024-05-07 森中贵史
发明提供一种能够抑制输出电压的尖锋状变动的开关晶体管的驱动电路。驱动电路(300)具备第1晶体管(M1)~第4晶体管(M4)及预驱动器(310)。预驱动器(310)是(i)对第1晶体管(M1)的栅极供给负沿斜率比正沿斜率平缓的第1栅极信号(VG1),(ii)对第2晶体管(M2)的栅极供给正沿斜率比负沿斜率平缓的第2栅极信号(VG2),(iii)对第3晶体管(M3)的栅极供给正沿斜率比第1栅极信号(VG1)正沿平缓的第3栅极信号(VG3),(iv)对第4晶体管(M4)的栅极供给负沿斜率比第2栅极信号(VG2)负沿平缓的第4栅极信号(VG4)。
276 多工器、高频前端电路、通信装置以及弹性波滤波器 CN201980021920.2 2019-03-04 CN111903058B 2024-05-07 野阪浩司
多工器(1)具备第1滤波器(FLT1)和第2滤波器(FLT2)。第1滤波器(FLT1)在公共端子(Pcom)与第1端子(P1)之间使第1通带信号通过。第2滤波器(FLT2)在公共端子(Pcom)与第2端子(P2)之间使第2通带的信号通过。第1滤波器(FLT1)中包括的第1串联电路(sc11)具有第1串联臂谐振器(s11a)以及第2串联臂谐振器(s11b)。第1串联臂电路(sc11)不经由包括弹性波谐振器的电路以及该电路的连接点而与公共端子(Pcom)连接。第1串联臂电路(sc11)具有第1反谐振频率和高于第1反谐振频率的第2反谐振频率。第2反谐振频率高于第1通带的高频端。第1反谐振频率为第2通带的高频端以下。
277 用于存储器阵列数据结构正数运算的设备、系统及方法 CN202010190596.1 2020-03-18 CN111724832B 2024-05-07 V·S·拉梅什
发明涉及用于存储器阵列数据结构正数运算的设备、系统及方法。通用数字unum位串,例如正数位串操作数及表示使用所述正数位串操作数执行的算术运算及/或逻辑运算的结果的正数位串,可经存储在存储器阵列中。部署在存储器装置中的电路可存取所述存储器阵列以从所述存储器阵列检索所述unum位串操作数及/或使用所述unum位串操作数执行的所述算术运算及/或所述逻辑运算的所述结果。例如,可使用存储在所述存储器阵列中的第一unum位串及存储在所述存储器阵列中的第二unum位串执行算术运算及/或逻辑运算。所述算术运算及/或所述逻辑运算的所述结果可经存储在所述存储器阵列中且随后进行检索。
278 线型模数转换 CN202280061701.9 2022-08-23 CN117981226A 2024-05-03 S·A·米雷杰; 孙磊; 郭玉华; E·达格; A·阿卡万; 王彦; D·J·阿拉迪
公开了一种用于流线型模数转换的装置。在示例方面,该装置包括流水线型模数转换器(ADC)。该流水线型ADC包括第一级和第二级。该第一级包括采样器和耦合到该采样器的量化器。该第一级还包括电流分配电路,该电流分配电路耦合到该采样器。该第二级包括:采样器,该采样器耦合到该电流分配电路;和量化器,该量化器耦合到该第二级的该采样器。
279 泄漏容忍逻辑的实现 CN202280061850.5 2022-09-08 CN117981225A 2024-05-03 A·梅西卡
一种逻辑电路,包括逻辑,用于在逻辑块的输入之间执行逻辑操作;以及恢复块,连接在逻辑块的输出和逻辑门的输出之间,用于补偿输出处于高逻辑状态时的电压电平损失。逻辑块在引起低逻辑状态的逻辑操作之后,经由实现该逻辑块的组件中的固有的或设计的电流泄漏路径将与高逻辑状态对应的电压放电至地。
280 弹性波滤波器 CN202280062018.7 2022-09-14 CN117981223A 2024-05-03 大岛直树
弹性波滤波器(1)在串联臂以及并联臂中的至少一者具备弹性波谐振电路(10)。弹性波谐振电路(10)具有相互串联连接的多个分割谐振器。多个分割谐振器中的第1分割谐振器(例如,S11)具有一个第1谐振子(例如,S11a)。多个分割谐振器中的第2分割谐振器(例如,S21)具有相互并联连接的两个并联分割谐振子(例如,P21a、P21b)。第1谐振子(S11a)以及并联分割谐振子(P21a、P21b)各自具有包含多个电极指的IDT电极(32)。在两个并联分割谐振子(P21a、P21b)中的至少一个并联分割谐振子和第1谐振子(S11a)中,多个电极指的排列间距即电极指间距(p)不同。
QQ群二维码
意见反馈