专利汇可以提供一种双路输出频率可调时钟信号发生器专利检索,专利查询,专利分析的服务。并且一种双路输出 频率 可调时钟 信号 发生器包括占空比 电压 转换 电路 、延迟振荡电路。两路可实现占空比动态缩放的 差分信号 分别从占空比电压转换电路的两个输入端输入,并转化为两路压控信号输出。两路压控信号分别输入延迟振荡电路的控制端,并最终输出两路频率相同的 时钟信号 。通过对输入差分信号进行占空比缩放,可改变 时钟信号发生器 的 输出信号 频率。本 发明 的双路压控结构使其输出的时钟频率信号更加高效且精准。针对电路系统对不同频率时钟信号的需求,本发明通过缩放输入差分信号的占空比,可在较宽 频率范围 内输出时钟信号。,下面是一种双路输出频率可调时钟信号发生器专利的具体信息内容。
1.一种双路输出频率可调时钟信号发生器,其特征在于,其包括占空比电压转换电路、延迟振荡电路;
两路可实现占空比动态缩放的差分信号分别从占空比电压转换电路的两个输入端输入,并转化为两路压控信号输出;
两路压控信号分别输入延迟振荡电路的控制端,并最终输出两路频率相同的时钟信号;
通过对输入差分信号进行占空比缩放,可改变时钟信号发生器的输出信号频率。
2.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,占空比电压转换电路包括差分信号输入端口Din1,差分信号输入端口Din2,延迟电路DU1,缓冲器B1,缓冲器B2,与门A1,与门A2,MOS管M7至M14,电容C1,电容C2;
差分信号输入端口Din1连接延迟电路DU1的输入端Fi1,差分信号输入端口Din2连接延迟电路DU1的输入端Fi2;
延迟电路DU1的输出端P1连接与门A1的下输入端,延迟电路DU1的输出端P2连接与门A2的上输入端,延迟电路DU1的输出端Vn连接电容C2的上端;
缓冲器B1的输入端连接差分信号输入端口Din1,缓冲器B1的输出端连接MOS管M7的栅极;
缓冲器B2的输入端连接差分信号输入端口Din2,缓冲器B2的输出端连接MOS管M10的栅极;
与门A1的上输入端连接差分信号输入端口Din1,与门A1的输出端连接MOS管M7的源极;
与门A2的下输入端连接差分信号输入端口Din2,与门A2的输出端连接MOS管M10的源极;
MOS管M7的源极连接MOS管M8的源极,MOS管M7的漏极连接MOS管M8的漏极;
MOS管M8的栅极连接缓冲器B2的输出端;
MOS管M9的栅极连接缓冲器B1的输出端,MOS管M9的源极连接MOS管M10的源极,MOS管M9的漏极连接MOS管M10的漏极;
MOS管M11的栅极连接MOS管M7的栅极,MOS管M11的源极连接MOS管M12的源极并连接MOS管M11的漏极;
MOS管M12的栅极连接MOS管M10的栅极,MOS管M12的源极连接MOS管M12的漏极;
MOS管M13的栅极连接MOS管M11的栅极,MOS管M13的源极连接MOS管M14的源极并连接MOS管M13的漏极;
MOS管M14的栅极连接MOS管M12的栅极,MOS管M14的源极连接MOS管M14的漏极;
电容C1的上端连接MOS管M8的漏极,电容C1的下端接地;
电容C2的上端连接MOS管M10的漏极,电容C2的下端接地。
3.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,占空比电压转换电路中的延迟电路包括MOS管M1至M5,输出入端Fi1及Fi2,输出端P1及P2,输出端Vn;
MOS管M1的栅极连接输出端Vn,MOS管M1的源极连接电源VDD,MOS管M1的漏极连接输出端P1;
MOS管M2的栅极连接输出端P2,MOS管M2的源极连接MOS管M1的源极,MOS管M2的漏极连接MOS管M1的漏极;
MOS管M3的栅极连接输出端P1,MOS管M3的源极连接电源VDD,MOS管M3的漏极连接输出端P2;
MOS管M4的源极连接MOS管M3的源极,MOS管M4的漏极连接MOS管M3的漏极;
MOS管M5的栅极连接输入端Fi1,MOS管M5的漏极连接输出端P1,MOS管M5的源极接地;
MOS管M6的栅极连接输入端Fi2,MOS管M6的漏极连接输出端P2,MOS管M6的源极接地。
4.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,延迟振荡电路包括CU1至CU4延迟单元,时钟信号输出端口Fout1,时钟信号输出端口Fout2;
延迟单元CU1的输入端VI1连接时钟信号输出端口Fout1,延迟单元CU1的输入端VI2连接时钟信号输出端口Fout2;
延迟单元CU1的控制端VC1连接电容C1的上端,延迟单元CU1的控制端VC2连接电容的上端C2;
延迟单元CU1的输出端VO1连接延迟单元CU2的输入端VI1,CU1延迟单元的输出端VO2连接延迟单元CU2的输入端VI2;
延迟单元CU2的控制端VC1连接延迟单元CU1的控制端VC1,延迟单元CU2的控制端VC2连接延迟单元CU1的控制端VC2;
延迟单元CU2的输出端VO1连接延迟单元CU3的输入端VI1,延迟单元CU2的输出端VO2连接延迟单元CU3的输入端VI2;
延迟单元CU3的控制端VC1连接延迟单元CU2的控制端VC1,延迟单元CU3的控制端VC2连接延迟单元CU2的控制端VC2;
延迟单元CU3的输出端VO1连接延迟单元CU4的输入端VI1,延迟单元CU3的输出端VO2连接延迟单元CU4的输入端VI2;
延迟单元CU4的控制端VC1连接延迟单元CU3的控制端VC1,延迟单元CU4的控制端VC2连接延迟单元CU3的控制端VC2;
延迟单元CU4的输出端VO1连接时钟信号输出端口Fout1,延迟单元CU4的输出端VO2连接时钟信号输出端口Fout2。
5.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,延迟振荡电路中的延迟单元CU1至CU4具有相同的内部结构,延迟单元包括MOS管M15至M22、输入端VI1及VI2,控制端VC1及VC2,输出端VO1及VO2;
MOS管M15的栅极连接控制端VC1,MOS管M15的源极连接电源VDD,MOS管M15的漏极连接MOS管M16的源极;
MOS管M16的栅极连接输出端VO1,MOS管M16的漏极连接MOS管M17的漏极;
MOS管M17的源极连接MOS管M15的源极,MOS管M17的栅极连接MOS管M18的漏极,MOS管M17的漏极连接MOS管M20的漏极;
MOS管M18的源极连接MOS管M17的源极,MOS管M18的栅极连接MOS管M17的漏极,MOS管M18的漏极连接MOS管M19的漏极;
MOS管M19的源极连接MOS管M16的源极,MOS管M19的栅极连接输出端VO2,MOS管M19的漏极连接MOS管M21的漏极;
MOS管M20的漏极连接输端VO1,MOS管M20的栅极连接输入端VI1,MOS管M20的源极连接MOS管M22的漏极;
MOS管M21的漏极连接输出端VO2,MOS管M21的栅极连接输入端VI2,MOS管M21的源极连接MOS管M20的源极;
MOS管M22的栅极连接控制端VC2,MOS管M22的源极接地。
标题 | 发布/更新时间 | 阅读量 |
---|---|---|
时钟信号发生器 | 2020-05-11 | 44 |
串行总线通信的时钟信号发生器电路 | 2020-05-12 | 672 |
通用串行总线装置的时钟信号发生器 | 2020-05-12 | 462 |
具有时钟信号发生器的接收器 | 2020-05-12 | 353 |
数字式电视机的时钟信号发生器 | 2020-05-13 | 737 |
时钟信号发生器 | 2020-05-11 | 290 |
时钟信号发生器 | 2020-05-11 | 801 |
用于产生时钟信号的方法以及时钟发生器 | 2020-05-14 | 646 |
扩频时钟信号发生器 | 2020-05-12 | 939 |
时钟信号处理装置、电视信号发生器 | 2020-05-15 | 512 |
高效检索全球专利专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。
我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。
专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。