首页 / 专利库 / 物理 / 等离子体 / 放电等离子体 / 플라즈마 디스플레이 패널의 구동 방법

플라즈마 디스플레이 패널의 구동 방법

阅读:533发布:2024-02-17

专利汇可以提供플라즈마 디스플레이 패널의 구동 방법专利检索,专利查询,专利分析的服务。并且A method for driving a plasma display panel including discharge cells each having a scan electrode and a sustain electrode. One field period is constituted by arranging subfields each having an initialization period, a write period, and a sustain period. In the sustain period, a sustain pulse to be applied alternately to the scan electrode and the sustain electrode is either a first sustain pulse for generating a light emission with one peak in the discharge cell or a second sustain pulse for generating a light emission with two peaks in the discharge cell, and the rise time of the second sustain pulse to be applied to the scan electrode andthe rise time of the second sustain pulse to be applied to the sustain electrode are set independently of each other according to the percentage (lighting rate) of the discharge cells in which light is emitted during the sustain period of the subfield. ® KIPO & WIPO 2009,下面是플라즈마 디스플레이 패널의 구동 방법专利的具体信息内容。

  • 주사 전극과 유지 전극을 갖는 방전 셀을 복수 구비한 플라즈마 디스플레이 패널의 구동 방법으로서,
    상기 방전 셀에서 초기화 방전을 발생시키는 초기화 기간과, 상기 방전 셀에서 기입 방전을 발생시키는 기입 기간과, 상기 주사 전극 및 상기 유지 전극에 교대로 유지 펄스를 인가하여 상기 방전 셀을 발광시키는 유지 기간을 갖는 서브필드를 복수 배치하여 1필드 기간을 구성하고,
    상기 유지 펄스는, 하나의 피크를 갖는 발광을 상기 방전 셀에서 발생시키는 제 1 유지 펄스와 2개의 피크를 갖는 발광을 상기 방전 셀에서 발생시키는 제 2 유지 펄스 중 어느 하나이며,
    상기 주사 전극에 인가하는 제 2 유지 펄스의 상승 시간과 상기 유지 전극에 인가하는 제 2 유지 펄스의 상승 시간을, 서브필드의 유지 기간에 발광시키는 방전 셀의 비율에 근거하여 독립적으로 설정하는
    플라즈마 디스플레이 패널의 구동 방법.
  • 제 1 항에 있어서,
    상기 비율이 미리 정해진 임계값 이상인 경우에는, 상기 주사 전극에 인가하는 제 2 유지 펄스의 상승 시간을 상기 유지 전극에 인가하는 제 2 유지 펄스의 상 승 시간보다 길게 설정하는 플라즈마 디스플레이 패널의 구동 방법.
  • 说明书全文

    플라즈마 디스플레이 패널의 구동 방법{METHOD FOR DRIVING PLASMA DISPLAY PANEL}

    본 발명은 벽걸이 텔레비전이나 대형 모니터에 이용되는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.

    플라즈마 디스플레이 패널(이하, 「패널」이라고 약기함)로서 대표적인 교류 면방전형 패널은, 대향 배치된 전면판과 배면판 사이에 다수의 방전 셀이 형성되어 있다. 전면판은, 1쌍의 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 유리제의 전면(前面) 기판 상에 서로 평행하게 복수쌍 형성되고, 그들 표시 전극쌍을 덮도록 유전체층 및 보호층이 형성되어 있다. 배면판은, 유리제의 배면 기판 상에 복수의 평행한 데이터 전극과, 그것들을 덮도록 유전체층과, 또한 그 위에 데이터 전극과 평행하게 복수의 격벽이 각각 형성되고, 유전체층의 표면과 격벽의 측면에 형광체층이 형성되어 있다. 그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판이 대향 배치되어 밀봉되고, 내부의 방전 공간에는, 예컨대 분압비로 5%의 제논을 포함하는 방전 가스가 봉입되어 있다. 여기서 표시 전극쌍과 데이터 전극이 대향하는 부분에 방전 셀이 형성된다. 이러한 구성의 패널에 있어서, 각 방전 셀 내에서 가스 방전에 의해 자외선을 발생시키고, 이 자외선으로 적색, 녹색 및 청색의 각 색의 형광체를 여기 발광시켜서 컬러 표시가 행해지고 있다.

    패널을 구동하는 방법으로서는 서브필드법, 즉, 1필드 기간을 복수의 서브필드로 분할한 후에, 발광시키는 서브필드의 조합에 의해 계조 표시를 행하는 방법이 일반적이다. 각 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에서는 초기화 방전을 발생시켜, 계속되는 기입 동작에 필요한 벽전하가 각 전극 상에 형성된다. 기입 기간에서는, 표시를 행해야 되는 방전 셀에서 기입 방전을 발생시켜 벽전하가 형성된다. 그리고, 유지 기간에서는, 표시 전극쌍에 교대로 유지 펄스를 인가하여, 방전 셀에서 유지 방전을 발생시키고, 대응하는 방전 셀의 형광체층을 발광시켜서 화상 표시가 행해진다.

    표시 전극쌍에 유지 펄스를 인가하는 회로로서, 소비 전력을 삭감할 수 있다, 이른바 전력 회수 회로가 일반적으로 이용되고 있다. 이것은, 표시 전극쌍이 용량성 부하인 것에 착안해, 인덕터를 구성요소에 포함하는 공진 회로를 이용하여 그 인덕터와 전극간 용량을 LC 공진시켜, 전극간 용량에 축적된 전하를 회수하고, 회수한 전하를 표시 전극쌍의 구동에 재이용하는 것이다.

    한편, 최근의 패널의 대화면화, 고세밀도화에 따라, 패널의 발광 효율을 향상시키고, 휘도를 향상시키는 다양한 대처가 이루어지고 있다. 예컨대, 제논 분압을 높임으로써 발광 효율을 대폭 높이는 검토가 진행되고 있다. 그러나, 제논 분 압을 높이면 방전이 발생하는 타이밍의 편차가 커지고, 방전 셀마다의 발광 강도에 편차를 일으켜서 표시 휘도가 불균일로 되는 경우가 있다. 이 휘도의 불균일을 개선하기 위해서, 예컨대 복수회에 1회의 비율로 상승의 급준한 유지 펄스를 삽입하여 유지 방전의 타이밍을 갖추어, 표시 휘도를 균일화하는 구동 방법이 개시되어 있다. 이러한 방법은, 예컨대, 특허 문헌 1에 개시되어 있다.

    그러나, 발광 효율을 높이기 위해서 제논 분압을 높이면, 정지 화상 등을 장시간 표시시킨 후에 휘도가 높은 화상을 표시한 경우, 정지 화상이 잔상으로서 인식되는, 이른바 잔상 현상이 발생하기 쉽게 되어, 화상 표시 품질을 손상한다고 하는 새로운 과제도 발생하고 있다.

    특허 문헌 1: 일본 특허 공개 제2005-338120호 공보

    발명의 개시

    본 발명의 패널의 구동 방법은 이들 과제를 감안하여 이루어진 것으로, 잔상 현상 그 자체를 경감시키고, 또한, 각 방전 셀의 표시 휘도를 균일화할 수 있는 패널의 구동 방법을 제공한다.

    플라즈마 디스플레이 패널의 구동 방법은, 주사 전극과 유지 전극을 갖는 방전 셀을 복수 구비한 플라즈마 디스플레이 패널의 구동 방법으로서, 방전 셀에서 초기화 방전을 발생시키는 초기화 기간과, 방전 셀에서 기입 방전을 발생시키는 기입 기간과, 주사 전극 및 유지 전극에 교대로 유지 펄스를 인가하여 방전 셀을 발광시키는 유지 기간을 갖는 서브필드를 복수 배치하여 1필드 기간을 구성하고, 유 지 펄스는, 하나의 피크를 갖는 발광을 방전 셀에서 발생시키는 제 1 유지 펄스와 2개의 피크를 갖는 발광을 방전 셀에서 발생시키는 제 2 유지 펄스 중 어느 하나이며, 주사 전극에 인가하는 제 2 유지 펄스의 상승 시간과 유지 전극에 인가하는 제 2 유지 펄스의 상승 시간을, 서브필드의 유지 기간에 발광시키는 방전 셀의 비율에 근거하여 독립적으로 설정한다.

    도 1은 본 발명의 실시형태에 이용하는 패널의 구조를 나타내는 분해 사시도,

    도 2는 본 발명의 실시형태에 이용하는 패널의 전극 배열도,

    도 3은 본 발명의 실시형태에 있어서의 플라즈마 디스플레이 장치의 회로 블록도,

    도 4는 본 발명의 실시형태에 있어서 패널의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면,

    도 5(a)는 본 발명의 실시형태에 있어서 이용하는 유지 펄스의 상세를 나타내는 도면,

    도 5(b)는 본 발명의 실시형태에 있어서 이용하는 유지 펄스의 상세를 나타내는 도면,

    도 6은 본 발명의 실시형태에 있어서 주사 전극 및 유지 전극에 인가하는 제 2 유지 펄스의 상승 시간과 점등율의 관계를 나타내는 도면,

    도 7은 본 발명의 실시형태에 있어서의 제 1 유지 펄스 및 제 2 유지 펄스의 배열의 일례를 나타내는 도면,

    도 8은 본 발명의 실시형태에 있어서의 주사 전극 구동 회로 및 유지 전극 구동 회로의 회로도.

    부호의 설명

    10: 패널, 22: 주사 전극, 23: 유지 전극, 24: 표시 전극쌍, 32: 데이터 전극, 41: 화상 신호 처리 회로, 42: 데이터 전극 구동 회로, 43: 주사 전극 구동 회로, 44: 유지 전극 구동 회로, 45: 타이밍 발생 회로, 50, 60: 유지 펄스 발생부, 51, 61: 전력 회수부, 52, 62: 클램프부, 100: 플라즈마 디스플레이 장치, C10, C20: (전력 회수용)콘덴서 Cp: 전극간 용량, Q11, Q12, Q13, Q14, Q21, Q22, Q23, Q24: 스위칭 소자, D11, D12, D21, D22: (역류 방지용)다이오드, L10, L20: 인덕터

    발명을 실시하기 위한 최선의 형태

    이하, 본 발명의 실시형태에 있어서의 플라즈마 디스플레이 장치에 대해서 도면을 이용하여 설명한다.

    도 1은 본 발명의 실시형태에 이용하는 패널(10)의 구조를 나타내는 분해 사 시도이다. 유리제의 전면 기판(21) 상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수 형성되어 있다. 그리고, 표시 전극쌍(24)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25) 상에 보호층(26)이 형성되어 있다. 배면 기판(31) 상에는 데이터 전극(32)이 복수 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되며, 또한 그 위에 우물 정자 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33)상에는 적색, 녹색 및 청색의 각 색에 발광하는 형광체층(35)이 마련되어 있다.

    이들 전면 기판(21)과 배면 기판(31)은, 미소한 방전 공간을 사이에 두고서 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치되고, 그 외주부는 글래스 플리트 등의 봉착재에 의해서 봉착되어 있다. 그리고, 방전 공간에는, 예컨대 분압비로 10%의 제논을 포함하는 방전 가스가 봉입되어 있다. 방전 공간은 격벽(34)에 의해서 복수의 구획으로 나뉘어져 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 그리고, 이들 방전 셀이 방전, 발광함으로써 화상이 표시된다.

    또한, 패널(10)의 구조는 상술한 것에 한정되지 않고, 예컨대 스트라이프 형상의 격벽을 구비한 것이어도 좋다.

    도 2는 본 발명의 실시형태에 이용하는 패널(10)의 전극 배열도이다. 패널(10)에는, 행방향으로 긴 n개의 주사 전극 SC1~SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~SUn(도 1의 유지 전극(23))이 배열되고, 열방향으로 긴 m개의 데이터 전극 D1~Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주 사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dj(j=1~m)이 교차한 부분에 방전 셀이 형성되고, 방전 셀은 방전 공간 내에 m×n개 형성되어 있다. 또한, 도 1, 도 2에 나타낸 바와 같이, 주사 전극 SCi와 유지 전극 SUi는 서로 평행하게 쌍을 이루어서 형성되어 있기 때문에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn 사이에 전극간 용량 Cp가 존재한다.

    도 3은 본 발명의 실시형태에 있어서의 플라즈마 디스플레이 장치(100)의 회로 블록도이다. 플라즈마 디스플레이 장치(100)는 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45), 점등율 산출 회로(46) 및 각 회로에 필요한 전원을 공급하는 전원 회로(도시하지 않음)를 구비하고 있다.

    화상 신호 처리 회로(41)는 입력된 화상 신호를 서브필드마다의 발광ㆍ비발광을 나타내는 화상 데이터로 변환한다. 데이터 전극 구동 회로(42)는 서브필드마다의 화상 데이터를 각 데이터 전극 D1~Dm에 대응하는 신호로 변환하여 각 데이터 전극 D1~Dm을 구동한다. 점등율 산출 회로(46)는 서브필드마다의 화상 데이터에 근거하여, 방전 셀의 총수에 대한 유지 방전을 발생시켜야 되는 방전 셀 수의 비율, 즉 방전 셀의 점등율을 서브필드마다 산출한다. 그리고, 산출한 점등율을 타이밍 발생 회로(45)에 출력한다.

    타이밍 발생 회로(45)는 수평 동기 신호, 수직 동기 신호 및 점등율 산출 회로(46)로부터 출력되는 점등율에 근거하여 각 회로의 동작을 제어하는 각종 타이밍 신호를 발생시켜, 각각의 회로에 공급한다. 주사 전극 구동 회로(43)는 유지 펄스 를 발생시키는 유지 펄스 발생부(50)를 갖고, 타이밍 신호에 근거하여 각 주사 전극 SC1~SCn을 각각 구동한다. 유지 전극 구동 회로(44)는 유지 펄스를 발생시키는 유지 펄스 발생부(60)를 갖고, 타이밍 신호에 근거하여 유지 전극 SU1~SUn을 구동한다.

    다음에, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대해서 설명한다. 플라즈마 디스플레이 장치(100)는 서브필드법, 즉 1필드 기간을 복수의 서브필드로 분할하여, 서브필드마다 각 방전 셀의 발광ㆍ비발광을 제어함으로써 계조 표시를 행한다. 각각의 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 구비한다.

    초기화 기간에서는 초기화 방전이 발생하여, 계속되는 기입 방전에 필요한 벽전하가 각 전극 상에 형성된다. 기입 기간에서는, 발광시켜야 되는 방전 셀에서 기입 방전이 발생하여 벽전하가 형성된다. 그리고, 유지 기간에서는, 휘도 가중치에 따른 수의 유지 펄스를 표시 전극쌍(24)에 교대로 인가하여, 기입 방전이 발생한 방전 셀에서 유지 방전을 발생시켜서 발광시킨다.

    본 실시형태에 있어서는, 1필드를 10의 서브필드(제 1 SF, 제 2 SF, …, 제 10 SF)로 분할하여, 각 서브필드는 각각, 예컨대 (1, 2, 3, 6, 11, 18, 30, 44, 60, 80)의 휘도 가중치를 갖는 것으로 한다. 그러나, 본 발명은 서브필드 수나 각 서브필드의 휘도 가중치가 상기한 값에 한정되지 않고, 또한, 화상 신호 등에 근거하여 서브필드 구성을 전환하는 구성이어도 좋다.

    이하, 먼저 구동 전압 파형의 개요에 대해서 설명한다. 도 4는 본 발명의 실시형태에 있어서 패널(10)의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면으로서, 제 1 SF 및 제 2 SF에서의 구동 전압 파형을 나타내고 있다.

    제 1 SF의 초기화 기간의 전반부에서는, 데이터 전극 D1~Dm에 기입 펄스 전압 Vw가 인가되고, 유지 전극 SU1~SUn에 전압 0(V)가 인가된다. 그렇게 하여, 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하의 전압 Vi1으로부터, 방전 개시 전압을 초과하는 전압 Vi2를 향해서 완만하게 상승하는 경사 파형 전압이 인가된다. 이 경사 파형 전압이 상승하는 동안에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~SCn 상에 부의 벽전압이 축적되고, 또한, 데이터 전극 D1~Dm 상 및 유지 전극 SU1~SUn 상에는 정의 벽전압이 축적된다. 여기서, 전극 상의 벽전압이란 전극을 덮는 유전체층 상, 보호층 상, 형광체층 상 등에 축적된 벽전하에 의해 생기는 전압을 나타낸다.

    초기화 기간의 후반부에서는, 데이터 전극 D1~Dm에 전압 0(V)이 인가되고, 유지 전극 SU1~SUn에 정의 전압 Ve1이 인가된다. 그렇게 하여, 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하로 되는 전압 Vi3으로부터 방전 개시 전압을 초과하는 전압 Vi4를 향해서 완만하게 하강하는 경사 파형 전압이 인가된다. 이 동안에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~SCn 상의 부의 벽전압 및 유지 전극 SU1~SUn 상의 정의 벽전압이 약해지고, 데이터 전극 D1~Dm 상의 정의 벽전압은 기입 동작에 적합한 값으로 조정된다.

    또한, 1필드를 구성하는 서브필드 중, 몇 개의 서브필드에서는 초기화 기간의 전반부를 생략해도 좋고, 그 경우에는, 직전의 서브필드에서 유지 방전을 행한 방전 셀에 대해 선택적으로 초기화 동작이 행해진다. 도 4는 제 1 SF의 초기화 기간에서는 전반부 및 후반부를 갖는 초기화 동작, 제 2 SF 및 그 이후의 초기화 기간에서는 후반부만을 갖는 초기화 동작을 행하는 구동 전압 파형을 나타내고 있다.

    계속되는 기입 기간에서는, 본 실시형태에 있어서는, 주사 전극 SC1~SCn은 홀수번째의 주사 전극군과 짝수번째의 주사 전극군으로 나누고 있다. 홀수번째의 주사 전극군에 속하는 주사 전극 SC1, SC3, …, SCn-1의 각각에 주사 펄스를 순차적으로 인가하는 홀수 기입 기간(이하, 「홀수 기간」이라고 약기함)과, 짝수번째의 주사 전극군에 속하는 주사 전극 SC2, SC4, …, SCn의 각각에 주사 펄스를 순차적으로 인가하는 짝수 기입 기간(이하, 「짝수 기간」이라고 약기함)으로 기입 기간을 분할하여 기입 동작이 행해진다.

    홀수 기간에서는, 유지 전극 SU1~SUn에 전압 Ve2이 인가되고, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에는 제 2 전압 Vs2가 인가되고, 짝수번째의 주사 전극 SC2, SC4, …, SCn의 각각에는 제 4 전압 Vs4가 인가된다. 여기서, 제 4 전압 Vs4는 제 2 전압 Vs2보다 높은 전압이다.

    다음에, 1번째의 주사 전극 SC1에 부의 주사 펄스를 인가하기 위해서, 제 1 전압인 주사 펄스 전압 Vad가 인가된다. 그리고, 데이터 전극 D1~Dm 중 1행째에 발광시켜야 되는 방전 셀의 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vw가 인가된다. 이때 본 실시형태에 있어서는, 주사 전극 SC1에 인접하는 주사 전극, 즉 2번째의 주사 전극 SC2에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3이 인가된다. 이것은 인접하는 주사 전극 SC1과 주사 전극 SC2 사이에 과대한 전압차가 인가되는 것을 방지하기 위함이다.

    그렇게 하면 기입 펄스 전압 Vw를 인가한 방전 셀의 데이터 전극 Dk 상과 주사 전극 SC1 상과의 교차부의 전압차는, 외부 인가 전압의 차(Vw-Vad)에 데이터 전극 Dk 상의 벽전압과 주사 전극 SC1 상의 벽전압의 차가 가산되게 되어 방전 개시 전압을 초과한다. 그리고, 데이터 전극 Dk와 주사 전극 SC1 사이 및 유지 전극 SU1과 주사 전극 SC1 사이에 기입 방전이 일어나서, 주사 전극 SC1 상에 정의 벽전압이 축적되고, 유지 전극 SU1 상에 부의 벽전압이 축적되며, 데이터 전극 Dk 상에도 부의 벽전압이 축적된다.

    이와 같이, 홀수번째의 주사 전극군에 속하는 주사 전극 SC1에는, 주사 펄스 전압 Vad보다 높은 제 2 전압 Vs2으로부터 주사 펄스 전압 Vad로 천이하여 다시 제 2 전압 Vs2로 천이하는 주사 펄스가 인가된다. 짝수번째의 주사 전극군에 속하는 주사 전극 SC2, SC4, …, SCn에는, 주사 펄스 전압 Vad보다 높은 제 3 전압 Vs3과, 제 2 전압 Vs2 및 제 3 전압 Vs3보다 높은 제 4 전압 Vs4 중 어느 하나의 전압이 인가된다. 인접하는 주사 전극 SC1에 주사 펄스 전압 Vad가 인가되어 있는 동안은 주사 전극 SC2에는 제 3 전압 Vs3이 인가된다. 이렇게 해서, 1행째에 발광시켜야 되는 방전 셀에서 기입 방전을 일으켜서 각 전극 상에 벽전압을 축적하는 기입 동작이 행해진다. 한편, 기입 펄스 전압 Vw를 인가하지 않은 데이터 전극 D1~Dm과 주사 전극 SC1과의 교차부의 전압은 방전 개시 전압을 초과하지 않기 때문에, 기입 방전은 발생하지 않는다.

    다음에, 3번째의 주사 전극 SC3에 주사 펄스 전압 Vad가 인가되고, 또한, 데이터 전극 D1~Dm 중 3행째에 발광시켜야 되는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 이때 주사 전극 SC3에 인접하는 2번째의 주사 전극 SC2 및 4번째의 주사 전극 SC4에도 제 3 전압 Vs3이 인가된다. 그렇게 하면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC3 사이 및 유지 전극 SU3과 주사 전극 SC3 사이에 기입 방전이 일어나서, 각 전극 상에 벽전압을 축적하는 기입 동작이 행해진다.

    이하, 홀수번째의 주사 전극 SC5, SC7, …, SCn-1에 대해서도 마찬가지로 기입 동작이 행해진다. 그리고, 이때 기입 동작을 행하는 홀수번째의 주사 전극 SCp+1(p=짝수, 1<p<n)에 인접하는 짝수번째의 주사 전극 SCp 및 주사 전극 SCp+2에도 제 3 전압 Vs3이 인가된다.

    계속되는 짝수 기간에서는, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 제 2 전압 Vs2이 인가된 채로, 짝수번째의 주사 전극 SC2, SC4, …, SCn에도 제 2 전압 Vs2이 인가된다.

    다음에, 2번째의 주사 전극 SC2에 부의 주사 펄스를 인가하기 위해서 주사 펄스 전압 Vad가 인가되고, 또한, 데이터 전극 D1~Dm 중 2행째에 발광시켜야 되는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 그렇게 하면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC2과의 교차부의 전압차는 방전 개시 전압을 초과하여, 2행째에 발광시켜야 되는 방전 셀에서 기입 방전을 일으켜서 각 전극 상에 벽전압을 축적하는 기입 동작이 행해진다.

    다음에, 4번째의 주사 전극 SC4에 주사 펄스 전압 Vad가 인가되고, 또한, 4행째에 발광시켜야 되는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 그렇게 하면 그 방전 셀에서 기입 방전이 일어난다.

    이하 마찬가지로, 짝수번째의 주사 전극 SC6, SC8, …, SCn에 대해서도 마찬가지로 주사 펄스 전압 Vad가 인가되어 기입 동작이 행해진다.

    또한, 짝수 기간에 있어서도, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에는 제 4 전압 Vs4을 인가하고, 기입 동작을 행하는 짝수번째의 주사 전극 SCp에 인접하는 홀수번째의 주사 전극 SCp-1 및 주사 전극 SCp+1에 제 3 전압 Vs3을 인가해도 좋다.

    그러나, 본 실시형태와 같이 구동하더라도, 과대한 전압차를 인접하는 주사 전극 사이에 인가하지 않기 때문에, 절연 파괴나 마이그레이션이 발생할 우려가 없다. 또한, 홀수 기간에 있어서 홀수번째의 주사 전극의 기입 동작을 이미 종료하고 있기 때문에, 짝수 기간에 있어서 홀수번째의 주사 전극의 벽전하가 예를 들어 감소했다고 해도, 화상 표시 품질이 손상할 우려가 없다.

    계속되는 유지 기간에서는, 먼저 주사 전극 SC1~SCn에 정의 유지 펄스 전압 Vm이 인가되고 또한 유지 전극 SU1~SUn에 전압 0(V)가 인가된다. 그렇게 하면 기입 방전을 일으킨 방전 셀에서는, 주사 전극 SCi 상과 유지 전극 SUi 상과의 전압차가 유지 펄스 전압 Vm에 주사 전극 SCi 상의 벽전압과 유지 전극 SUi 상의 벽전압과의 차가 가산되게 되어 방전 개시 전압을 초과한다. 그리고, 주사 전극 SCi와 유지 전극 SUi 사이에 유지 방전이 일어나고, 이때 발생한 자외선에 의해 형광체층(35)이 발광한다. 그리고, 주사 전극 SCi 상에 부의 벽전압이 축적되고, 유지 전극 SUi 상에 정의 벽전압이 축적된다. 또한, 데이터 전극 Dk 상에도 정의 벽전압이 축적된다. 기입 기간에 있어서 기입 방전이 일어나지 않은 방전 셀에서는 유지 방전은 발생하지 않아, 초기화 기간의 종료시에서의 벽전압이 유지된다.

    계속해서, 주사 전극 SC1~SCn에는 전압 0(V)가, 유지 전극 SU1~SUn에는 유지 펄스 전압 Vm이 각각 인가된다. 그렇게 하면, 유지 방전을 일으킨 방전 셀에서는, 유지 전극 SUi 상과 주사 전극 SCi 상과의 전압차가 방전 개시 전압을 초과하기 때문에 다시 유지 전극 SUi와 주사 전극 SCi 사이에 유지 방전이 일어나서, 유지 전극 SUi 상에 부의 벽전압이 축적되고 주사 전극 SCi 상에 정의 벽전압이 축적된다. 이후 마찬가지로, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 휘도 가중치에 따른 수의 유지 펄스를 인가하여, 표시 전극쌍(24)의 전극간에 전위차를 인가함으로써, 기입 기간에 있어서 기입 방전을 일으킨 방전 셀에서 유지 방전이 계속해서 행해진다.

    그리고, 유지 기간의 마지막에는 전압 Vr을 향해서 완만하게 상승하는 경사 파형 전압이 주사 전극 SC1~SCn에 인가되고, 데이터 전극 Dk 상의 정의 벽전압이 남겨진 채로, 주사 전극 SCi 상 및 유지 전극 SUi 상의 벽전압이 소거된다. 본 실시형태에 있어서는, 전압 Vr은 유지 펄스 전압 Vm과 같거나, 그보다 높은 전압이다. 이렇게 해서 유지 기간에 있어서의 유지 동작이 종료한다.

    또한, 본 실시형태는 점등율 산출 회로(46)에서 산출되는 서브필드마다의 점 등율에 따라, 주사 전극 SC1~SCn 및 유지 전극 SU1~SUn에 인가하는 유지 펄스 파형의 상승을 각각 독립적으로 제어하고 있다. 이에 의해 잔상 현상을 경감시켜, 각 방전 셀의 표시 휘도를 균일화시키고 있다. 다음에, 유지 펄스 파형의 상세에 대해서 설명한다.

    도 5(a) 및 도 5(b)는 본 발명의 실시형태에 있어서 이용하는 2개의 유지 펄스의 상세를 나타내는 도면이다. 본 실시형태는 하나의 피크를 갖는 발광(502)(이하, 「1산(山) 발광(502)」이라고 약칭함)을 발생시키는 제 1 유지 펄스(501)와, 2개의 피크를 갖는 발광(504)(이하, 「2산 발광(504)」이라고 약칭함)을 발생시키는 제 2 유지 펄스(503)를 이용하여 유지 방전을 발생시키고 있다. 도 5(a)는 제 1 유지 펄스(501)의 파형과 그때의 발광(502)의 상태를 모식적으로 나타내는 도면이다. 주사 전극 SC1~SCn에 인가하는 제 1 유지 펄스(501) 및 유지 전극 SU1~SUn에 인가하는 제 1 유지 펄스(501)의 상승 시간 T11은 모두 350ns이다. 그리고, 서브필드의 점등율에 관계없이 상기 값은 일정하다. 도 5(b)는 제 2 유지 펄스(503)의 파형과 그때의 발광(504)의 상태를 모식적으로 나타내는 도면으로서, 제 2 유지 펄스(503)의 상승 시간 T21은 450ns~550ns의 범위로 설정된다. 그리고, 본 실시형태는, 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503) 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간은 각각 독립적으로 서브필드의 점등율에 근거하여 설정된다. 또한, 도 5(a)에서의 기간 T11은 제 1 유지 펄스(501)의 상승 시간이며, 시각 t11~시각 t12의 기간이다. 도 5(b)에서의 기간 T21은 제 2 유지 펄스(503)의 상승 시간이며, 시각 t21~시각 t22의 기간이다.

    도 6은 본 발명의 실시형태에 있어서, 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su와 점등율의 관계를 나타내는 도면이다. 점등율이 20% 미만인 서브필드의 유지 기간에 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su는, 모두 450ns이다. 또한, 점등율이 20% 이상이고 50% 미만인 서브필드의 유지 기간에 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su는, 모두 500ns이다. 또한, 점등율이 50% 이상이고 85% 미만인 서브필드의 유지 기간에 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su는, 모두 550ns이다. 그리고, 점등율이 85% 이상인 서브필드에서는, 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc는 550ns이고, 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su는 500ns이다.

    이와 같이, 점등율이 85% 이상인 경우에는, 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21sc는 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간 T21su보다 길게 설정되어 있다. 그리고, 각 서브필드의 유지 기간에 있어서 주사 전극 SC1~SCn 및 유지 전극 SU1~SUn에 제 1 유지 펄스(501) 및 제 2 유지 펄스(503)를 인가하여 유지 방전을 발생시킨다.

    도 7은 본 발명의 실시형태에 있어서의 제 1 유지 펄스(501) 및 제 2 유지 펄스(503)의 배열의 일례를 나타내는 도면이다. 이 배열의 예는, 1산 발광(502)을 발생시키는 제 1 유지 펄스(501)를 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 5회 반복 인가한 후에, 2산 발광(504)을 발생시키는 제 2 유지 펄스(503)를 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 3회 인가하고 있다. 즉, 제 1 유지 펄스(501)가 표시 전극쌍(24)에 교대로 5회 반복 인가되고, 제 2 유지 펄스(503)가 표시 전극쌍(24)에 교대로 3회 인가되고 있다. 그 후도 마찬가지로, 제 1 유지 펄스(501)가 표시 전극쌍(24)에 교대로 5회 반복 인가되고, 제 2 유지 펄스(503)가 표시 전극쌍(24)에 교대로 3회 인가되고 있다. 이와 같이, 제 1 유지 펄스(501)를 5회와 제 2 유지 펄스(503)를 3회를 반복 주기로 하여 휘도 가중치에 따른 횟수의 유지 펄스가 표시 전극쌍(24)에 인가되고 있다. 그러나, 본 발명은 이 배열에 한정되지 않고, 주사 전극 SC1~SCn에 인가하는 제 1 유지 펄스(501)와 제 2 유지 펄스(503)의 비율 및 그 순서 등은, 잔상 현상을 억제하도록 최적으로 설정하는 것이 바람직하다. 또한, 유지 전극 SU1~SUn에 인가하는 제 1 유지 펄스(501)와 제 2 유지 펄스(503)의 비율 및 그 순서 등은, 잔상 현상을 억제하도록 최적으로 설정하는 것이 바람직하다.

    다음에, 유지 펄스를 발생시키는 유지 펄스 발생부(50, 60)의 상세와 그 동작에 대해서 설명한다. 도 8은 본 발명의 실시형태에 있어서의 주사 전극 구동 회로(43) 및 유지 전극 구동 회로(44)의 회로도이다. 또한, 도 8에는 패널(10)의 전극간 용량을 Cp로서 나타내고 있다.

    주사 전극 구동 회로(43)는 유지 펄스 발생부(50), 초기화 파형 발생부(58), 주사 펄스 발생부(59)를 구비하고, 유지 전극 구동 회로(44)는, 유지 펄스 발생부(60)를 구비하고 있다.

    유지 펄스 발생부(50)는 전력 회수부(51)와 클램프부(52)를 구비하고 있다. 전력 회수부(51)는 전력 회수용의 콘덴서 C10, 스위칭 소자 Q11, Q12, 역류 방지용 다이오드 D11, D12, 공진용 인덕터 L10을 갖고 있다.

    전력 회수부(51)는 전극간 용량 Cp와 인덕터 L10을 LC 공진시켜서 유지 펄스의 상승 및 하강을 행한다. 유지 펄스의 상승시에는, 전력 회수용의 콘덴서 C10에 축적되어 있는 전하는 스위칭 소자 Q11, 다이오드 D11 및 인덕터 L10을 통해서 전극간 용량 Cp로 이동된다. 유지 펄스의 상승시에는, 전극간 용량 Cp에 축적된 전하는, 인덕터 L10, 다이오드 D12 및 스위칭 소자 Q12를 통해서 전력 회수용의 콘덴서 C10으로 되돌려진다. 이렇게 해서 주사 전극 SC1~SCn으로 유지 펄스가 인가된다. 이와 같이, 전력 회수부(51)는 LC 공진에 의해서 주사 전극 SC1~SCn의 구동을 행하기 때문에 소비 전력이 적어진다. 또한, 전력 회수용의 콘덴서 C10은 전극간 용량 Cp에 비해서 충분히 큰 용량을 갖고, 전력 회수부(51)의 전원으로서 동작하도록, 전원 VM의 전압값 Vm의 절반인 약 Vm/2로 충전되어 있다.

    클램프부(52)는 스위칭 소자 Q13 및 스위칭 소자 Q14를 갖고 있다.

    클램프부(52)는 스위칭 소자 Q13을 통해서 주사 전극 SC1~SCn을 전원 VM에 접속하여, 주사 전극 SC1~SCn을 유지 펄스 전압 Vm으로 클램프한다. 또한, 클램프부(52)는 스위칭 소자 Q14를 통해서 주사 전극 SC1~SCn을 접지하여, 전압 0(V)로 클램프한다. 이렇게 하여 클램프부(52)는 주사 전극 SC1~SCn을 구동한다. 따라 서, 클램프부(52)에 의한 전압 인가시의 임피던스는 작아서, 강한 유지 방전에 의한 큰 방전 전류를 안정적으로 흘릴 수 있다.

    이렇게 해서 유지 펄스 발생부(50)는 스위칭 소자 Q11, Q12, Q13, Q14를 제어함으로써 전력 회수부(51)와 클램프부(52)를 이용하여 주사 전극 SC1~SCn에 유지 펄스를 인가한다. 또한, 이들 스위칭 소자 Q11, Q12, Q13, Q14는 MOSFET나 IGBT 등의 일반적으로 알려진 소자를 이용하여 구성할 수 있다.

    그리고, 전력 회수부(51) 및 클램프부(52)는 초기화 파형 발생부(58), 주사 펄스 발생부(59)를 통해서 패널(10)의 전극간 용량 Cp의 일단인 주사 전극 SC1~SCn에 접속되어 있다.

    유지 전극 구동 회로(44)의 유지 펄스 발생부(60)는 전력 회수부(61)와 클램프부(62)를 구비하며, 패널(10)의 전극간 용량 Cp의 일단인 유지 전극 SU1~SUn에 접속되어 있다. 전력 회수부(61)는 전력 회수용 콘덴서 C20, 스위칭 소자 Q21, Q22, 역류 방지용 다이오드 D21, D22, 공진용 인덕터 L20를 갖는다. 클램프부(62)는 유지 전극 SU1~SUn을 유지 펄스 전압 Vm으로 클램프하기 위한 스위칭 소자 Q23 및 유지 전극 SU1~SUn을 접지 전위로 클램프하기 위한 스위칭 소자 Q24를 갖는다. 또한, 유지 펄스 발생부(60)의 동작은 유지 펄스 발생부(50)와 마찬가지이기 때문에 설명을 생략한다.

    또한, 본 실시형태에 있어서는, 전력 회수부(51)의 인덕터 L10과 패널(10)의 전극간 용량 Cp의 LC 공진의 주기, 및 전력 회수부(61)의 인덕터 L20과 상기 전극간 용량 Cp의 LC 공진의 주기(이하, 「공진 주기」라고 기재함)는, 모두 약 1200ns 로 설정되어 있다.

    다음에, 유지 펄스 발생부(50, 60)의 동작을 도 5(a) 및 도 5(b)를 이용하여 설명한다. 여기서는 주사 전극 SC1~SCn 측의 유지 펄스 발생부(50)에 대해서 설명하지만, 유지 전극 SU1~SUn 측의 유지 펄스 발생부(60)도 동일한 회로 구성이며 그 동작도 거의 동일하다. 먼저, 도 5(a)에 나타낸 제 1 유지 펄스(501)에 대해서 설명한다. 또한, 이하의 설명에서는, 스위칭 소자 Q11~Q14, Q21~Q24에 있어서, 도통 상태를 「ON」으로 기재하고, 차단 상태를 「OFF」로 기재한다.

    (기간 T11)

    시각 t11에서 스위칭 소자 Q11은 ON된다. 그렇게 하면, 전력 회수용의 콘덴서 C10으로부터 스위칭 소자 Q11, 다이오드 D11, 인덕터 L10을 통해서 주사 전극 SC1~SCn으로 전하가 이동하기 시작하여, 주사 전극 SC1~SCn의 전압이 오르기 시작한다.

    (기간 T12)

    제 1 유지 펄스(501)에서는, 시각 t11으로부터 공진 주기의 1/2의 시간이 경과하기 전의 시각 t12에서 스위칭 소자 Q13은 ON된다. 그렇게 하면, 주사 전극 SC1~SCn은 스위칭 소자 Q13을 통해서 전원 VM으로 접속되기 때문에, 주사 전극 SC1~SCn은 유지 펄스 전압 Vm으로 클램프된다. 주사 전극 SC1~SCn이 유지 펄스 전압 Vm으로 클램프되면, 기입 방전을 일으킨 방전 셀에서는 주사 전극 SC1~SCn과 유지 전극 SU1~SUn 사이의 전압차가 방전 개시 전압을 초과하여, 유지 방전이 발생한다. 스위칭 소자 Q11은, 시각 t12 이후, 시각 t13 이전에 OFF로 되돌려진다. 또 한, 스위칭 소자 Q13은 시각 t13 직전에 OFF로 되돌려진다.

    또한, 상술한 바와 같이 본 실시형태에 있어서는, 인덕터 L10과 전극간 용량 Cp의 공진 주기의 1/2는 약 600ns로 설정되어 있다. 또한, 주사 전극 SC1~SCn에 인가하는 유지 펄스의 상승 시간, 즉 시각 t11로부터 시각 t12까지의 기간 T11의 시간은 약 350ns로 설정되어 있다.

    (기간 T13)

    시각 t13에서 스위칭 소자 Q12는 ON된다. 그렇게 하면, 주사 전극 SC1~SCn으로부터 인덕터 L10, 다이오드 D12, 스위칭 소자 Q12를 통해서 콘덴서 C10으로 전하가 이동하기 시작하여, 주사 전극 SC1~SCn의 전압이 내려가기 시작한다. 인덕터 L10과 전극간 용량 Cp는 공진 회로를 형성하고 있기 때문에, 시각 t13으로부터 공진 주기의 약 1/2의 시간이 경과하면 주사 전극 SC1~SCn의 전압은 전압 0(V) 부근까지 저하된다.

    (기간 T14)

    그리고, 시각 t14에서 스위칭 소자 Q14는 ON된다. 그렇게 하면, 주사 전극 SC1~SCn은 스위칭 소자 Q14를 통해서 접지되기 때문에, 주사 전극 SC1~SCn은 전압 0(V)로 클램프된다. 스위칭 소자 Q12는, 시각 t14 이후, 다음 주기의 시각 t11 이전에 OFF로 되돌려진다. 또한, 스위칭 소자 Q14는, 다음 주기의 시각 t11 직전에 OFF로 되돌려진다.

    다음에, 도 5(b)에 나타낸 제 2 유지 펄스(503)에 대해서 설명한다.

    (기간 T21)

    시각 t21에서 스위칭 소자 Q11은 ON된다. 그렇게 하면, 전력 회수용의 콘덴서 C10으로부터 스위칭 소자 Q11, 다이오드 D11, 인덕터 L10을 통해서 주사 전극 SC1~SCn으로 전하가 이동하기 시작하여, 주사 전극 SC1~SCn의 전압이 오르기 시작한다. 인덕터 L10과 전극간 용량 Cp는 공진 회로를 형성하고 있기 때문에, 시각 t21으로부터 소정의 시간이 경과하면 주사 전극 SC1~SCn의 전압은 유지 펄스 전압 Vm 부근까지 상승한다. 그리고, 기입 방전을 일으킨 방전 셀에서는 주사 전극 SC1~SCn과 유지 전극 SU1~SUn 사이의 전압차가 방전 개시 전압을 초과하여, 1회째의 유지 방전이 개시한다. 그리고, 그 방전과 함께 주사 전극 SC1~SCn의 전압은 급격히 저하되기 시작한다.

    (기간 T22)

    제 2 유지 펄스(503)에서는, 점등율에 근거하여, 시각 t21로부터 450ns~550ns의 시간이 경과한 후의 시각 t22에서 스위칭 소자 Q13이 ON된다. 그렇게 하면, 주사 전극 SC1~SCn은 스위칭 소자 Q13을 통해서 전원 VM으로 접속되기 때문에, 주사 전극 SC1~SCn은 유지 펄스 전압 Vm으로 클램프된다. 주사 전극 SC1~SCn이 유지 펄스 전압 Vm으로 클램프되면, 1회째의 유지 방전이 개시한 방전 셀에서는 2회째의 유지 방전이 발생한다. 또한, 스위칭 소자 Q11은, 시각 t22 이후, 시각 t23 이전에 OFF로 되돌려진다. 또한, 스위칭 소자 Q13은, 시각 t23 직전에 OFF로 되돌려진다.

    (기간 T23), (기간 T24)의 동작은 도 5(a)에 나타낸 제 1 유지 펄스(501)의 기간 T13 및 기간 T14의 동작과 마찬가지이다.

    이상과 같이 하여 주사 전극 SC1~SCn에 인가하는 제 1 유지 펄스(501) 및 유지 전극 SU1~SUn에 인가하는 제 1 유지 펄스(501)의 상승 시간은 모두 350ns이고, 인덕터 L10과 전극간 용량 Cp의 공진 주기의 1/2인 약 600ns의 절반 정도로 설정되어 있다. 그리고, 제 1 유지 펄스(501)에 의해서 1회의 유지 방전이 발생하여, 1산 발광(502)이 관측된다.

    한편, 제 2 유지 펄스(503)의 상승 시간은, 서브필드의 점등율에 근거하여 450ns~550ns의 범위로 설정된다. 또한, 도 6에 나타낸 바와 같이, 주사 전극 SC1~SCn에 인가하는 제 2 유지 펄스(503) 및 유지 전극 SU1~SUn에 인가하는 제 2 유지 펄스(503)의 상승 시간은 각각 독립적으로 설정된다. 그리고, 그 상승 시간은 인덕터 L10과 전극간 용량 Cp의 공진 주기의 1/2인 약 600ns보다 다소 짧은 시간이고, 이 제 2 유지 펄스(503)에 의해서 2회의 방전이 발생하여, 2산 발광(504)이 관측된다.

    그리고, 제 1 유지 펄스(501) 및 제 2 유지 펄스(503)를 조합하여 유지 방전을 발생시킴으로써, 잔상 현상을 경감시키고, 또한, 각 방전 셀의 표시 휘도를 균일화할 수 있다.

    잔상 현상은 방전 셀의 발광의 이력에 의존하여, 그 방전 셀의 발광 강도가 변화되기 때문에 발생하는 현상이다. 예컨대 장시간에 걸쳐서 정지 화상을 표시하고, 발광하는 방전 셀과 발광하지 않은 방전 셀이 그 상태를 어느 정도의 시간 동안 계속해서 유지한 후, 화면 전체를 밝게 발광시킨 경우에 잔상이 인식된다. 발광하고 있었던 방전 셀의 발광 강도가 발광하지 않은 방전 셀의 발광 강도보다 높 아지는 경우에는 정의 잔상이 발생하고, 그 반대의 경우에는 부의 잔상이 발생한다. 또한, 정지 화상을 표시하는 시간이 길어지면, 이러한 잔상도 강해지는 경향이 있다.

    상술한 잔상 현상이 발생하는 메커니즘에 대해서는 아직 해명되고 있지 않지만, 본 발명자들은 유지 방전에 있어서의 1산 발광(502)과 2산 발광(504)의 밸런스를 최적으로 함으로써, 잔상 현상을 경감시키고 또한 각 방전 셀의 표시 휘도를 균일화할 수 있는 것을 실험적으로 확인하였다. 그리고, 1산 발광(502)과 2산 발광(504)과의 밸런스를 일정하게 유지하기 위해서, 주사 전극 SC1~SCn에 인가되는 제 2 유지 펄스(503)의 상승 시간 T21sc와 유지 전극 SU1~SUn에 인가되는 제 2 유지 펄스(503)의 상승 시간 T21su를 점등율에 근거하여 독립적으로 제어하는 것이 중요한 것을 발견하였다.

    주사 전극 SC1~SCn은 유지 펄스 발생부(50)의 부하이고, 유지 전극 SU1~SUn은 유지 펄스 발생부(60)의 부하이지만, 이 부하의 크기는 점등율에 의해서 크게 변화된다. 그리고, 부하가 변화되면 방전 셀에 인가되는 유지 펄스 파형도 변화되고 2산 발광하는 유지 방전의 방전 모드가 변화되어, 유지 방전에 있어서의 1산 발광(502)과 2산 발광(504)의 밸런스가 무너질 우려가 있다. 그래서, 본 실시형태에 있어서는, 유지 펄스 파형이 변화되더라도 1산 발광(502)과 2산 발광(504)의 밸런스가 일정하게 되도록, 제 2 유지 펄스(503)의 상승을 점등율로 제어하고 있다.

    또한, 도 8에 나타낸 바와 같이, 주사 전극 구동 회로(43)의 유지 펄스 발생부(50)에서 발생시킨 유지 펄스는, 초기화 파형 발생부(58) 및 주사 펄스 발생 부(59)를 통해서 주사 전극 SC1~SCn에 공급된다. 그러나, 유지 전극 구동 회로(44)의 유지 펄스 발생부(60)에서 발생시킨 유지 펄스는, 직접 유지 전극 SU1~SUn에 공급된다. 그 때문에, 유지 펄스 발생부(50)의 출력 임피던스와 유지 펄스 발생부(60)의 출력 임피던스는 크게 상이하다. 따라서, 점등율이 커져서, 부하가 커지면, 주사 전극 SC1~SCn에 인가되는 제 2 유지 펄스(503)의 파형과 유지 전극 SU1~SUn에 인가되는 제 2 유지 펄스(503)의 파형의 차이도 커진다. 그래서, 본 실시형태에 있어서는, 주사 전극 SC1~SCn에 인가되는 제 2 유지 펄스(503)의 상승 시간 T21sc와 유지 전극 SU1~SUn에 인가되는 제 2 유지 펄스(503)의 상승 시간 T21su를 독립적으로 제어하여, 주사 전극 SC1~SCn이 양극으로 되는 유지 방전의 1산 발광(502)과 2산 발광(504)의 밸런스를 일정하게 유지하도록 하고, 유지 전극 SU1~SUn이 양극으로 되는 유지 방전의 1산 발광(502)과 2산 발광(504)의 밸런스를 일정하게 유지하도록 하고 있다.

    이와 같이 구동함으로써, 유지 기간에 있어서의 1산 발광(502)과 2산 발광(504)의 밸런스를 일정하게 할 수 있어, 잔상 현상을 경감시키고 또한 각 방전 셀의 표시 휘도를 균일화할 수 있다.

    또한, 본 실시형태에 있어서 이용한 구체적인 각 수치는, 단지 일례를 든 것에 불과하고, 패널의 특성이나 플라즈마 디스플레이 장치의 수단 등에 맞춰서, 적절히 알맞은 값으로 설정하는 것이 바람직하다.

    본 발명에 의하면, 잔상 현상 그 자체를 경감시키고, 또한, 각 방전 셀의 표시 휘도를 균일화할 수 있는 패널의 구동 방법을 제공하는 것이 가능해진다.

    본 발명은 잔상 현상 그 자체를 경감시키고, 또한, 각 방전 셀의 표시 휘도를 균일화하는 것이 가능하여, 패널의 구동 방법으로서 유용하다.

    高效检索全球专利

    专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

    我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

    申请试用

    分析报告

    专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

    申请试用

    QQ群二维码
    意见反馈