首页 / 专利库 / 电路 / 模塑互连器件 / 半导体器件及其制造方法

半导体器件及其制造方法

阅读:39发布:2020-05-16

专利汇可以提供半导体器件及其制造方法专利检索,专利查询,专利分析的服务。并且本 发明 涉及 半导体 器件及其制造方法。一种半导体器件具有被安装到内建互连结构的相对侧的双模塑半导体管芯。第一半导体管芯被安装到临时载体。第一 密封剂 被沉积在第一半导体管芯和临时载体上。除去所述临时载体。第一互连结构被形成在第一密封剂的第一表面和第一半导体管芯上。第一互连结构被电连接到第一半导体管芯的第一 接触 焊盘。在第一互连结构上形成多个导电柱。第二半导体管芯在导电柱之间被安装到第一互连结构。第二密封剂被沉积在第二半导体管芯上。第二互连结构被形成在第二密封剂上。第二互连结构被电连接到导电柱以及第一和第二半导体管芯。,下面是半导体器件及其制造方法专利的具体信息内容。

1.一种制造半导体器件的方法,包括:
提供第一半导体部件;
在第一半导体部件上沉积第一密封剂
在第一密封剂的第一表面和第一半导体部件上形成第一互连结构,第一互连结构被电连接到第一半导体部件;
将第二半导体部件安装到第一互连结构;
在第一互连结构上形成与第一半导体部件相对的多个第一导电柱;
在第二半导体部件和第一互连结构上以及在所述第一导电柱周围沉积第二密封剂;以及
在第二密封剂上形成第二互连结构,第二互连结构被电连接到第一半导体部件和第二半导体部件。
2.如权利要求1所述的方法,进一步包括:
在形成第一密封剂之前形成邻近第一半导体部件的多个第二导电柱;以及在与第一密封剂的第一表面相对的第一密封剂的第二表面上形成第三互连结构,第三互连结构被电连接到所述第二导电柱和第一互连结构。
3.如权利要求1所述的方法,其中形成第二互连结构包括:
在所述第一导电柱上形成多个
4.如权利要求1所述的方法,其中所述第一导电柱从第二密封剂伸出。
5.如权利要求1所述的方法,其中形成第二互连结构包括:
在所述第二密封剂上形成导电层;以及
在所述导电层上形成凸块。
6.如权利要求1所述的方法,进一步包括在第一半导体部件或第二半导体部件上形成屏蔽层。
7.一种半导体器件,包括:
第一半导体部件;
沉积在第一半导体部件上的第一密封剂;
形成在第一密封剂的第一表面和第一半导体部件上的第一互连结构,第一互连结构被电连接到第一半导体部件;
被安装到第一互连结构的第二半导体部件;
在第一互连结构上形成的与第一半导体部件和第一密封剂相对的多个第一导电柱;
被沉积在第二半导体部件和第一互连结构上以及在所述第一导电柱周围的第二密封剂;以及
形成在第二密封剂上的第二互连结构,第二互连结构被电连接到第一半导体部件和第二半导体部件。
8.如权利要求7所述的半导体器件,进一步包括:
邻近第一半导体部件形成的多个第二导电柱;以及
形成在与第一密封剂的第一表面相对的第一密封剂的第二表面上的第三互连结构,第三互连结构被电连接到所述第二导电柱和第一互连结构。
9.如权利要求7所述的半导体器件,其中所述第一导电柱从第二密封剂伸出。
10.如权利要求7所述的半导体器件,其中第二半导体部件是分立半导体部件。
11.一种制造半导体器件的方法,包括:
提供第一半导体部件;
在第一半导体部件上沉积第一密封剂;
在第一密封剂的第一表面和第一半导体部件上形成第一互连结构,所述第一互连结构电连接到第一半导体部件;
将与第一半导体部件相对的第二半导体部件安装到第一互连结构;
在第一互连结构上形成与第一半导体部件相对的多个第一导电柱;
在第二半导体部件和第一互连结构上沉积第二密封剂;以及
在第二密封剂上形成第二互连结构,第二互连结构被电连接到第一导电柱。
12.如权利要求11所述的方法,进一步包括:
形成邻近第一半导体部件的多个第二导电柱。
13.如权利要求12所述的方法,进一步包括:
在第一密封剂上形成与第一互连结构相对的第三互连结构,第三互连结构被电连接到所述第二导电柱。
14.如权利要求11所述的方法,其中形成第二互连结构包括:
在所述第二密封剂上形成导电层;以及
在所述导电层上形成凸块。

说明书全文

半导体器件及其制造方法

技术领域

[0001] 本发明总体上涉及半导体器件,并且更具体地说涉及半导体器件和对被安装到扇出型晶片级芯片规模封装中的内建互连结构的相对侧的半导体管芯进行双模塑(dual-mold)的方法。

背景技术

[0002] 在现代电子产品中通常会发现有半导体器件。半导体器件在电部件的数量和密度上有变化。分立的半导体器件一般包括一种电部件,例如发光二极管(LED)、小信号晶体管、电阻器、电容器、电感器、以及功率金属化物半导体场效应晶体管(MOSFET)。集成半导体器件通常包括数百到数百万的电部件。集成半导体器件的实例包括微控制器微处理器、电荷耦合器件(CCD)、太阳能电池、以及数字微镜器件(DMD)。
[0003] 半导体器件执行多种功能,例如高速计算、发射和接收电磁信号、控制电子器件、将日光转换成电、以及为电视显示器生成可视投影。在娱乐、通信、功率转换、网络、计算机、以及消费品领域中有半导体器件的存在。在军事应用、航空、汽车、工业控制器、以及办公设备中也有半导体器件的存在。
[0004] 半导体器件利用半导体材料的电特性。半导体材料的原子结构允许通过施加电场或基极电流(base current)或者通过掺杂工艺来操纵(manipulated)它的导电性。掺杂把杂质引入半导体材料中以操纵和控制半导体器件的导电性。
[0005] 半导体器件包括有源和无源电结构。有源结构(包括双极和场效应晶体管)控制电流的流动。通过改变掺杂平并且施加电场或基极电流,晶体管促进或限制电流的流动。无源结构(包括电阻器、电容器、和电感器)产生执行多种电功能所必需的电压和电流之间的关系。无源和有源结构被电连接以形成电路,所述电路能够使半导体器件执行高速计算和其它有用的功能。
[0006] 通常利用两个复杂的制造工艺来制造半导体器件,即前端制造和后端制造,每个可能包括数百个步骤。前端制造包括在半导体晶片的表面上形成多个管芯。每个管芯通常相同并且包括通过电连接有源和无源部件形成的电路。后端制造包括从已完成的晶片单体化(singulating)单个管芯并且封装管芯以提供结构支撑和环境隔离。
[0007] 半导体制造的一个目标是制造更小的半导体器件。更小的半导体器件通常消耗更少功率、具有更高的性能、并且能够被更有效地制造。另外,更小的半导体器件具有更小的占地面积(footprint),其对于更小的最终产品而言是期望的。通过改善导致产生具有更小、更高密度的有源和无源部件的管芯的前端工艺可以实现更小的管芯尺寸。通过改善电互连和封装材料,后端工艺可以产生具有更小占地面积的半导体器件封装。
[0008] 可以利用导电直通通路(TSV)、直通孔通路(THV)、或导电柱实现包含堆叠于多级之上的半导体器件的扇出型晶片级芯片规模封装(FO-WLCSP)中的电互连。利用激光钻孔或深反应离子刻蚀(DRIE)在管芯周围的硅或有机材料中形成通路。例如使用电镀工艺通过铜沉积,利用导电材料来填充所述通路,以形成导电TSV和THV。所述TSV和THV进一步通过跨越每个半导体管芯形成的内建互连结构连接。所述TSV和THV与内建互连结构具有有限的输入/输出(I/O)引脚数和互连能,尤其是对于FO-WLCSP来说。
[0009] 半导体管芯通常被安装到FO-WLCSP中的内建互连结构的一侧。为适应管芯,内建互连结构必须相对大,这增加了制造成本。可替换地,如果管芯被安装到内建互连结构的两侧,则(bump)的高度必须大于上部管芯的高度以便将凸块结合到内建互连结构。凸块的大高度以及相应的宽度增加了凸块间距并且减少了I/O引脚数,这对FO-WLCSP而言是反效果的。

发明内容

[0010] 在FO-WLCSP中存在对更多I/O引脚数的需要。因此,在一个实施例中,本发明是包括以下步骤的制造半导体器件的方法:提供临时载体,利用面向所述临时载体的多个第一接触焊盘安装第一半导体管芯,在第一半导体管芯和临时载体上沉积第一密封剂,除去临时载体,以及在第一密封剂的第一表面和第一半导体管芯上形成第一互连结构。第一互连结构被电连接到第一半导体管芯的多个第一接触焊盘。所述方法进一步包括以下步骤:在第一互连结构上形成多个第一导电柱,利用面向第一互连结构的多个第二接触焊盘在所述第一导电柱之间安装第二半导体管芯,在第二半导体管芯和第一互连结构上沉积第二密封剂,以及在第二密封剂上形成第二互连结构。第二互连结构被电连接到所述第一导电柱以及第一和第二半导体管芯的所述第一和第二接触焊盘。
[0011] 在另一个实施例中,本发明是包括以下步骤的制造半导体器件的方法:提供第一半导体部件,在第一半导体部件上沉积第一密封剂,以及在第一密封剂的第一表面和第一半导体部件上形成第一互连结构。第一互连结构被电连接到第一半导体部件。所述方法进一步包括以下步骤:将第二半导体部件安装到第一互连结构,在第二半导体部件和第一互连结构上沉积第二密封剂,以及在第二密封剂上形成第二互连结构。第二互连结构被电连接到多个第一导电柱以及第一和第二半导体部件。
[0012] 在另一个实施例中,本发明是包括以下步骤的制造半导体器件的方法:提供第一半导体部件,在第一半导体部件上沉积第一密封剂,以及在第一密封剂的第一表面和第一半导体部件上形成第一互连结构。第一互连结构被电连接到第一半导体部件。所述方法进一步包括以下步骤:将第二半导体部件安装到第一互连结构,在第二半导体部件和第一互连结构上沉积第二密封剂,以及在第二密封剂上形成第二互连结构。第二互连结构被电连接到第一和第二半导体部件。
[0013] 在另一个实施例中,本发明是包括第一半导体部件和沉积在第一半导体部件上的第一密封剂的半导体器件。第一互连结构形成在第一密封剂的第一表面和第一半导体部件上。第一互连结构被电连接到第一半导体部件。第二半导体部件被安装到第一互连结构。第二密封剂被沉积在第二半导体部件和第一互连结构上。第二互连结构形成在第二密封剂上。第二互连结构被电连接到第一和第二半导体部件。
附图说明
[0014] 图1示出具有安装到其表面的不同类型封装的PCB;
[0015] 图2a-2c示出安装到所述PCB的典型半导体封装的更多细节;
[0016] 图3a-3h示出对被安装到FO-WLCSP中的内建互连结构的相对侧的半导体管芯进行双模塑的工艺;
[0017] 图4示出具有安装到内建互连结构的相对侧的双模塑(dual-molded)半导体管芯的WLCSP;
[0018] 图5示出具有从密封剂伸出的导电柱的双模塑管芯;
[0019] 图6示出具有相对于密封剂凹进的导电柱的双模塑管芯;
[0020] 图7示出下部和上部半导体管芯的背面被暴露的双模塑管芯;
[0021] 图8示出形成在上部半导体管芯上的内建互连结构;
[0022] 图9示出形成在上部半导体管芯上的EMI屏蔽层;以及
[0023] 图10示出被安装到内建互连结构的分立半导体部件。

具体实施方式

[0024] 一般利用两个复杂的制造工艺制造半导体器件:前端制造和后端制造。前端制造包括在半导体晶片的表面上形成多个管芯。晶片上的每个管芯包括有源和无源电部件,所述有源和无源电部件被电连接以形成功能电路。有源电部件,例如晶体管和二极管,具有控制电流的流动的能力。无源电部件,例如电容器、电感器、电阻器、和变压器,产生执行电路功能所必需的电压和电流之间的关系。
[0025] 通过包括掺杂、沉积、光刻、刻蚀、和平面化的一系列工艺步骤在半导体晶片的表面上形成无源和有源部件。掺杂通过例如离子注入或热扩散的技术将杂质引入到半导体材料中。所述掺杂工艺改变有源器件中的半导体材料的导电性,将半导体材料转变成绝缘体、导体,或响应于电场或基极电流动态改变半导体材料导电性。晶体管包括有变化的掺杂类型和程度的区域,所述区域根据需要被设置为使晶体管能够在施加电场或基极电流时促进或限制电流的流动。
[0026] 通过具有不同电特性的材料的层形成有源和无源部件。所述层可以通过部分地由被沉积的材料的类型决定的多种沉积技术形成。例如,薄膜沉积可以包括化学汽相沉积(CVD)、物理汽相沉积(PVD)、电解电镀、以及无电电镀(electroless plating)工艺。每个层通常被图案化以形成有源部件、无源部件、或部件之间的电连接的各部分。
[0027] 可以利用光刻图案化所述层,所述光刻包括在将被图案化的层上沉积光敏材料,例如光致抗蚀剂。利用光将图案从光掩模转移到光致抗蚀剂。利用溶剂将经受光的光致抗蚀剂图案部分除去,暴露将被图案化的下层的各部分。光致抗蚀剂的剩余物被除去,留下被图案化的层。可替换地,利用例如无电电镀或电解电镀的技术通过直接将材料沉积到通过先前的沉积/刻蚀工艺形成的区域或空隙中来图案化一些类型的材料。
[0028] 在现有图案上沉积材料的薄膜可能会放大下面的图案并且引起不均匀的平面。需要均匀的平面来制造更小和更密集包装的有源和无源部件。可以利用平面化从晶片的表面除去材料和制造均匀平面。平面化包括利用抛光垫抛光晶片的表面。在抛光期间,磨料腐蚀性化学品被添加到晶片的表面。组合的磨料机械作用和化学品腐蚀作用除去了任何不规则的表面形貌(topography),产生均匀的平面。
[0029] 后端制造指的是将已完成的晶片切割或单体化成单个管芯,并且然后封装管芯用于结构支撑和环境隔离。为单体化管芯,沿被叫做划片街区(saw street)或划线的晶片非功能区域刻划和断开所述晶片。利用激光切割工具或锯条来单体化晶片。在单体化之后,单个管芯被安装到封装衬底,所述封装衬底包括用来与其它系统部件互连的引脚或接触焊盘。形成在半导体管芯上的接触焊盘然后被连接到封装内的接触焊盘。可以利用焊料凸块、柱形凸块(stud bump)、导电胶、或线结合(wirebond)来制作电连接。密封剂或其它成型材料被沉积到封装上以提供物理支撑和电隔离。已完成的封装然后被插入电系统中并且半导体器件的功能可以用到其它系统部件。
[0030] 图1示出具有芯片载体衬底或印刷电路板(PCB)52的电子器件50,所述芯片载体衬底或印刷电路板(PCB)52具有多个安装在它的表面上的半导体封装。电子器件50可以具有一种半导体封装、或多种半导体封装,这取决于应用。为了说明的目的,在图1中示出不同类型的半导体封装。
[0031] 电子器件50可以是利用半导体封装来执行一个或多个电功能的独立系统。可替换地,电子器件50可以是更大系统的子部件。例如,电子器件50可以是能被插入计算机中的图形卡、网络接口卡、或其它信号处理卡。半导体封装可以包括微处理器、存储器专用集成电路(ASIC)、逻辑电路、模拟电路、RF电路、分立器件、或其它半导体管芯或电部件。
[0032] 在图1中,PCB 52提供普通的衬底用于安装在PCB上的半导体封装的结构支撑和电互连。利用蒸发、电解电镀、无电电镀、丝网印刷、或其它合适的金属沉积工艺将导电信号迹线(trace)54形成在PCB 52的表面上或各层内。信号迹线54提供半导体封装、安装的部件、以及其它外部系统部件中的每一个之间的电通信。迹线54也将电源和地连接提供给半导体封装中的每一个。
[0033] 在一些实施例中,半导体器件可以具有两个封装级。第一级封装是用来将半导体管芯以机械和电的方式附着到中间载体的技术。第二级封装包括将所述中间载体以机械和电的方式附着到PCB。在其它实施例中,半导体器件可以仅具有第一级封装,其中管芯被以机械和电的方式直接安装到PCB。
[0034] 为了说明的目的,几种第一级封装,包括线结合封装56和倒装芯片58,被示出在PCB 52上。另外,几种第二级封装,包括球栅阵列(BGA)60、凸块芯片载体(BCC)62、双列直插式封装(DIP)64、岸面栅格阵列(1and grid array,LGA)66、多芯片模块(MCM)68、四侧无引脚扁平封装(quad flat non-leaded package,QFN)70、以及四侧扁平封装72被示出安装在PCB 52上。根据系统要求,利用第一和第二级封装形式的任何组合配置的半导体封装的任何组合、以及其它电子部件,可以被连接到PCB 52。在一些实施例中,电子器件50包括单个附着的半导体封装,虽然其它实施例要求多互连封装。通过在单个衬底上组合一个或多个半导体封装,制造商可以将预先制作的部件并入电子器件和系统中。因为所述半导体封装包括复杂功能,所以可以利用更便宜的部件和流水线制造工艺来制造电子器件。所得到的器件较少可能失效并且制造起来花费较少,对用户而言导致更低的成本。
[0035] 图2a-2c示出示范性半导体封装。图2a示出安装在PCB 52上的DIP 64的更多细节。半导体管芯74包括包含模拟或数字电路的有源区,所述模拟或数字电路被实现为根据管芯的电设计形成在管芯内并且被电互连的有源器件、无源器件、导电层、和介电层。例如,电路可以包括一个或多个晶体管、二极管、电感器、电容器、电阻器、以及形成在半导体管芯74的有源区内的其它电路元件。接触焊盘76是导电材料(例如(AL)、铜(Cu)、(Sn)、镍(Ni)、金(Au)、或(Ag))的一个或多个层,并且电连接到形成在半导体管芯74内的电路元件。在DIP 64的组装期间,利用金硅共晶层或粘附材料(例如热的环氧树脂)将半导体管芯74安装到中间载体78。封装体包括绝缘封装材料,例如聚合物或陶瓷。导体引线80和线结合82在半导体管芯74和PCB 52之间提供电互连。密封剂84被沉积在封装上用于通过防止湿气与粒子进入所述封装以及污染管芯74或线结合82来进行环境保护。
[0036] 图2b示出安装在PCB 52上的BCC 62的更多细节。半导体管芯88利用底层填料(underfill)或环氧树脂粘附材料92被安装到载体90上。线结合94在接触焊盘96和98之间提供第一级包装(packing)互连。模塑料或密封剂100被沉积在半导体管芯88和线结合94上以为所述器件提供物理支撑和电隔离。接触焊盘102利用电解电镀或无电电镀这样合适的金属沉积形成在PCB 52的表面上以防止氧化。接触焊盘102电连接到PCB 52中的一个或多个导电信号迹线54。凸块104被形成在BCC 62的接触焊盘98与PCB 52的接触焊盘102之间。
[0037] 在图2c中,利用倒装芯片型第一级封装将半导体管芯58面朝下地安装到中间载体106。半导体管芯58的有源区108包含模拟或数字电路,所述模拟或数字电路被实现为根据管芯的电设计形成的有源器件、无源器件、导电层、和介电层。例如,该电路可以包括一个或多个晶体管、二极管、电感器、电容器、电阻器、以及在有源区108内的其它电路元件。半导体管芯58通过凸块110被电连接和机械连接到载体106。
[0038] BGA 60利用凸块112电连接和机械连接到具有BGA型第二级封装的PCB 52。半导体管芯58通过凸块110、信号线114、以及凸块112电连接到导电信号迹线54。模塑料或密封剂116被沉积在半导体管芯58和载体106上以为所述器件提供物理支撑和电隔离。倒装芯片半导体器件提供从半导体管芯58上的有源器件到PCB 52上的导电轨迹的短导电路径以便减小信号传播距离、降低电容、并且改善总的电路性能。在另一个实施例中,半导体管芯58可以在没有中间载体106的情况下利用倒装芯片型第一级封装被以机械和电的方式直接连接到PCB 52。
[0039] 相对于图1和2a-2c,图3a-3h示出对被安装到FO-WLCSP中的内建互连结构的相对侧的半导体管芯进行双模塑的工艺。在图3a中,晶片形式的衬底或载体120包括临时或牺牲基底材料,例如硅、聚合物、聚合物复合材料、金属、陶瓷、玻璃、玻璃纤维环氧树脂、氧化铍、或用于结构支撑的其它合适的低成本、刚性材料或体半导体材料。载体120也可以是带(tape)。可以在载体120上形成可选界面层122作为临时结合膜或腐蚀停层。
[0040] 在图3b中,半导体管芯或部件124利用面向载体120的有源表面128上的接触焊盘126被安装到界面层122。有源表面128包括模拟或数字电路,所述模拟或数字电路被实现为根据管芯的电设计和功能形成在管芯内并且电互连的有源器件、无源器件、导电层、和介电层。例如,该电路可以包括一个或多个晶体管、二极管、和形成在有源表面128内的其它电路元件以实现模拟电路或数字电路,例如数字信号处理器(DSP)、ASIC、存储器、或其它信号处理电路。半导体管芯124也可以包括IPD,例如电感器、电容器、和电阻器,用于RF信号处理。典型的RF系统需要在一个或多个半导体封装中的多个IPD以执行必要的电功能。
[0041] 在图3c中,利用浆料印刷(paste printing)、压缩模塑、传递模塑、液体密封剂模塑、真空层压旋涂、或其它合适的施加器(applicator)将密封剂或模塑料130沉积在载体120和半导体管芯124的有源表面128上。密封剂130可以是聚合物复合材料,例如具有填充物的环氧树脂、具有填充物的环氧丙烯酸酯、或具有合适填充物的聚合物。密封剂130不导电并且在环境上保护半导体器件免受外部元件和污染物的影响。
[0042] 在图3a-3c中描述的中间结构被倒转,并且通过化学腐蚀、机械剥离、CMP、机械研磨、热烘、激光扫描、或湿法脱模(wet stripping)来除去载体120和可选界面层122,如图3d中所示。内建互连结构132被形成在半导体管芯124和密封剂130的表面上。内建互连结构132包括绝缘或钝化层134,所述绝缘或钝化层134包括二氧化硅(SiO2)、氮化硅(Si3N4)、氮氧化硅(SiON)、五氧化二钽(Ta2O5)、氧化铝(Al2O3)、或具有类似绝缘和结构特性的其它材料的一个或多个层。利用PVD、CVD、印刷、旋涂、喷涂烧结、或热氧化来形成绝缘层134。
[0043] 内建互连结构132进一步包括利用图案化和沉积工艺(例如PVD、CVD、溅射、电解电镀、和无电电镀工艺)形成在绝缘层134中的导电层136。导电层136可以是Al、Cu、Sn、Ni、Au、Ag、或其它合适的导电材料的一个或多个层。导电层136的一部分被电连接到半导体管芯124的接触焊盘126。导电层136的其它部分可以根据半导体器件的设计和功能是电共有的(electrically common)或被电隔离。
[0044] 在图3e中,光致抗蚀剂的一个或多个层被沉积在与半导体管芯124相对的内建互连结构132的表面上。通过刻蚀显影工艺曝光和除去光致抗蚀剂的一部分以形成通路。利用选择性电镀工艺在所述通路中沉积导电材料,例如Al、Cu、Sn、Ni、Au、Ag、(Ti)、钨(W)、焊料、多晶硅、或其组合。光致抗蚀剂被剥离掉,留下单个导电柱140。在另一个实施例中,导电柱140可以被形成为柱形凸块或堆叠凸块。
[0045] 在图3f中,半导体管芯或部件142利用面向与半导体管芯124相对的内建互连结构132的表面的有源表面146上的接触焊盘144被安装在导电柱140之间。接触焊盘144利用凸块147被电连接到导电层136。有源表面146包括模拟或数字电路,所述模拟或数字电路被实现为根据管芯的电设计和功能形成在管芯内并且电互连的有源器件、无源器件、导电层、和介电层。例如,该电路可以包括一个或多个晶体管、二极管、和形成在有源表面146内的其它电路元件以实现模拟电路或数字电路,例如DSP、ASIC、存储器、或其它信号处理电路。半导体管芯142也可以包括IPD,例如电感器、电容器、和电阻器,用于RF信号处理。
[0046] 在图3g中,利用浆料印刷、压缩模塑、传递模塑、液体密封剂模塑、真空层压、旋涂、或其它合适的施加器将密封剂或模塑料148沉积在内建互连结构132和半导体管芯142上以及导电柱140的周围。密封剂148可以是聚合物复合材料,例如具有填充物的环氧树脂、具有填充物的环氧丙烯酸酯、或具有合适填充物的聚合物。密封剂148不导电并且在环境上保护半导体器件免受外部元件和污染物的影响。通过刻蚀工艺平面化密封剂148以暴露导电柱140。
[0047] 在另一个实施例中,利用面向与半导体管芯124相对的内建互连结构132的表面的有源表面146上的接触焊盘144来安装半导体管芯或部件142(没有形成导电柱140)。密封剂148被沉积在内建互连结构132和半导体管芯142上。利用激光钻孔或刻蚀工艺,例如DRIE,在密封剂148中形成多个通路。使用PVD、CVD、电解电镀、无电电镀工艺、或其它合适的金属沉积工艺,利用Al、Cu、Sn、Ni、Au、Ag、钛(Ti)、W、多晶硅、或其它合适的导电材料来填充所述通路以形成通过密封剂148的导电通路。所述导电通路被电连接到接触焊盘
144。
[0048] 在图3h中,在密封剂148和导电柱140上形成互连结构149。利用图案化和沉积工艺(例如PVD、CVD、溅射、电解电镀、和无电电镀工艺)形成导电层150。导电层150可以是Al、Cu、Sn、Ni、Au、Ag、或其它合适的导电材料的一个或多个层。对于更多的输入/输出(I/O)引脚数,导电层150作为下凸块金属化层(UBM)和重分布层(RDL)进行工作。
[0049] 利用蒸发、电解电镀、无电电镀、球滴(ball drop)、或丝网印刷工艺将导电凸块材料沉积到导电层150上并且电连接到导电柱140。所述凸块材料可以是Al、Sn、Ni、Au、Ag、Pb、Bi、Cu、焊料、及其组合,连同可选的焊剂溶液一起。例如,所述凸块材料可以是共晶Sn/Pb、高铅焊料、或无铅焊料。利用合适的附着或结合工艺将所述凸块材料结合到导电层150。在一个实施例中,通过将所述凸块材料加热到它的熔点以上,所述凸块材料回流以形成球形球或凸块152。在一些应用中,凸块152二次回流以改善到导电层150的电接触。所述凸块也可以被压缩结合到导电层150。凸块152表示一种可以形成在导电层150上的互连结构。所述互连结构也可以使用结合线、柱形凸块、微凸块、或其它电互连。
[0050] 利用锯条或激光切割装置154将半导体管芯124单体化成单个FO-WLCSP。图4示出单体化后的FO-WLCSP 160。半导体管芯124和142被安装到内建互连结构132的相对侧并且通过内建互连结构132电互连。通过将半导体管芯124和142安装到内建互连结构132的相对侧,可以实现对内建互连结构的更大利用并且它的尺寸可以减小,这节约了制造成本。密封剂130和148分别被沉积到半导体管芯124和142的周围。内建互连结构132通过也被密封剂148覆盖的z向互连导电柱140电连接到RDL 150和凸块152。通过双模塑半导体管芯124和142并且使用用于z向互连的导电柱140和用于横向互连的RDL 150,凸块152的间距被减小,这增加了I/O引脚数。
[0051] 图5示出具有从密封剂148伸出的导电柱140的FO-WLCSP 162。在该实施例中,图3g中的密封剂148被回刻蚀(etch back)使得导电柱140从密封剂突出,用来直接互连到其它封装或器件。
[0052] 图6示出对于导电柱140具有减小的高度的FO-WLCSP 164。在该实施例中,导电柱140和远离图3g中的半导体管芯142的一部分密封剂148相对于半导体管芯142上的一部分密封剂148被回刻蚀以减小所述FO-WLCSP的总高度。
[0053] 图7示出具有导电柱140和密封剂148的FO-WLCSP 166,所述密封剂148被平面化以暴露半导体管芯142的后表面。同样地,密封剂130被平面化以暴露半导体管芯124的后表面。
[0054] 图8示出具有形成在半导体管芯124周围的导电柱170和形成在密封剂130的表面上的内建互连层172的FO-WLCSP 168。在该实施例中,在沉积图3c中的密封剂130之前在载体120上沉积一个或多个光致抗蚀剂层。通过刻蚀显影工艺曝光和除去光致抗蚀剂的一部分以形成通路。利用选择性电镀工艺在所述通路中沉积导电材料,例如Al、Cu、Sn、Ni、Au、Ag、Ti、W、焊料、多晶硅、或其组合。光致抗蚀剂被剥离掉,留下单个导电柱170。在另一个实施例中,导电柱170可以被形成为柱形凸块或堆叠凸块。根据图3c-3g形成该结构的其余部分。
[0055] 内建互连结构172形成在密封剂130和导电柱170上。内建互连结构172包括绝缘或钝化层174,所述绝缘或钝化层174包括SiO2、Si3N4、SiON、Ta2O5、Al2O3、或具有类似绝缘和结构特性的其它材料的一个或多个层。利用PVD、CVD、印刷、旋涂、喷涂、烧结、或热氧化形成绝缘层174。
[0056] 内建互连结构172进一步包括利用图案化和沉积工艺(例如PVD、CVD、溅射、电解电镀、和无电电镀工艺)形成在绝缘层174中的导电层176。导电层176可以是Al、Cu、Sn、Ni、Au、Ag、或其它合适的导电材料的一个或多个层。导电层176的一部分被电连接到导电柱170。导电层176的其它部分可以根据半导体器件的设计和功能是电共有的或被电隔离。
[0057] 在图9中,FO-WLCSP 180具有形成在半导体管芯124上的屏蔽层182和形成在半导体管芯142上的屏蔽层184。密封剂130的一部分被除去用于屏蔽层182,并且密封剂148的一部分被除去用于屏蔽层184。屏蔽层182和184可以是Cu、Al、氧体或羰基铁(carbonyliron)、不锈、镍银、低钢、硅铁钢、箔、环氧树脂、导电树脂、以及能够阻挡或吸收电磁干扰(EMI)、射频干扰(RFI)、和其它器件之间的干扰的其它金属和复合物。屏蔽层182和184也可以是非金属材料(例如碳黑)或铝片(aluminum flake),以减小EMI和RFI的影响。
[0058] 在图10中,半导体管芯或部件190利用面向载体的有源表面194上的接触焊盘192被安装到临时载体。有源表面194包括模拟或数字电路,所述模拟或数字电路被实现为根据管芯的电设计和功能形成在管芯内并且电互连的有源器件、无源器件、导电层、和介电层。例如,该电路可以包括一个或多个晶体管、二极管、和形成在有源表面194内的其它电路元件以实现模拟电路或数字电路,例如DSP、ASIC、存储器、或其它信号处理电路。半导体管芯190也可以包括IPD,例如电感器、电容器、和电阻器,用于RF信号处理。典型的RF系统需要在一个或多个半导体封装中的多个IPD以执行必要的电功能。
[0059] 利用浆料印刷、压缩模塑、传递模塑、液体密封剂模塑、真空层压、旋涂、或其它合适的施加器将密封剂或模塑料196沉积在载体和半导体管芯190上。密封剂196可以是聚合物复合材料,例如具有填充物的环氧树脂、具有填充物的环氧丙烯酸酯、或具有合适填充物的聚合物。密封剂196不导电并且在环境上保护半导体器件免受外部元件和污染物的影响。
[0060] 所述中间结构被倒转,并且通过化学腐蚀、机械剥离、CMP、机械研磨、热烘、激光扫描、或湿法脱模来除去临时载体。内建互连结构198被形成在半导体管芯190和密封剂196上。内建互连结构198包括绝缘或钝化层200,所述绝缘或钝化层200包括SiO2、Si3N4、SiON、Ta2O5、Al2O3、或具有类似绝缘和结构特性的其它材料的一个或多个层。利用PVD、CVD、印刷、旋涂、喷涂、烧结、或热氧化来形成绝缘层200。
[0061] 内建互连结构198进一步包括利用图案化和沉积工艺(例如PVD、CVD、溅射、电解电镀、和无电电镀工艺)形成在绝缘层200中的导电层202。导电层202可以是Al、Cu、Sn、Ni、Au、Ag、或其它合适的导电材料的一个或多个层。导电层202的一部分被电连接到半导体管芯190的接触焊盘192。导电层202的其它部分可以根据半导体器件的设计和功能是电共有的或被电隔离。
[0062] 一个或多个光致抗蚀剂层被沉积在与半导体管芯190相对的内建互连结构198的表面上。通过刻蚀显影工艺曝光和除去光致抗蚀剂的一部分以形成通路。利用选择性电镀工艺在所述通路中沉积导电材料,例如Al、Cu、Sn、Ni、Au、Ag、Ti、W、焊料、多晶硅、或其组合。光致抗蚀剂被剥离掉,留下单个导电柱204。在另一个实施例中,导电柱204可以被形成为柱形凸块或堆叠凸块。
[0063] 多个分立半导体部件208在导电柱204中间被安装到与半导体管芯190相对的内建互连结构198的表面。分立半导体部件208可以是电阻器、电容器、电感器、或分立有源器件。
[0064] 利用浆料印刷、压缩模塑、传递模塑、液体密封剂模塑、真空层压、旋涂、或其它合适的施加器将密封剂或模塑料210沉积在内建互连结构198和分立半导体部件208上。密封剂210可以是聚合物复合材料,例如具有填充物的环氧树脂、具有填充物的环氧丙烯酸酯、或具有合适填充物的聚合物。密封剂210不导电并且在环境上保护半导体器件免受外部元件和污染物的影响。
[0065] 互连结构206被形成在密封剂210上。利用图案化和金属沉积工艺(例如PVD、CVD、溅射、电解电镀、和无电电镀)形成导电层212。导电层212可以是Al、Cu、Sn、Ni、Au、Ag、或其它合适的导电材料的一个或多个层。对于更多的I/O引脚数,导电层212作为UBM和RDL进行工作。
[0066] 利用蒸发、电解电镀、无电电镀、球滴、或丝网印刷工艺将导电凸块材料沉积到导电层212上并且电连接到导电柱204。所述凸块材料可以是Al、Sn、Ni、Au、Ag、Pb、Bi、Cu、焊料、及其组合,连同可选的焊剂溶液一起。例如,所述凸块材料可以是共晶Sn/Pb、高铅焊料、或无铅焊料。利用合适的附着或结合工艺将所述凸块材料结合到导电层212。在一个实施例中,通过将所述凸块材料加热到它的熔点以上,所述凸块材料回流以形成球形球或凸块214。在一些应用中,凸块214二次回流以改善到导电层212的电接触。所述凸块也可以被压缩结合到导电层212。凸块214表示一种可以形成在导电层212上的互连结构。所述互连结构也可以使用结合线、柱形凸块、微凸块、或其它电互连。
[0067] 虽然已经详细说明本发明的一个或多个实施例,但是本领域技术人员将理解的是,在不脱离由下列权利要求所阐述的本发明的范围的情况下可以对那些实施例进行变型和修改
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈