首页 / 专利库 / 信号处理 / 信号 / 输出信号 / 半导体装置

半导体装置

阅读:1025发布:2020-05-08

专利汇可以提供半导体装置专利检索,专利查询,专利分析的服务。并且本 发明 涉及 半导体 装置。提供了能够经由传送2值数据 信号 的传送线来接受与该2值数据信号不同的信号的供给的半导体装置。特征在于,具有:一对输入端,可连接到由第1传送路和第2传送路构成的一对传送路,所述第1传送路和第2传送路中的每一个传送第1 输入信号 和第2输入信号,所述第1输入信号和第2输入信号中的每一个在规定范围的电位之间变化;第1接收 电路 ,将所述第1输入信号的电位与所述第2输入信号的电位进行比较,基于所述比较结果来生成第1 输出信号 ;以及第2接收电路,基于将所述第1输入信号和所述第2输入信号中的至少一方的电位与基准电位进行比较的比较结果来生成第2输出信号。,下面是半导体装置专利的具体信息内容。

1.一种半导体装置,其特征在于,具有:
一对输入端,可连接到由第1传送路和第2传送路构成的一对传送路,所述第1传送路和第2传送路中的每一个传送第1输入信号和第2输入信号,所述第1输入信号和第2输入信号中的每一个在规定范围的电位之间变化;
第1接收电路,将所述第1输入信号的电位与所述第2输入信号的电位进行比较,基于所述比较结果来生成第1输出信号;以及
第2接收电路,基于将所述第1输入信号和所述第2输入信号中的至少一方的电位与基准电位进行比较的比较结果来生成第2输出信号。
2.根据权利要求1所述的半导体装置,其特征在于,
所述第1输入信号和所述第2输入信号是通过变化为第1电位和第2电位来表示数据值的数据信号、或具有与第1电位和所述第2电位不同的第3电位并且将所述半导体装置控制为规定的状态的状态控制信号
所述第1接收电路基于将所述第1输入信号的电位与所述第2输入信号的电位进行比较的比较结果来生成示出所述数据信号的数据值的所述第1输出信号,
所述第2接收电路基于将所述第1输入信号和所述第2输入信号中的至少一方的电位与所述基准电位进行比较的比较结果来生成示出所述第1输入信号和所述第2输入信号是否为所述状态控制信号的所述第2输出信号。
3.根据权利要求2记载的半导体装置,其特征在于,
所述第3电位比所述第1电位和所述第2电位双方低,
所述基准电位比所述第3电位高并且比所述第1电位与所述第2电位的中间的电位低。
4.根据权利要求2或3所述的半导体装置,其特征在于,所述第2接收电路包括:
第1比较器,将所述第1输入信号的电位与所述基准电位进行比较;以及第2比较器,将所述第2输入信号的电位与所述基准电位进行比较,
基于由所述第1比较器的比较结果和由所述第2比较器的比较结果来输出所述第2输出信号。
5.根据权利要求2或3所述的半导体装置,其特征在于,所述第2接收电路将对所述一对输入端之间进行分压的电位与所述基准电位进行比较,并基于比较结果来输出所述第2输出信号。
6.根据权利要求2至5中任一项所述的半导体装置,其特征在于,具有:
信号输入端,连接到与所述一对传送路不同的信号线,经由所述信号线接受数据代码的输入;以及
存储部,基于所述第2输出信号,在所述第1输入信号和所述第2输入信号为所述状态控制信号的情况下存储所述数据代码。

说明书全文

半导体装置

技术领域

[0001] 本发明涉及半导体装置。

背景技术

[0002] 在由半导体集成电路构成的半导体装置之间,进行经由一对传送路将数据作为差动信号来传送。例如,在液晶、有机EL等显示装置中,在T-CON(Timing Controller,定时控制器)和显示驱动器之间,图像数据信号作为差动信号被传送(例如,专利文献1)。
[0003] 现有技术文献专利文献
专利文献1:日本特开2013-9118号公报

发明内容

[0004] 发明要解决的课题存在在如上述那样经由一对传送路作为差动信号进行数据的传送的装置之间需要传送数据以外的信息的情况。例如,在具备多个显示驱动器的显示装置中,在变更显示驱动器的设定时,从T-CON朝向显示驱动器进行设定信息的传送。在通常的情况下,设定信息的传送使用与用于进行数据的传送的传送路不同的信号线来进行。
[0005] 存在如下那样的问题,即:在T-CON和多个显示驱动器之间通过共同的信号线连接的情况下,不能选择并控制任意的显示驱动器,而是一起控制全部的显示驱动器,因此,控制的自由度很低。另一方面,存在如下那样的问题点,即:为了选择多个显示驱动器之中的1个来进行设定的变更,需要预先另行设置将T-CON和多个显示驱动器每一个连结的信号线,其结果是,装置规模增大。
[0006] 本发明鉴于上述问题点而完成,其目的在于提供能够经由传送2值数据信号的传送路来接受与该2值数据信号不同的信号的供给的半导体装置。
[0007] 用于解决课题的方案本发明的半导体装置的特征在于,具有:一对输入端,可连接到由第1传送路和第2传送路构成的一对传送路,所述第1传送路和第2传送路中的每一个传送第1输入信号和第2输入信号,所述第1输入信号和第2输入信号中的每一个在规定范围的电位之间变化;第1接收电路,将所述第1输入信号的电位与所述第2输入信号的电位进行比较,基于所述比较结果来生成第1输出信号;以及第2接收电路,基于将所述第1输入信号和所述第2输入信号中的至少一方的电位与基准电位进行比较的比较结果来生成第2输出信号。
[0008] 发明效果根据本发明的半导体装置,能够经由传送2值数据信号的传送路来接受与该2值数据信号不同的信号的供给,从而能够抑制装置规模的增大并进行自由度高的控制。
附图说明
[0009] 图1是示出包括实施例1的显示驱动器的信号传送系统的结构的框图
[0010] 图2是示出实施例1的显示驱动器的结构的框图。
[0011] 图3是示出实施例1的接口电路的结构的电路图。
[0012] 图4是示出由实施例1的接口电路所输入输出的信号的时间图。
[0013] 图5是示出实施例2的接口电路的结构的电路图。
[0014] 图6是示出由实施例2的接口电路所输入输出的信号的时间图。

具体实施方式

[0015] 在以下详细地说明本发明的优选的实施例。再有,在以下的各实施例中的说明和所附附图中,对实质上相同或等效的部分标注相同的参照符号。
[0016] [实施例1]图1是示出包括本实施例的显示驱动器的信号传送系统100的结构的框图。信号传送系统100例如是装载于液晶显示装置、有机EL(Electro Luminescence,电致发光)显示装置等显示装置并且在定时控制器和显示驱动器之间进行图像数据、控制信号等信号的传送的系统。信号传送系统100由定时控制器TC和多个显示驱动器10-1~10-n(n为3以上的整数)构成。
[0017] 定时控制器TC是通过向显示驱动器10-1~10-n中的每一个供给图像数据信号来控制显示装置中的图像的显示的显示控制装置。定时控制器TC和显示驱动器10-1~10-n中的每一个之间分别通过一对传送路LA1和LB1、LA2和LB2、……、LAn和LBn连接。定时控制器TC通过使一对传送路的电位变化为第1电位(H电平)和第2电位(L电平)来将图像数据信号VD作为差动信号供给到显示驱动器10-1~10-n。
[0018] 此外,定时控制器TC经由上述一对传送路将状态控制信号CS供给到显示驱动器10-1~10-n。状态控制信号CS是将显示驱动器10-1~10-n的工作状态控制为与进行图像显示用的工作的通常的工作状态不同的状态的信号。例如,在本实施例中,显示驱动器10-1~
10-n中的每一个被状态控制信号CS控制为设定变更用的工作状态。定时控制器TC通过使一对传送路的电位变化为与第1电位和第2电位中的哪一个都不同的第3电位来供给状态控制信号CS。即,状态控制信号CS在与图像数据信号VD不同的定时通过一对传送路来传送。
[0019] 此外,定时控制器TC和显示驱动器10-1~10-n之间通过共同的信号线LS连接。定时控制器TC将显示驱动器10-1~10-n中的每一个的设定相关的设定信息信号S1经由信号线LS供给到显示驱动器10-1~10-n。设定信息信号S1包括用于变更显示驱动器10-1~10-n的设定的设定信息、指定进行设定的变更时的工作模式的模式指定信息、以及用于从显示驱动器10-1~10-n中确定成为设定变更的对象的显示驱动器的特定代码SC。
[0020] 图2是采用显示驱动器10-1~10-n之中的1个显示驱动器10而示出其结构的框图。显示驱动器10由接口电路11和逻辑电路12构成。显示驱动器10具有连接到一对传送路LA1和LB1的输入端T1和T2、经由信号线LS接受设定信息信号S1的输入的输入端T3、以及输出灰度电压信号GV1~GVm的输出端T4-1~T4-m(例如,m为3以上的整数)。
[0021] 接口电路11输出将经由一对传送路LA1和LB1作为差动信号传送的图像数据信号VD变换为单端的信号的图像信号IS。此外,接口电路11基于从定时控制器TC供给的状态控制信号CS而输出状态设定信号SS。
[0022] 逻辑电路12包括信号输出电路13、切换电路14、写入电路15、第1设定电路16、第2设定电路17和寄存器18。
[0023] 信号输出电路13从接口电路11接受单端的图像信号IS的供给,生成与图像信号IS对应的灰度电压信号GV1~GVm并从输出端T4-1~T4-m输出。输出的灰度电压信号GV1~GVm被供给到设置在显示面板(未图示)的数据线。
[0024] 切换电路14将从输入端T3输入的设定信息信号S1供给到写入电路15、第1设定电路16或第2设定电路17。切换电路14基于设定信息信号S1中包括的模式指定信息而将设定信息信号S1的供给目的地切换为写入电路15、第1设定电路16和第2设定电路17中的任一个。
[0025] 例如,在设定信息信号S1中包括的模式指定信息是指示特定代码SC的写入工作的“写入模式”的指定信息的情况下,切换电路14将设定信息信号S1供给到写入电路15来使写入工作执行。此外,在模式指定信息是指示进行显示驱动器10所固有的设定(即,与其他显示驱动器不同的设定)的工作的“第1设定模式”的指定信息的情况下,切换电路14将设定信息信号S1供给到第1设定电路15来使设定工作执行。此外,在模式指定信息是指示进行显示驱动器10-1~10-n所共同的设定的工作的“第2设定模式”的指定信息的情况下,切换电路14将设定信息信号S1供给到第2设定电路16来使设定工作执行。
[0026] 写入电路15是将确定显示驱动器10的数据代码即特定代码SC写入到寄存器18的写入器装置。写入电路15从定时控制器TC经由切换电路14接受设定信息信号S1的供给。然后,写入电路15根据来自接口电路11的状态设定信号SS的供给而将设定信息信号S1中包括的特定代码SC写入到寄存器18。具体而言,写入电路15在接受到逻辑电平“1”的状态设定信号SS的供给的情况下将特定代码SC写入到寄存器18。
[0027] 第1设定电路16从定时控制器TC经由切换电路14接受设定信息信号S1的供给。然后,第1设定电路16从寄存器18读出特定代码SC,仅在设定信息信号S1中包括的设定信息有关的特定代码与从寄存器18读出的特定代码SC一致的情况下,进行接口电路11和信号输出电路13的设定变更。在特定代码SC未存储于寄存器18的情况下和从寄存器18读出的特定代码SC与设定信息信号S1的设定信息有关的特定代码不同的情况下,不执行设定变更的工作。再有,第1设定电路16被构成为还能够进行逻辑电路12内的信号输出电路13以外的其他电路的设定变更。
[0028] 第2设定电路17从定时控制器TC经由切换电路14接受设定信息信号S1的供给。然后,第2设定电路17取得设定信息信号S1中包括的各显示驱动器(即,图1所示的显示驱动器10-1~10-n中的每一个)所共同的设定信息来进行接口电路11和信号输出电路13的设定变更。再有,与第1设定电路16同样,第2设定电路17被构成为还能够进行逻辑电路12内的信号输出电路13以外的其他电路的设定变更。
[0029] 寄存器18接受由写入电路15的写入工作,存储特定代码SC。
[0030] 接着,对接口电路11的细节进行说明。图3是示出接口电路11的结构的电路图。接口电路11由第1接收电路21和第2接收电路22构成。
[0031] 第1接收电路21包括第1输入端inp、第2输入端inn、终端电阻Rt、差动输入型接收电路C1和第1输出端out1。
[0032] 第1输入端inp和第2输入端inn连接到传送来自定时控制器TC的差动信号的一对传送路LA和LB(即,图1所示的LA1和LB1等)。终端电阻Rt连接到第1输入端inp和第2输入端inn之间。
[0033] 差动输入型接收电路C1包括比较器电路(第1比较器),除了比较器功能之外还具有均衡器功能和串并变换功能等。在差动输入型接收电路C1中,非反相输入端(即,正侧的输入端)连接到第1输入端inp,反相输入端(即,负侧的输入端)连接到第2输入端inn。差动输入型接收电路C1将第1输入端inp的电位和第2输入端Iinn的电位进行比较,将与比较结果对应的逻辑电平“1”或“0”的输出信号作为图像信号IS从第1输出端out1输出。
[0034] 第2接收电路22包括参照电位输入端inref、第2比较器Cp、第3比较器Cn、与电路AG和第2输出端out2。
[0035] 向参照电位输入端inref施加用于判定控制信号CS的信号电平的参照电位Vref。
[0036] 在第2比较器Cp中,反相输入端连接到第1输入端inp,非反相输入端连接到参照电位输入端inref。第2比较器Cp将第1输入端inp的电位和参照电位Vref进行比较,从第1检测信号输出端s3p输出示出比较结果的逻辑电平“1”或“0”的第1检测信号RS1。
[0037] 在第3比较器Cn中,反相输入端连接到第2输入端inn,非反相输入端连接到参照电位输入端inref。第3比较器Cn将第2输入端inn的电位和参照电位Vref进行比较,从第2检测信号输出端s3n输出示出比较结果的逻辑电平“1”或“0”的第2检测信号RS2。
[0038] 与门电路AG将从第2比较器Cp输出的第1检测信号RS1与从第3比较器Cn输出的第2检测信号RS2的逻辑与作为状态设定信号SS从第2输出端out2输出。
[0039] 接着,对本实施例的接口电路11的工作进行说明。图4是示出由接口电路11输入输出的信号的时间图。
[0040] 首先,定时控制器TC为了使显示驱动器10进行通常的图像显示的工作而经由一对传送路LA和LB供给图像数据信号VD作为差动信号。具体而言,定时控制器TC通过使一对传送路LA和LB的电位变化为以中心电位CV为中心±α的电压值而将表示2值数据的图像数据信号VD供给到显示驱动器10。由此,接口电路11的第1输入端inp和第2输入端inn电位成为以差动信号的中心电位CV为中心在第1电位CV+α和第2电位CV-α之间变化的状态。例如,当使中心电位CV=0.4V、α=0.0375V时,第1电位=0.4375V,第2电位=0.3625V。
[0041] 构成第1接收电路21的差动输入型接收电路C1将第1输入端inp的电位和第2输入端inn的电位进行比较,在第1输入端inp的电位比第2输入端inn的电位高的情况下,将具有逻辑电平“1”的信号电平的信号作为图像信号IS从第1输出端out1输出,并且在第1输入端inp的电位比第2输入端inn的电位低的情况下,将具有逻辑电平“0”的信号电平的信号作为图像信号IS从第1输出端out1输出。在以下的说明中,将作为图像信号IS输出逻辑电平“0”的信号的状态称为第1状态,将输出逻辑电平“1”的信号的状态称为第2状态。
[0042] 接着,定时控制器TC为了将显示驱动器10控制为设定变更用的工作状态,使一对传送路LA和LB的电位为与第1电位(CV+α)和第2电位(CV-α)不同的第3电位,由此,将状态控制信号CS供给到显示驱动器10。由此,显示驱动器10被控制为与第1状态和第2状态不同的第3状态。
[0043] 例如,定时控制器TC使阈值电位Vth以下的电位为第3电位,使一对传送路LA和LB的电位降低到阈值电位Vth以下,由此,将状态控制信号CS供给到显示驱动器10。阈值电位Vth是比例如第1电位(CV+α)和第2电位(CV-α)充分低的电位。例如,当使第1电位为0.4375V、使第2电位为0.3625时,阈值电位被设定为例如0.2V。通过使一对传送路LA和LB的电位为阈值电位Vth以下,从而使接口电路11的第1输入端inp和第2输入端inn的电位也降低到阈值电位Vth以下。
[0044] 构成第2接收电路22的第2比较器Cp将第1输入端inp的电位和参照电位Vref进行比较。参照电位Vref被设定为比中心电位CV低且比阈值电位Vth高的电位。例如,当使中心电位CV=0.4V、阈值电位Vth=0.2V时,参照电位Vref=0.3V。第2比较器Cp在第1输入端inp的电位降低到参照电位Vref以下的电位电平的期间内输出逻辑电平“1”(H电平)的第1检测信号RS1。
[0045] 第3比较器Cn将第2输入端inn的电位和参照电位Vref进行比较。第3比较器Cn在第2输入端inn的电位降低到参照电位Vref以下的电位电平的期间内输出逻辑电平“1”(H电平)的第2检测信号RS2。
[0046] 与门电路AG将第1检测信号RS1与第2检测信号RS2的逻辑与作为状态设定信号SS并输出。由此,在第1检测信号RS1和第2检测信号RS2均为H电平的期间Tdet内,输出逻辑电平“1”的状态设定信号SS。
[0047] 如以上那样,在本实施例的接口电路11中,除了将一对传送路LA和LB的电位彼此进行比较并基于比较结果而输出示出图像数据信号VD的值的图像信号IS的第1接收电路21之外,还具有将一对传送路LA和LB的电位与规定的基准电位(参照电位Vref)进行比较并基于比较结果而输出对传送了状态控制信号CS进行检测的检测信号(状态设定信号SS)的第2接收电路22。
[0048] 根据这样的结构,能够通过检测一对传送路LA和LB的电位变为与示出图像数据信号VD的数据值的第1电位和第2电位不同的第3电位来接受与图像数据信号VD不同的信号(状态控制信号CS)的供给。因此,根据本实施例的显示驱动器10的结构,能够抑制装置规模的增大并接受2值数据信号以外的信号的供给。
[0049] 特别地,在如图1所示由定时控制器TC和多个显示驱动器10-1~10-n构成的信号传送系统中,能够通过供给状态控制信息CS来选择任意的显示驱动器,因此,能够抑制装置规模的增大并供给各显示驱动器所固有的设定信息来进行设定的变更。
[0050] [实施例2]接着,对本发明的实施例2进行说明。本实施例的显示驱动器在接口电路11的结构方面与实施例1的显示驱动器10不同。
[0051] 图5是示出本实施例的接口电路11的结构的电路图。本实施例的接口电路11由第1接收电路31和第2接收电路32构成。
[0052] 第1接收电路31包括第1输入端inp、第2输入端inn、第1终端电阻Rt1、第2终端电阻Rt2、差动输入型接收电路C1和第1输出端out1。
[0053] 与实施例1的第1接收电路21不同,第1终端电阻Rt1和第2终端电阻Rt2连接到第1输入端inp和第2输入端inn之间。第1终端电阻Rt1和第2终端电阻Rt2具有实施例1的终端电阻Rt的1/2的电阻值,经由节点N1彼此连接。
[0054] 第2接收电路32包括参照电位输入端inref、第4比较器Cc和第2输出端out2。
[0055] 第4比较器Cc的反相输入端连接到第1终端电阻Rt1和第2终端电阻Rt2之间的节点N1。第4比较器Cc的非反相输入端连接到参照电位输入端inref。第4比较器Cc将节点N1的电位和参照电位Vref进行比较,从第2输出端out2输出示出比较结果的逻辑电平“1”或“0”的检测信号RS。
[0056] 图6是示出由本实施例的接口电路11输入输出的信号的时间图。
[0057] 首先,定时控制器TC为了使显示驱动器10进行通常的图像显示,而经由一对传送路LA和LB供给图像数据信号VD作为差动信号。构成第1接收电路31的差动输入型接收电路C1将第1输入端inp的电位和第2输入端inn的电位进行比较,在第1输入端inp的电位比第2输入端inn的电位高的情况下,将具有逻辑电平“1”的信号电平的信号作为图像信号IS从第1输出端out1输出,并且在第1输入端inp的电位比第2输入端inn的电位低的情况下,将具有逻辑电平“0”的信号电平的信号作为图像信号IS从第1输出端out1输出。
[0058] 再有,在该第1状态或第2状态下,即使第1输入端inp和第2输入端inn的电位变化,位于第1终端电阻Rt1和第2终端电阻Rt2的中点的节点N1的电位理想上也不会变化。因此,即使由于第4比较器Cc连接到第1终端电阻Rt1和第2终端电阻Rt2而使负载增加,也不会妨碍高速传送的数据信号经由第1输入端inp和第2输入端inn的接收。
[0059] 接着,定时控制器TC为了将显示驱动器10控制为设定变更用的工作状态,而使一对传送路LA和LB的电位变为与第1电位和第2电位不同的第3电位,由此,将状态控制信号CS供给到显示驱动器10。由此,显示驱动器10被控制为与第1状态和第2状态不同的第3状态。
[0060] 构成第2接收电路32的第4比较器Cc将节点N1的电位和参照电位Vref进行比较。第4比较器Cc在节点N1的电位降低到参照电位Vref以下的电位电平的期间Tdet内,输出逻辑电平“1”(H电平)的检测信号RS。
[0061] 节点N1位于第1终端电阻Rt1和第2终端电阻Rt2的中点,因此,理想上,节点N1的电位=(第1输入端inp的电位+第2输入端inn的电位)/2。即,在第1输入端Iinp和第2输入端Iinn的电位降低到阈值电位Vth以下的情况下,作为第1终端电阻Rt1和第2终端电阻Rt2的中点的节点N1的电位也变为阈值电位Vth以下。因此,能够通过将节点N1的电位和参照电位Vref进行比较来检测第3状态。
[0062] 根据本实施例的接口电路11,比较器的数量比实施例1的接口电路11少,能够以小规模的电路结构实现同样的工作。因此,根据本实施例的接口电路11,能够进一步抑制装置规模并接受2值数据信号以外的信号的供给。
[0063] 再有,本发明不限定于上述实施方式。例如,在上述实施例中,对中心电位CV=0.4V、阈值电位Vth=0.2V时参照电位Vref为0.3V的情况进行了说明。可是,参照电位Vref的值不限于此。理想上,参照电位Vref接近阈值电压Vth是优选的,但是,只要为比至少差动信号DS的中心电位CV低且比阈值电位Vth高的电压即可。
[0064] 此外,在上述实施例中,对中心电位CV=0.4V、α=0.0375V时阈值电位Vth为0.2V的情况进行了说明。可是,阈值电位Vth的值不限于此。阈值电位Vth只要为比表示图像数据信号VD的数据值的第1电位(CV+α)和第2电位(CV-α)充分低的值即可。
[0065] 此外,在上述实施例1中,说明了终端电阻Rt设置在接口电路11的内部的例子,在上述实施例2中,说明了第1终端电阻Rt1和第2终端电阻Rt2设置在接口电路11的内部的例子。可是,这些终端电阻也可以设置在接口电路11的外侧(芯片的外侧)。
[0066] 此外,参照电位Vref既可以从接口电路11的外部提供给参照电位输入端Infef,也可以在接口电路11的内部生成。
[0067] 此外,在上述实施例1中,说明了基于将第1输入端inp的电位和参照电位Vref进行比较的比较结果和将第2输入端inn的电位和参照电位Vref进行比较的比较结果来判定第3状态的结构。可是,也可以将第1输入端inp和第2输入端inn中的任一方的电位与参照电位Vref进行比较。
[0068] 此外,在上述实施例1中,说明了第2比较器Cp的非反相输入端(正逻辑的输入端子)连接到参照电位输入端inref并且反相输入端(负逻辑的输入端子)连接到第1输入端inp的例子。可是,也可以与此相反而采用非反相输入端连接到第1输入端inp且反相输入端连接到参照电位输入端inref的结构。在该情况下,第2比较器Cp在第1输入端inp的电位降低到参照电位Vref以下的电位电平的期间内,输出逻辑电平“0”(L电平)的第1检测信号RS1。
[0069] 同样,针对第3比较器Cn,也可以与上述实施例1的结构相反而采用非反相输入端连接到第2输入端inn且反相输入端连接到参照电位输入端inref的结构。像这样,在使第2比较器Cp和第3比较器Cn的非反相输入端和反相输入端的连接变为与上述实施例1的情况相反的连接关系的情况下,代替与门电路AG而设置与非门电路,由此,能够在第3状态下输出成为逻辑电平“1”(H电平)的状态设定信号SS。
[0070] 此外,在上述实施例2中,说明了第4比较器Cc的非反相输入端连接到参照电位输入端inref且反相输入端连接到节点N1的例子。可是,也可以与此相反而采用非反相输入端连接到节点N1且反相输入端连接到参照电位输入端inref的结构。在该情况下,在节点N1的电位降低到参照电位Vref以下的电位电平的期间内,第4比较器Cc输出逻辑电平“0”(L电平)的检测信号RS。
[0071] 此外,在上述实施例中,说明了将本发明应用于液晶显示装置、有机EL显示装置等所装载的显示驱动器的例子。可是,本发明不限于显示驱动器,而能够应用于将数据信号作为差动信号来传送的各种半导体装置。
[0072] 附图标记的说明100:信号传送系统
TC:定时控制器
10:显示驱动器
11:接口电路
12:逻辑电路
13:信号输出电路
14:切换电路
15:写入电路
16:第1设定电路
17:第2设定电路
18:寄存器
21:第1接收电路
22:第2接收电路
C1:差动输入型接收电路
Cp:第2比较器
Cn:第3比较器
AG:与门电路
31:第1接收电路
32:第2接收电路
Cc:第4比较器。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈