首页 / 专利库 / 电子零件及设备 / 真空电子管 / 二极管 / 用于电子电路的输出滤波器

用于电子电路的输出滤波器

阅读:923发布:2020-05-08

专利汇可以提供用于电子电路的输出滤波器专利检索,专利查询,专利分析的服务。并且本公开涉及一种用于 电子 电路 的输出级的 滤波器 电路,所述滤波器包括:电容器,其连接在电源 电压 和第一晶体管之间,其中,所述第一晶体管被布置为 二极管 连接的晶体管;第二晶体管,其连接到所述第一晶体管,使得所述第一晶体管和所述第二晶体管被布置为 电流 镜;其中,所述电容器连接到所述第一晶体管和所述第二晶体管并且被构造和布置成使得在操作期间所述第一晶体管、所述第二晶体管和所述电容器作为 高通滤波器 操作。,下面是用于电子电路的输出滤波器专利的具体信息内容。

1.一种用于电子电路的输出级的滤波器电路,所述滤波器电路包括:
电容器,其连接在电源电压端子和第一晶体管之间,其中所述第一晶体管被布置为二极管连接的晶体管;
第二晶体管,其连接到所述第一晶体管,使得所述第一晶体管和所述第二晶体管被布置为电流镜;
其中,所述电容器连接到所述第一晶体管和所述第二晶体管,并且被构造和布置为使得在操作期间所述第一晶体管、所述第二晶体管和所述电容器作为高通滤波器操作。
2.根据权利要求1所述的滤波器电路,其中,所述电容器连接到所述第一晶体管的源极、所述第一晶体管的栅极、以及所述第二晶体管的栅极。
3.根据权利要求1或2所述的滤波器电路,其中,所述第一晶体管是所述高通滤波器的阻抗。
4.根据权利要求1至3所述的滤波器电路,其中,所述第一晶体管的栅源电容、所述第二晶体管的栅源电容、以及所述电容器是所述高通滤波器的电容。
5.根据权利要求3所述的滤波器电路,其中,第一滤波器晶体管的阻抗是所述第一晶体管的栅源阻抗。
6.根据任意前述权利要求所述的滤波器电路,其中,所述电容器和所述第一晶体管被构造和布置为检测所述电源电压的变化。
7.根据任意前述权利要求所述的滤波器电路,其中,所述电容器的电容大于所述第一晶体管和所述第二晶体管的组合电容。
8.根据任意前述权利要求所述的滤波器电路,其中,所述第二晶体管被布置为连接到所述输出级,并且其中所述输出级为CMOS驱动器
9.根据任意前述权利要求所述的滤波器电路,其中,所述第二晶体管连接到另一电路,其中所述另一电路具有电容性和电阻性负载。
10.根据任意前述权利要求所述的滤波器电路,还包括:使能电路,其用于可切换地操作所述滤波器电路,其中,所述使能电路包括连接到所述第一晶体管的源极的第三晶体管和连接到所述第三晶体管的栅极的电源电压检测电路。
11.根据任意前述权利要求所述的滤波器电路,还包括:连接在所述第一晶体管和所述电容器之间的电阻器,其中,所述电阻器被布置为吸收静电放电(ESD)事件。
12.一种电子电路的输出级,其包括任意前述权利要求所述的滤波器。
13.一种逻辑电路,其包括根据权利要求12所述的输出级。

说明书全文

用于电子电路的输出滤波器

技术领域

[0001] 本公开涉及一种用于电子电路的输出级的滤波器电路。特别地,本公开涉及一种用于CMOS驱动器输出电路的滤波器电路。本公开还涉及包括滤波器的电子电路的输出级。

背景技术

[0002] 诸如逻辑缓冲器的功能电路通常使用CMOS输出驱动器电路,并且取决于连接到输出端的电路的性质,输出驱动器可以驱动可变电容性负载。输出驱动器被设计为利用外部电路的特定上升/下降时间(取决于应用)来驱动外部电容。不想要的电压尖峰事件可能发生在这样的电子集成电路的信号输出上。这些不想要的事件(也称为(bump))可以具有小于电子集成电路的电源电压的幅度。凸块可被定义为电子电路(诸如逻辑电路)的输出上的不想要的电压或信号。
[0003] 如果连接到电子电路的输出端的外部电容是一定值(法拉)并且在电源和输出电容之间的输出驱动器电路的寄生电容是外部电容的一部分,则当电源斜升时,在驱动器的输出上,电源电压的某一部分可以表现为凸块。
[0004] 随着电子电路电源电压(通常称为VCC)随时间的变化率(称为斜坡率)增加,可能出现高频耦合效应,从而导致不想要的凸块并且干扰信号完整性。
[0005] 查看如图1所示的通用(generalised)数据传送系统,在第一电路(SystemA)的输入端处接收数据。第一电路的输出端连接到第二电路(SystemB)的输入端,并且第二电路提供用于连接到其它电路(未示出)的数据输出端。在操作期间,第二电路可以被上电并且准备好从第一电路接收数据,但是第一电路可能没有准备好将数据传送到第二电路。在这种情况下,如果存在由第一电路的输出驱动器产生的任何凸块或不想要的电压或信号,则它们将被传送到第二电路。如果凸块的幅度大于第二电路的输入阈值电压,则凸块将由第二电路处理,这可能导致在第二电路的输出端处出现错误和不想要的信号。
[0006] 目前,可以通过使电子电路电源电压的导通与第二电路的导通同步来减小凸块的影响。然而,同步需要两个电路之间的附加定时信号,其防止第二电路的导通直到凸块已经通过。发明内容
[0007] 各种示例实施例涉及诸如上述的问题和/或其他问题,这些问题可从以下公开变得显而易见,本公开涉及最小化与电子电路的输出负载耦合的高频电源,并且具体地,本公开涉及最小化这种电子电路的输出上的不期望的电压尖峰或凸块的产生。
[0008] 在某些示例实施例中,本公开的各方面涉及电子电路的(一个或多个)输出焊盘或(一个或多个)引脚上的不期望的电压尖峰或凸块的衰减。
[0009] 根据一个实施例,提供了一种用于电子电路的输出级的滤波器电路,所述滤波器包括:电容器,其连接在电源电压和第一晶体管之间,其中所述第一晶体管被布置为二极管连接的晶体管;第二晶体管,其连接到所述第一晶体管,使得所述第一晶体管和所述第二晶体管被布置为电流镜;其中,所述电容器连接到所述第一晶体管和第二晶体管,并且被构造和布置为使得在操作期间所述第一晶体管、所述第二晶体管和所述电容器作为高通滤波器操作。
[0010] 所述电容器可以连接到第一晶体管的源极和栅极、以及第二晶体管的栅极。第一晶体管可以充当高通滤波器的阻抗,并且第一晶体管的栅源电容、第二晶体管的栅源电容、以及所述电容器是高通滤波器的电容。第一滤波器晶体管的阻抗可以是第一晶体管的栅源阻抗。
[0011] 所述电容器和所述第一晶体管可被构造和布置为检测所述电源电压的改变。电容器的电容大于所述第一晶体管和所述第二晶体管的组合电容。所述第二晶体管被布置为连接到所述输出级,并且其中所述输出级为CMOS驱动器。
[0012] 第二晶体管可连接到另一电路,其中,所述另一电路具有电容性和电阻性负载。
[0013] 所述滤波器电路还可以包括使能电路,其用于可切换地操作所述滤波器电路,其中,所述使能电路包括连接到所述第一晶体管的源极的第三晶体管和连接到所述第三晶体管的栅极的电源电压检测电路。
[0014] 所述滤波器电路可以可选地包括使能电路,其用于可切换地操作所述滤波器电路,其中,所述使能电路包括连接到所述第一晶体管的源极的第三晶体管和连接到所述第三晶体管的栅极的电源电压检测电路。
[0015] 根据实施例,还提供了根据实施例的包括滤波器电路的电子电路的输出级。
[0016] 根据实施例,还提供了包括输出级的逻辑电路。附图说明
[0017] 为了能够详细地理解本公开的特征的方式,参照实施例进行更具体的描述,其中一些实施例在附图中示出。然而,应当注意,附图仅示出了典型的实施例,因此不应被认为是对其范围的限制。附图用于促进对本公开的理解,因此不一定按比例绘制。在结合附图阅读本说明书后,所要求保护的主题的优点对于本领域技术人员将变得显而易见,在附图中,相同的附图标记用于表示相同的元件,并且其中:
[0018] 图1示出了已知的通用数据传送系统;
[0019] 图2a示出了根据实施例的用于电子电路的滤波器电路的电路图;
[0020] 图2b示出了根据实施例的在操作期间用于电子电路的滤波器电路的图2a的电路图的等效电路图;
[0021] 图2c示出了根据实施例的在操作期间当电源电压升高时用于电子电路的凸块滤波器电路的图2a的电路图的等效电路图;
[0022] 图3示出了根据实施例的用于包括使能控制的电子电路的凸块滤波器电路;
[0023] 图4示出了根据实施例的连接到逻辑电路的输出级的凸块滤波器电路;
[0024] 图5示出了根据实施例的具有凸块滤波器和不具有凸块滤波器的电源波形和输出波形;
[0025] 图6是在具有凸块滤波器和不具有凸块滤波器的电路的输出上的凸块幅度与电压供应斜坡率的关系的曲线图;以及
[0026] 图7是在具有凸块滤波器和不具有凸块滤波器的电路的输出上的凸块幅度与负载电容的关系的曲线图。

具体实施方式

[0027] 在图2a的电路图中示出了根据实施例的滤波器电路202。滤波器电路202可包括第一滤波器晶体管204、第二滤波器晶体管206和滤波器电容器208。电源电压VCC 210与滤波器电容器208和第一滤波器晶体管204的第一端子串联连接。第一滤波器晶体管204的第二端子连接到地212。第一滤波器晶体管204被布置为二极管连接的晶体管,由此第一滤波器晶体管204的第一端子连接到其栅极端子。第一滤波器晶体管204和第二滤波器晶体管206被连接以形成电流镜
[0028] 滤波器电容器208以及作为电流镜的第一晶体管204和第二晶体管206的布置可以在图2b中示出的电容器的串联布置和图2c中示出的高通滤波器之间切换。在电源电压VCC 210达到第一滤波器晶体管204和第二滤波器晶体管206的阈值电压之前,滤波器电路202充当一系列电容,即,滤波器电容器208以及第一滤波器晶体管204和第二滤波器晶体管206的栅源极电容Cgs之和,如图2c所示。然而,当电源电压VCC 210达到第一滤波器晶体管204和第二滤波器晶体管206的阈值电压(等于节点215处的电压)时,第一滤波器晶体管204接通并因此提供与第一滤波器晶体管204和第二滤波器晶体管206的栅源极电容Cgs的和并联的阻抗1/gm(其中gm是第一滤波器晶体管204的跨导)。图2b的高通滤波器可接着衰减不想要的凸块事件,使得当与在电源电压VCC 210的上升时间期间发生的凸块相比时,滤波器电路的输出端214处的凸块的幅度减小。
[0029] 更详细地,随着电源电压VCC 210上升并且在第一滤波器晶体管204导通之前,第一滤波器晶体管204的第一端子和栅极的节点215处的电压基于第一滤波器晶体管204的电容和滤波器电容器208的比率而线性地增加(如图2b所示)。在第一滤波器晶体管204导通之后,并且在电源电压VCC 210斜升期间,节点215保持当第一滤波器晶体管204关断时已经耦合的电压。在剩余斜升周期期间,第二晶体管206导通且从输出驱动器(在图4中示出为电路440的输出驱动器级442)汲取电流,并且在驱动器电路的输出端444处没有电流流到外部电路的外部电容器。
[0030] 如上所述,滤波器电容器208和第一滤波器晶体管204被布置为作为高通滤波器操作。具体地,当第一滤波器晶体管204导通时,具有第二滤波器晶体管206的二极管连接的晶体管布置提供与第一滤波器晶体管204和第二滤波器晶体管206的组合电容并联的阻抗1/gm,该阻抗为所述第一滤波器晶体管204的漏源阻抗。由于此布置充当高通滤波器,所以其在剩余电源斜升周期期间保持节点215处的恒定电压。第一滤波器晶体管204的栅极连接到第二滤波器晶体管206的栅极。
[0031] 第二滤波器晶体管206的第一端子被布置为凸块滤波器电路202的输出端214。第二滤波器晶体管206的第二端子连接到地212。
[0032] 在应用中,如下文参考图4更详细地讨论的,凸块滤波器202的输出端214通常连接到功能电路(例如,如所示出的逻辑电路)的输出驱动器级(图2中未图示)。因此,因为在节点215处电压是恒定的,所以通过节点215的电流是恒定的,并且通过第二滤波器晶体管206的漏源电流等于通过第一滤波器晶体管204的漏源电流。
[0033] 第一滤波器晶体管204和第二滤波器晶体管206通常以饱和模式操作。第一滤波器晶体管204处于饱和,因为漏源电压Vds将大于第一滤波器晶体管204的栅源极电压Vgs与阈值电压Vth之间的差。第二滤波器晶体管206也在饱和时导通,这是因为存在已经通过驱动器耦合到输出端的电压。因此,当第一滤波器晶体管204导通时,第二滤波器晶体管206也以饱和导通。假设100mV(毫伏)由于通过驱动器的耦合而存在于驱动器电路的输出端444的输出电容上,则当电源斜升并且Vth为600mV时,如果节点215上的电压超过600mV,则第二滤波器晶体管206以饱和导通,因为漏源电压Vds是100mV。
[0034] 滤波器电路202仅在电源电压210导通且斜升时操作。如下面更详细地讨论的,电源电压210将随着时间的推移而增加到最大值。当电源电压210导通并斜升时,滤波器电路202导通并通过导通凸块滤波器电路202来防止任何电压耦合到外部电容器。因此,通过驱动器电路的寄生电容耦合的任何凸块被滤波器电路202滤波。另外,通过使用上述高通滤波器,滤波器电路202操作以去除其中出现高频耦合效应的某些频率。即,滤波器电路202去除等于或高于预定频率的凸块。
[0035] 当凸块的幅度随着电源电压210斜坡率的减小而减小时,节点215上的电压也随着斜坡率的减小而减小,使得从输出端214汲取的电流量随着频率的对应减小而减小。滤波器的高通滤波器特征抵消凸块事件的低通行为。
[0036] 当电源电压升高时,第一滤波器晶体管204的第一端子和栅极的节点215处的电压将相应地上升。随着节点215处的电压增加,然后达到第一滤波器晶体管204和第二滤波器晶体管206的阈值电压Vth。应注意,第一滤波器晶体管204的阈值电压和第二滤波器晶体管206的阈值电压相等。在阈值电压Vth处,第一滤波器晶体管204和第二滤波器晶体管206将因此被导通,并且第二滤波器晶体管206将对耦合到输出端214的电压进行放电,并且还防止输出端214上的电压的进一步递增变化。
[0037] 假设电源电压VCC 210从0V增加到0.7V,并且0.1V的凸块事件耦合到输出端214。当电源电压VCC 210进一步增加时,第一滤波器晶体管204导通并且通过导通第二滤波器晶体管206而提供到接地的低阻抗路径。节点215上的电压停止增加并维持到接地的低阻抗路径,直到电源电压VCC 210达到其最大值。
[0038] 基于电源电压VCC 210的最大斜坡率来选择滤波器电容器208和第一滤波器晶体管204。当电源电压VCC 210从0V增加到0.8V时,第一滤波器晶体管204和滤波器电容器208被选择为使得节点215上的电压达到第一滤波器晶体管204和第二滤波器晶体管206的阈值电压0.7V。基于凸块事件的期望衰减幅度,选择滤波器电容和第一滤波器晶体管204和第二滤波器晶体管206的电容的特定值,使得滤波器电容器208的特定电容值(法拉)大于第一滤波器晶体管204和第二滤波器晶体管206的组合栅源电容。
[0039] 在一个示例中,非限制性地,应用从0V到VCC的最大电源电压210斜坡率可以为50μs(微秒)。外部负载电容可以是5pF(皮法),外部负载电阻可以是1MΩ(兆欧),并且典型的凸块事件幅度(假设没有滤波器)将是大约700mV。对于根据实施例的凸块滤波器电路202,其中滤波器电容器208为1.8pF,并且第一滤波器晶体管204的电容和滤波器电容器208的比率尽可能低,使得第一滤波器晶体管204的接通与凸块的发生同步。此布置可导致约100mV的幅度的凸块。
[0040] 在图3的电路图中示出了根据另一实施例的滤波器电路302。如同上面讨论的图2的布置,凸块滤波器电路302可以包括第一滤波器晶体管304、第二滤波器晶体管306和滤波器电容器308。电源电压310与滤波器电容器308、滤波器电阻器316和第一滤波器晶体管304的第一端子串联连接。第一滤波器晶体管304的第二端子连接到地312。第一滤波器晶体管304被布置为二极管连接的晶体管,由此第一滤波器晶体管304的第一端子连接到其栅极端子。滤波器电容器308和第一滤波器晶体管304被布置为高通滤波器。第一滤波器晶体管304的栅极连接到第二滤波器晶体管306的栅极。第二滤波器晶体管306的第一端子被布置为凸块滤波器电路302的输出端314。第二滤波器晶体管306的第二端子连接到地312。
[0041] 滤波器电阻器316被布置为处理静电放电(ESD)事件。当ESD事件发生时,滤波器电容器308提供低阻抗路径,其可产生可能损坏滤波器电路302本身或连接到输出端314的电路的电流。通过包括滤波器电阻器316,电流在ESD事件期间受到限制。具体地,滤波器电阻器316限制由滤波器电容器308传递的高频ESD事件,同时还确保将电压降保持为最小值。在这点上,滤波器电阻器316两端的电压降应小于第一滤波器晶体管304两端的电压降,使得大部分电压降出现在第一滤波器晶体管304两端。通常,滤波器电阻器316可以为大约2KΩ(千欧)的电阻器。类似于图2的布置,对于图3的滤波器302,滤波器电容器308和第一滤波器晶体管304基于电源电压310的最大斜坡率来选择,并且滤波器电容器308的特定电容值(法拉)大于第一滤波器晶体管304和第二滤波器晶体管306中的每一个的组合栅源电容。
[0042] 在图3的布置中,滤波器电路302还可以包括使能控制电路,其包括使能晶体管317和电源检测器318。使能晶体管317的第一端子在节点315处连接到第一滤波器晶体管304的第一端子。使能晶体管317的栅极端子连接到电源检测器318的输出端,并且电源检测器318连接到电源电压310。选择使能晶体管317,使得栅源泄漏电流低,并且避免在电源电压310的斜升期间的任何过量电压耦合。
[0043] 当电源电压VCC 310达到最大值(或换句话说,有效电压电平)(例如,5伏)时,电源检测器318产生禁用滤波器电路302的禁用信号。通过接通使能晶体管317并因此绕过第一滤波器晶体管304和第二滤波器晶体管306而禁用滤波器电路302,因为由电源电压310产生的任何电流将流过滤波器电容器308和滤波器电阻器316而到地312。以此方式,当使能晶体管317的栅极电压(由Supply_good表示)大于使能晶体管317的阈值电压时,滤波器302被禁用。因此,仅当电源电压稳定并且不存在凸块事件的机会时才产生Supply_good信号。
[0044] 滤波器电容器308、滤波器电阻器316和第一滤波器晶体管304用于检测电源电压310的变化。在电源检测电路318被导通之前,滤波器电路302被导通并且衰减凸块电压。当Supply_good信号生效时,凸块滤波器主动地从输出驱动器442汲取过量的电流(参见图4)。
第二滤波器晶体管306然后在其通电时去除由于对电源电压的高频效应而耦合到输出端的电压。当电源电压310接通时,其将花费有限的时间段(参考图5b)以达到最大值或有效电压电平,该有限的时间段被称为上升时间。当电源电压达到第一滤波器晶体管304和第二滤波器晶体管306的阈值电压Vth时,第一滤波器晶体管304和第二滤波器晶体管306将导通并且通过主动地汲取电流并防止出现在输出端314处来去除原本将由于上升的电源电压310而耦合到输出端314的凸块事件。
[0045] 在达到阈值电压之前,第二滤波器晶体管306将不会接通,并且如上所讨论的,在输出端314处观察到衰减的凸块。
[0046] 参考图2和图3的布置,第一滤波器晶体管204的第一端子和第二端子、第一滤波器晶体管304的第一端子和第二端子以及使能晶体管317的第一端子和第二端子可以分别是漏极端子和源极端子。同样地,第二滤波器晶体管206的第一端子和第二端子、第二滤波器晶体管306的第一端子和第二端子以及使能晶体管317的第一端子和第二端子可以分别是漏极端子和源极端子。第一滤波器晶体管204、第一滤波器晶体管304和第二滤波器晶体管206、第二滤波器晶体管306可以是NFET或NMOS晶体管。另外,根据上述讨论,本领域技术人员将看到,通过将使能晶体管317的第一端子连接到节点215,图3的控制电路同样可以与图
2的凸块滤波器电路一起使用。
[0047] 因此,根据实施例的凸块滤波器电路202、凸块滤波器电路302可以检测电源电压的变化并且衰减可能发生的任何高频电压凸块。
[0048] 图4示出了根据实施例的连接到电路440的输出驱动器级442的凸块滤波器402。电路440可以提供诸如电平移动、或非(NOR)、与非(NAND)、异或(XOR)、与(AND)、非(NOT)、异或非(XNOR)、和或(OR)的功能并且连接到CMOS输出驱动器级442。
[0049] 虽然图4的实施例涉及逻辑功能,但是本领域技术人员将看到,本公开还涉及具有CMOS驱动器和输出级的任何电路。例如,根据实施例的滤波器202、滤波器302还可以适用于高速IO电路,例如高速串行器和解串行器(deserializer)以及高速时钟驱动器。
[0050] 滤波器可根据图2或图3的实施例来布置,使得输出端214、输出端314连接到驱动器电路的输出端444。如图4所示,连接到输出端的电阻器和电容器仅表示输出驱动器级442的外部电路的负载电阻和负载电容。
[0051] 在操作方面,图5(a)至图5(d)示出了根据实施例的具有滤波器202、滤波器302和不具有滤波器202、滤波器302的电路的电压与时间的关系的各种曲线图。图5(a)示出了电源电压210、电源电压310如何随时间从最小值(例如0伏)增加到最大值(或有效电压电平)(例如5伏)。在没有使用滤波器电路的情况下(如图5(b)中的实线所示的),凸块事件将出现在输出驱动器级的输出端444上。然而,在根据实施例的凸块滤光器202、凸块滤光器302被使用的情况下(如由图5(b)中的虚线所示),凸块事件的幅度被衰减,如上文所述。
[0052] 在图5(a)至图5(d)的图中,电源电压210、电源电压310在时间T0处为零。在时间T1处,电源电压210、电源电压310接通并且在T3处上升到最大值或有效电压电平。从T1到T2,基于第一滤波器晶体管204、第二滤波器晶体管206、第一滤波器晶体管304、和第二滤波器晶体管306的器件电容与滤波器电容器308的电容比,节点215和节点315处的电压增加到第一滤波器晶体管204、第二滤波器晶体管206、第一滤波器晶体管304、和第二滤波器晶体管306的阈值电压Vth。从T2到T3,根据实施例的滤波器电路充当高通滤波器并且使凸块衰减,使得减小幅度的凸块(如图5(b)中的虚线所示)出现在滤波器电路202输出端214处和滤波器电路302的输出端314处。
[0053] 图5(c)示出了由电源检测电路产生的用于禁用滤波器电路的使能信号。在电源电压310变得稳定之后在T3处启用所述信号。图5(d)是节点215和节点315上的电压,其增加并且达到高于阈值电压。这确保了滤波器电路导通,只要电源电压斜升并通过启用第一滤波器晶体管304和第二滤波器晶体管306。
[0054] 图6是根据实施例的具有滤波器电路和不具有滤波器电路的输出驱动器级的输出端上的凸块幅度与电压供应斜坡率的关系的曲线图。可以看出,凸块的幅度减小,特别是对于从0.1μs到200μs的斜坡率。
[0055] 图7是根据实施例的具有滤波器电路和不具有滤波器电路的驱动器电路442的输出端444处的凸块幅度与负载电容的关系的曲线图。在从1pF到20pF的负载电容的范围内,凸块的幅度明显减小。
[0056] 虽然前述示例示出了关于逻辑电路的实施例,但是实施例不限于此。本领域技术人员将理解,实施例还涉及具有驱动器的模拟信号电路和混合信号电路,以驱动所述驱动器的输出端上的电容性负载。
[0057] 在所附的独立权利要求中阐述了本发明的特定和优选方面。来自从属权利要求和/或独立权利要求的特征的组合可以适当地组合,而不仅仅是如在权利要求中所阐述的。
[0058] 本公开的范围包括本文中明确地或暗示地公开的任何新颖特征或特征的组合,或其任何概述,而不管其是否涉及所要求保护的发明或减轻由本发明解决的任何或所有问题。申请人在此给出公告,在本申请的审查期间或在从其衍生的任何这样的其它应用的审查期间,可以对这些特征提出新的权利要求。具体地,参考所附权利要求,来自从属权利要求的特征可以与独立权利要求的特征组合,并且来自相应的独立权利要求的特征可以以任何适当的方式组合,而不仅仅是在权利要求中列举的特定组合中。
[0059] 在不同的实施例的上下文中描述的特征也可以组合地提供在单个实施例中。相反地,为了简洁起见,在单个实施例的上下文中描述的各种特征也可以单独地或以任何合适的子组合来提供。
[0060] 术语“包括”不排除其它元件或步骤,术语“一”或“一个”不排除多个。权利要求中的参考符号不应被解释为限制权利要求的范围。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈