首页 / 专利库 / 电子零件及设备 / 电阻 / 开关电阻器DC-DC转换器

开关电阻器DC-DC转换器

阅读:769发布:2020-05-08

专利汇可以提供开关电阻器DC-DC转换器专利检索,专利查询,专利分析的服务。并且公开了DC-DC转换器的 实施例 。在实施例中,一种DC-DC转换器包括 开关 电阻 器 和比较器,所述开关 电阻器 连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入 电压 是从所述输入端接收, 输出电压 是从所述输出端输出,所述比较器被配置成比较所述输出电压与参考电压并基于所述输出电压与所述参考电压之间的所述比较而接通或切断所述开关电阻器。,下面是开关电阻器DC-DC转换器专利的具体信息内容。

1.一种DC-DC转换器,其特征在于,所述DC-DC转换器包括:
开关电阻器,其连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,输出电压是从所述输出端输出;以及
比较器,其被配置成比较所述输出电压与参考电压,并基于所述输出电压与所述参考电压之间的所述比较而接通或切断所述开关电阻器
2.根据权利要求1所述的DC-DC转换器,其特征在于,所述开关电阻器包括连接于所述输入端与所述输出端之间的晶体管。
3.根据权利要求1所述的DC-DC转换器,其特征在于,所述比较器被进一步配置成在所述输出电压低于所述参考电压时在时钟周期内接通所述开关电阻器。
4.根据权利要求1所述的DC-DC转换器,其特征在于,所述比较器被进一步配置成在所述输出电压高于所述参考电压时在时钟周期内切断所述开关电阻器。
5.根据权利要求1所述的DC-DC转换器,其特征在于,所述比较器被进一步配置成:响应于时钟信号的信号边沿而基于所述输出电压与所述参考电压之间的所述比较来接通或切断所述开关电阻器。
6.根据权利要求1所述的DC-DC转换器,其特征在于,所述比较器被进一步配置成:响应于时钟信号的信号边沿而比较所述输出电压与所述参考电压,并基于所述比较而在所述时钟信号的时钟周期内接通或切断所述开关电阻器。
7.根据权利要求1所述的DC-DC转换器,其特征在于,进一步包括连接于所述输出端与固定电压之间的电容器。
8.一种DC-DC转换器,其特征在于,所述DC-DC转换器包括:
晶体管,其连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,输出电压是从所述输出端输出;以及
比较器,其被配置成响应于时钟信号的信号边沿而比较所述输出电压与参考电压,并基于所述输出电压与所述参考电压之间的所述比较而在所述时钟信号的时钟周期内接通或切断所述晶体管。
9.一种用于操作DC-DC转换器的方法,其特征在于,所述方法包括:
比较所述DC-DC转换器的输出电压与参考电压;以及
基于所述输出电压与所述参考电压之间的所述比较而接通或切断开关电阻器,所述开关电阻器连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,所述输出电压是从所述输出端输出。
10.根据权利要求9所述的方法,其特征在于,基于所述输出电压与所述参考电压之间的所述比较而接通或切断所述开关电阻器包括:
在所述时钟信号的第一信号边沿处在所述输出电压低于所述参考电压时在第一时钟周期内接通所述开关电阻器;以及
在所述时钟信号的第二信号边沿处在所述输出电压高于所述参考电压时在第二时钟周期内切断所述开关电阻器。

说明书全文

开关电阻器DC-DC转换器

技术领域

[0001] 本发明公开了开关电阻器DC-DC转换器的实施例

背景技术

[0002] 直流(DC)-DC转换器可用以将输入DC电压转换成期望的输出DC电压。穿过DC-DC转换器的负载的负载电流的改变会影响DC-DC转换器的输出电压。举例来说,穿过DC-DC转换器的负载的负载电流中的负载阶跃(例如,负载电流的瞬时增加)会导致DC-DC转换器的输出电压突然增大或减小。但是,DC-DC转换器,例如电容DC-DC转换器,通常对其输出电压的突然增大或减小反应较慢,这使得这些DC-DC转换器不适合用于需要稳定电压的应用。

发明内容

[0003] 公开了DC-DC转换器的实施例。在实施例中,一种DC-DC转换器包括开关电阻器和比较器,所述开关电阻器连接于DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,输出电压是从所述输出端输出,所述比较器被配置成比较所述输出电压与参考电压并基于所述输出电压与所述参考电压之间的所述比较而接通或切断所述开关电阻器。还描述了其它实施例。
[0004] 在实施例中,所述开关电阻器包括连接于所述输入端与所述输出端之间的晶体管。
[0005] 在实施例中,所述晶体管的基极端或栅极端连接到所述比较器的输出端。
[0006] 在实施例中,所述比较器被进一步配置成在所述输出电压低于所述参考电压时在时钟周期内接通所述开关电阻器。
[0007] 在实施例中,所述比较器被进一步配置成在所述输出电压高于所述参考电压时在时钟周期内切断所述开关电阻器。
[0008] 在实施例中,所述比较器被进一步配置成:响应于时钟信号的信号边沿而基于所述输出电压与所述参考电压之间的所述比较来接通或切断所述开关电阻器。
[0009] 在实施例中,所述比较器被进一步配置成:响应于所述时钟信号的所述信号边沿而基于所述比较来在所述时钟信号的时钟周期内接通或切断所述开关电阻器。
[0010] 在实施例中,所述比较器被进一步配置成:响应于时钟信号的信号边沿而比较所述输出电压与所述参考电压,并基于所述比较而在所述时钟信号的时钟周期内接通或切断所述开关电阻器。
[0011] 在实施例中,所述比较器被进一步配置成:在所述时钟信号的所述信号边沿处在所述输出电压低于所述参考电压时在所述时钟周期内接通所述开关电阻器。
[0012] 在实施例中,所述比较器被进一步配置成:在所述时钟信号的所述信号边沿处在所述输出电压高于所述参考电压时在所述时钟周期内切断所述开关电阻器。
[0013] 在实施例中,所述时钟信号的所述信号边沿包括上升信号边沿或下降信号边沿。
[0014] 在实施例中,DC-DC转换器进一步包括连接于所述输出端与固定电压之间的电容器。
[0015] 在实施例中,一种DC-DC转换器包括:晶体管,其连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,输出电压是从所述输出端输出;以及比较器,其被配置成响应于时钟信号的信号边沿而比较所述输出电压与参考电压,并基于所述输出电压与所述参考电压之间的所述比较而在所述时钟信号的时钟周期内接通或切断所述晶体管。
[0016] 在实施例中,所述比较器被进一步配置成:在所述时钟信号的所述信号边沿处在所述输出电压低于所述参考电压时在所述时钟周期内接通所述晶体管。
[0017] 在实施例中,所述比较器被进一步配置成:在所述时钟信号的所述信号边沿处在所述输出电压高于所述参考电压时在时钟周期内切断所述晶体管。
[0018] 在实施例中,所述晶体管的基极端或栅极端连接到所述比较器的输出端。
[0019] 在实施例中,所述时钟信号的所述信号边沿包括上升信号边沿或下降信号边沿。
[0020] 在实施例中,DC-DC转换器进一步包括连接于所述输出端与固定电压之间的电容器。
[0021] 在实施例中,一种用于操作DC-DC转换器的方法涉及比较所述DC-DC转换器的输出电压与参考电压;以及基于所述输出电压与所述参考电压之间的所述比较而接通或切断开关电阻器,所述开关电阻器连接于所述DC-DC转换器的输入端与所述DC-DC转换器的输出端之间,输入电压是从所述输入端接收,所述输出电压是从所述输出端输出。
[0022] 在实施例中,基于所述输出电压与所述参考电压之间的所述比较而接通或切断所述开关电阻器涉及:在所述时钟信号的第一信号边沿处在所述输出电压低于所述参考电压时在第一时钟周期内接通所述开关电阻器;以及在所述时钟信号的第二信号边沿处在所述输出电压高于所述参考电压时在第二时钟周期内切断所述开关电阻器。
[0023] 根据本发明的其它方面将从以下结合附图进行的详细描述变得显而易见,所述附图借助于本发明的原理的例子示出。

附图说明

[0024] 图1是根据本发明的实施例的DC-DC转换器的示意性框图
[0025] 图2描绘图1中所描绘的DC-DC转换器的实施例。
[0026] 图3示出对应于图2中所描绘的DC-DC转换器的操作的信号时序图。
[0027] 图4示出对应于图2中所描绘的DC-DC转换器的操作的信号时序图,在其中发生负载阶跃。
[0028] 图5是根据本发明的实施例的用于操作DC-DC转换器的方法的过程流程图
[0029] 在整个描述中,类似附图标记可用以标识类似元件。

具体实施方式

[0030] 将容易理解,如本文中一般描述且在附图中示出的实施例的组件可以用各种各样不同的配置来布置并设计。因此,以下如图中所表示的各种实施例的更详细描述并不意图限制本公开内容的范围,而仅仅是表示各种实施例。虽然在图式中呈现了实施例的各种方面,但除非特别地指示,否则所述图式不一定按比例绘制。
[0031] 在不脱离本发明的精神或基本特性的情况下,可以其它具体形式实施本发明。所描述实施例应被视为在所有方面均只是说明性而非限制性的。因此,本发明的范围由所附权利要求书而不是由此详细描述指示。在权利要求书的等效物的含义和范围内的所有变化都涵盖在权利要求书的范围内。
[0032] 贯穿本说明书提及特征、优点或类似语言并不暗示可借助本发明实现的所有特征和优点应在或确实在本发明的任何单个实施例中。实际上,提及特征和优点的语言应理解成意味着结合实施例描述的特定特性、优点或特征包括于本发明的至少一个实施例中。因此,贯穿本说明书对特征和优点的论述以及类似语言可以是(但未必是)指同一实施例。
[0033] 此外,本发明的所描述的特征、优点和特性可以任何合适方式在一个或多个实施例中组合。本领域的技术人员应认识到,鉴于本文中的描述,本发明可在无特定实施例的具体特征或优点中的一个或多个的情况下实践。在其它情况下,可能在某些实施例中识别出可能不存在于本发明的所有实施例中的另外的特征和优点。
[0034] 贯穿本说明书对“一个实施例”、“实施例”或类似语言的参考意味着结合所指示实施例描述的特定特征、结构或特性包括于本发明的至少一个实施例中。因此,贯穿本说明书的短语“在一个实施例中”、“在实施例中”和类似语言可以但未必都指代同一实施例。
[0035] 图1是根据本发明的实施例的DC-DC转换器100的示意性框图。DC-DC转换器将输入DC电压Vin转换成期望的输出DC电压Vout。DC-DC转换器可用于各种应用中,例如汽车应用、通信应用、工业应用、医疗应用、计算机应用和/或消费者或电器应用。在图1中所描绘的实施例中,DC-DC转换器包括输入端102、开关电阻器104、比较器106和输出端108。在一些实施例中,DC-DC转换器包括于计算装置中,例如智能电话、平板电脑笔记本电脑等内。在一些实施例中,DC-DC转换器实施于衬底中,例如半导体晶片或印刷电路板(PCB)中。在实施例中,DC-DC转换器被封装为独立式半导体IC芯片。虽然DC-DC转换器在图1中示出为包括某些电路元件,但是在其它实施例中,DC-DC转换器可包括一个或多个另外的电路元件。举例来说,DC-DC转换器可包括被配置成为比较器产生参考电压Vref的参考电压产生器。在另一例子中,DC-DC转换器可包括被配置成为比较器产生时钟信号CLK的时钟信号产生器。
[0036] DC-DC转换器100可以及时方式(在时钟周期内,例如对于一兆赫兹(1MHz)时钟的1微秒)处理DC-DC转换器的输出DC电压Vout的突然增大或减小,所述突然增大或减小由负载电流中的负载阶跃(例如,负载电流的瞬时增大)引起。当发生负载电流的瞬时增大时,图1中所描绘的DC-DC转换器可在比较器检测到输出DC电压Vout下降时或紧接在此之后(例如,在时钟周期内,例如对于1MHz时钟的1微秒)接通开关电阻器。相比于对其输出电压的突然增大或减小反应较慢(例如,通过在多个(例如,多于4个)时钟周期或循环中以小步长调整其阻抗)的典型DC-DC转换器,图1中所描绘的DC-DC转换器可更快速地调整输出DC电压Vout(例如,以使输出DC电压Vout保持稳定)。因此,图1中所描绘的DC-DC转换器可用于需要稳定电压的应用。
[0037] 在图1中所描绘的实施例中,开关电阻器104电连接于DC-DC转换器100的输入端102与DC-DC转换器的输出端108之间,输入电压Vin是从所述输入端接收,输出电压Vout是从所述输出端输出。开关电阻器可在接通状态(低阻抗值)和切断状态(高阻抗值)下展现不同阻抗值。在一些实施例中,使用晶体管来实施开关电阻器。在这些实施例中,当晶体管被接通(即,闭合或导电)时,晶体管展现更小的阻抗值,且当晶体管被切断(即,断开或非导电)时,晶体管展现更大的阻抗值。
[0038] 在图1中所描绘的实施例中,比较器106被配置成比较输出电压Vout与参考电压Vref,并基于输出电压Vout与参考电压Vref之间的比较而接通或切断开关电阻器104。可使用差分放大器运算放大器来实施比较器。比较器可基于时钟信号CLK而操作。举例来说,比较器在时钟信号CLK的每一时钟周期期间比较输出电压Vout与参考电压Vref,并在相应时钟周期内基于输出电压Vout与参考电压Vref之间的比较而接通或切断开关电阻器104。在一些实施例中,比较器在时钟信号CLK的时钟周期期间比较输出电压Vout与参考电压Vref,且如果输出电压Vout高于参考电压Vref,那么比较器在所述时钟周期内切断开关电阻器。如果输出电压Vout低于参考电压Vref,那么比较器在所述时钟周期内接通开关电阻器。在一些实施例中,响应于时钟信号CLK的信号边沿,比较器被配置成基于输出电压Vout与参考电压Vref之间的比较而接通或切断开关电阻器。时钟信号的信号边沿可以是上升信号边沿或下降信号边沿。比较器可在时钟信号CLK的信号边沿处在输出电压Vout低于参考电压Vref时在时钟信号CLK的时钟周期内接通开关电阻器,并在时钟信号CLK的信号边沿处在输出电压Vout高于参考电压Vref时在时钟周期内切断开关电阻器。比较器可通过向开关电阻器分别供应启用信号或停用信号来接通或切断开关电阻器。在一些实施例中,使用晶体管来实施开关电阻器,且比较器通过向晶体管的栅极端或基极端分别供应特定电压来接通或切断开关电阻器。
[0039] 图2描绘是图1中所描绘的DC-DC转换器100的实施例的DC-DC转换器200。DC-DC转换器针对负载220将输入DC电压Vin转换成输出DC电压Vout。在图2中所描绘的实施例中,DC-DC转换器包括输入端202、实施为晶体管“TS”的开关电阻器204、比较器206、输出端208和电容器“Cout”。电容器Cout可使输出DC电压Vout的电压涟波保持为低于某一阈值。图2中所描绘的DC-DC转换器200是图1中所描绘的DC-DC转换器100的一个可能实施例。但是,图1中所描绘的DC-DC转换器100不限于图2中示出的实施例。
[0040] DC-DC转换器200可及时处理DC-DC转换器的输出DC电压Vout的突然增大或减小,所述突然增大或减小由负载电流中的负载阶跃(例如,负载电流的瞬时增加)导致。在一些实施例中,当发生负载电流的瞬时增大时,当比较器206检测到输出DC电压Vout下降时或紧接在此之后(例如,在例如1微秒等阈值时间内),图2中所描绘的DC-DC转换器接通晶体管TS。相比于对其输出电压的突然增大或减小反应较慢(例如,通过以小步长调整其阻抗)的典型DC-DC转换器,图2中所描绘的DC-DC转换器可更快速地调整输出DC电压Vout(例如,以使输出DC电压Vout保持稳定)。因此,图2中所描绘的DC-DC转换器可用于需要稳定电压的应用。
[0041] 在图2中所描绘的实施例中,晶体管TS电连接于DC-DC转换器100的输入端102与DC-DC转换器的输出端108之间,输入电压Vin是从所述输入端接收,输出电压Vout是从所述输出端输出。晶体管TS展现接通状态和切断状态下的不同阻抗值。具体地说,当接通晶体管TS时,晶体管展现更小的阻抗值,且当切断晶体管TS时,晶体管展现更大的阻抗值。
[0042] 在图2中所描绘的实施例中,比较器206被配置成在时钟信号CLK的每一时钟周期期间比较输出电压Vout与参考电压Vref,并在相应时钟周期内基于输出电压Vout与参考电压Vref之间的比较而接通或切断晶体管TS。可使用差分放大器或运算放大器来实施比较器。在一些实施例中,比较器在时钟信号CLK的时钟周期期间比较输出电压Vout与参考电压Vref,且如果输出电压Vout高于参考电压Vref,那么比较器在所述时钟周期内切断晶体管TS。如果输出电压Vout低于参考电压Vref,那么比较器在所述时钟周期内接通晶体管TS。比较器可通过向晶体管的栅极端或基极端供应启用信号来接通晶体管TS,并通过向晶体管的栅极端或基极端供应停用信号来切断晶体管TS。举例来说,关于图2,如果晶体管TS是双极结晶体管(BJT),那么比较器通过向晶体管的基极端供应启用信号来接通晶体管TS,并通过向晶体管的基极端供应停用信号来切断晶体管TS。如果晶体管TS是场效应晶体管(FET),那么比较器通过向晶体管的栅极端供应启用信号来接通晶体管TS,并通过向晶体管的栅极端供应停用信号来切断晶体管TS。
[0043] 图3示出对应于图2中所描绘的DC-DC转换器200的操作的信号时序图。在图3中所示出的信号时序图中,在DC-DC转换器200的多个时钟周期内,输入DC电压Vin、输出DC电压Vout、参考电压Vref、时钟信号CLK和比较器206的输出(还被称作比较器输出)分别示出为信号线330、340、350、360、370。首先,输出DC电压Vout归因于穿过负载220的负载电流而下降。在时间点t0,时钟信号CLK具有上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t0,在时间点t0与时间点t1之间的时钟周期内接通晶体管TS(导电),且输出DC电压Vout开始增大。在时间点t1,时钟信号CLK具有另一上升沿且输出DC电压Vout高于参考电压Vref,且比较器输出变成逻辑低(例如,“0”)。因此,在时间点t1,在时间点t1与时间点t2之间的时钟周期内切断晶体管TS(不导电),且输出DC电压Vout开始减小。在时间点t2,时钟信号CLK具有另一上升沿且输出DC电压Vout仍高于参考电压Vref,且比较器输出维持在逻辑低(例如,“0”)。因此,在时间点t2,晶体管TS在时间点t2与时间点t3之间的时钟周期内保持切断,且输出DC电压Vout保持减小。在时间点t3,时钟信号CLK具有另一上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t3,在时间点t3与时间点t4之间的时钟周期内接通晶体管TS,且输出DC电压Vout开始增大。在时间点t4,时钟信号CLK具有另一上升沿且输出DC电压Vout高于参考电压Vref,且比较器输出变成逻辑低(例如,“0”)。因此,在时间点t4,在时间点t4与时间点t5之间的时钟周期内切断晶体管TS(不导电),且输出DC电压Vout开始减小。在时间点t5,时钟信号CLK具有另一上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t5,在从时间点t5开始的时钟周期内接通晶体管TS,且输出DC电压Vout开始增大。最终,输出DC电压Vout处于参考电压Vref的电压范围(还被称作涟波范围)内。涟波范围的最大值可由输入DC电压Vin与输出DC电压Vout之间的差、晶体管TS接通时的电阻值、电容器Cout的电容值和/或时钟信号CLK的时钟频率决定。
[0044] 图4示出对应于图2中所描绘的DC-DC转换器200的操作的信号时序图,其中发生负载阶跃(例如,负载电流Iload的瞬时增大)。在图3中所示出的信号时序图中,在DC-DC转换器200的多个时钟周期内,输入DC电压Vin、输出DC电压Vout、参考电压Vref、穿过负载220的负载电流Iload、时钟信号CLK和比较器206的输出(还被称作比较器输出)分别示出为信号线430、
440、450、455、460、470。在时间点t0,时钟信号CLK具有上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t0,在时间点t0与时间点t1之间的时钟周期内接通晶体管TS(导电),且输出DC电压Vout开始增大。在时间点t1,时钟信号CLK具有另一上升沿且输出DC电压Vout高于参考电压Vref,且比较器输出变成逻辑低(例如,“0”)。因此,在时间点t1,在时间点t1与时间点t3之间的时钟周期内切断晶体管TS(不导电),且输出DC电压Vout开始减小。穿过负载220的负载电流Iload的改变会影响DC-DC转换器200的输出DC电压Vout的变化率。在时间点t2,发生负载阶跃,且因此输出DC电压Vout按更快速率减小直到时间点t3时的下一上升时钟边沿为止。输出DC电压Vout的最大减小可由晶体管TS在接通时的电阻值、电容器Cout的电容值、时钟信号CLK的时钟频率和/或输入DC电压Vin与输出DC电压Vout之间的差决定。类似地,在负载电流Iload瞬时减小之后,在时钟信号CLK的时钟周期(即,从时间点t1开始的时钟周期)内,输出DC电压Vout比在时间点t1与时间点t2之间按更快速率较快地增大。
[0045] 在时间点t3,时钟信号CLK具有另一上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t3,在时间点t3与时间点t4之间的时钟周期内接通晶体管TS,且输出DC电压Vout开始增大。在时间点t4,时钟信号CLK具有上升沿且输出DC电压Vout仍低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t4,在时间点t4与时间点t5之间的时钟周期内使晶体管TS保持接通,且输出DC电压Vout继续增大。在时间点t5,时钟信号CLK具有另一上升沿且输出DC电压Vout高于参考电压Vref,且比较器输出变成逻辑低(例如,“0”)。因此,在时间点t5,在时间点t5与时间点t6之间的时钟周期内切断晶体管TS(不导电),且输出DC电压Vout开始减小。在时间点t6,时钟信号CLK具有上升沿且输出DC电压Vout低于参考电压Vref,且比较器输出变成逻辑高(例如,“1”)。因此,在时间点t6,在从时间点t6开始的时钟周期内接通晶体管TS,且输出DC电压Vout开始增大。最终,输出DC电压Vout处于参考电压Vref的电压范围(还被称作涟波范围)内。
[0046] 图5是根据本发明的实施例的用于操作DC-DC转换器的方法的过程流程图。在502处,比较DC-DC转换器的输出电压与参考电压。在块504处,基于输出电压与参考电压之间的比较而接通或切断开关电阻器,所述开关电阻器连接于DC-DC转换器的输入端与DC-DC转换器的输出端之间,输入电压是从所述输入端接收,输出电压是从所述输出端输出。DC-DC转换器可与图1中所描绘的DC-DC转换器100和/或图2中所描绘的DC-DC转换器200相同或类似。开关电阻器可与图1中所描绘的开关电阻器104和/或图2中所描绘的开关电阻器204相同或类似。
[0047] 在以上描述中,提供各种实施例的具体细节。但是,可以在少于所有这些具体细节的情况下实施一些实施例。在其它情况下,为了简洁和清晰起见,详细描述某些方法、操作步骤、组件、结构和/或功能仅仅为了能够实现本发明的各种实施例。
[0048] 虽然以特定次序示出并描述本文中的方法的操作,但是可变更每个方法的操作的次序以使得可以逆序执行某些操作,或以使得某些操作可至少部分地与其它操作同时执行。在另一实施例中,不同操作的指令或子操作可以间断和/或交替方式实施。
[0049] 还应注意,本文中所描述的方法的至少一些操作可使用存储于计算机可用存储介质上的软件指令来实施,以通过计算机执行。作为例子,计算机程序产品的实施例包括用以存储计算机可读程序的计算机可用存储介质。计算机可使用的存储介质或计算机可读存储介质可以是电子磁性、光学、电磁、红外或半导体系统(或设备或装置)。非暂时性计算机可用存储介质和计算机可读存储介质的例子包括半导体或固态存储器、磁带、可拆卸计算机磁盘、随机存取存储器(random access memory,RAM)、只读存储器(read-only memory,ROM)、刚性磁盘和光盘。光盘的当前例子包括具有只读存储器的压缩光盘(compact disk with read only memory,CD-ROM)、具有读/写的压缩光盘(compact disk with read/write,CD-R/W)以及数字视频光盘(digital video disk,DVD)。
[0050] 可替换的是,本发明的实施例可以完全实施于硬件中或实施于包括硬件元件和软件元件两者的实施方案中。在使用软件的实施例中,软件可以包括但不限于固件、常驻软件、微码等。
[0051] 虽然已描述并示出本发明的具体实施例,但本发明不限于如此描述和示出的部分的具体形式或布置。本发明的范围将由在此所附的权利要求书和其等效物限定。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈