首页 / 专利库 / 资料储存系统 / 非易失性存储器 / 只读存储器 / 显示面板和补偿数据传输方法

显示面板和补偿数据传输方法

阅读:1发布:2020-05-30

专利汇可以提供显示面板和补偿数据传输方法专利检索,专利查询,专利分析的服务。并且本 申请 涉及一种 显示面板 和补偿数据传输方法,包括生成所述特征补偿数据。将所述特征补偿数据传输至所述第一 存储器 。将存储于所述第一存储器的所述特征补偿数据传输至所述第二存储器。本 实施例 中,所述补偿数据传输方法无需设置Flash存储器。在屏 体模 组中不再设置Flash存储器,减少了Flash存储器在所述屏体模组中占用的物理空间。本实施例中,提供的所述方法可以将Mura补偿数据生成所述特征补偿数据,并直接存储在数据驱动 电路 中。所述方法减少了所述特征补偿数据的传输过程中的误码。所述方法不用在屏体模组上再额外的设置Flash存储器,减少数据传输环节,提高数据传输效率,同时降低了显示面板的设计成本。,下面是显示面板和补偿数据传输方法专利的具体信息内容。

1.一种补偿数据传输方法,用于实现显示面板(10)的补偿数据的传输,所述显示面板(10)包括屏体模组(100)和数据驱动电路(200),所述屏体模组(100)和所述数据驱动电路(200)电连接,其特征在于,所述数据驱动电路(200)包括第一存储器(210)和第二存储器(220),所述方法包括:
生成特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据;
将所述特征补偿数据传输至所述第一存储器(210),所述第一存储器(210)为随机存储器;
将存储于所述第一存储器(210)的所述特征补偿数据传输至所述第二存储器(220),所述第二存储器(220)为只读存储器
2.如权利要求1所述的补偿数据传输方法,其特征在于,还包括:
当所述屏体模组(100)进行数据补偿时,将存储于所述第二存储器(220)的所述特征补偿数据传输至所述第一存储器(210);
解码所述特征补偿数据完成对所述屏体模组(100)的数据补偿。
3.如权利要求1所述的补偿数据传输方法,其特征在于,所述特征补偿数据为二维码或者特征图案。
4.如权利要求1所述的补偿数据传输方法,其特征在于,每一个所述屏体模组(100)具有至少一组所述特征补偿数据。
5.一种补偿数据传输方法,用于实现显示面板(10)的补偿数据的传输,所述显示面板(10)包括屏体模组(100)和数据驱动电路(200),所述屏体模组(100)和所述数据驱动电路(200)电连接,其特征在于,所述数据驱动电路(200)包括第一存储器(210)、第二存储器(220)和第三存储器(230),所述方法包括:
生成特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据;
将所述特征补偿数据传输至所述第三存储器(230),所述第三存储器(230)为先进先出存储器;
将存储于所述第三存储器(230)的所述特征补偿数据传输至所述第二存储器(220),所述第二存储器(220)为只读存储器。
6.如权利要求5所述的补偿数据传输方法,其特征在于,还包括:
当所述屏体模组(100)进行数据补偿时,将存储于所述第二存储器(220)的所述特征补偿数据传输至所述第一存储器(210);
解码所述特征补偿数据完成对所述屏体模组(100)的数据补偿。
7.一种显示面板,其特征在于,包括:
屏体模组(100);以及
数据驱动电路(200),与所述屏体模组(100)电连接,所述数据驱动电路(200)包括第一存储器(210)和第二存储器(220),所述第一存储器(210)为随机存储器,所述第二存储器(220)为只读存储器。
8.如权利要求7所述的显示面板,其特征在于,所述数据驱动电路(200)还包括第三存储器(230),所述第三存储器(230)为先进先出存储器。
9.如权利要求7所述的显示面板,其特征在于,还包括:
柔性电路板(300),与所述数据驱动电路(200)电连接。
10.如权利要求7所述的显示面板,其特征在于,还包括:
覆晶薄膜(400),与所述屏体模组(100)和所述数据驱动电路(200)分别电连接;以及柔性电路板(300),与所述覆晶薄膜(400)电连接。

说明书全文

显示面板和补偿数据传输方法

技术领域

[0001] 本申请涉及显示技术领域,特别是涉及一种显示面板和补偿数据传输方法。

背景技术

[0002] 目前,有源矩阵驱动有机发光二极管(Active Matrix Driving OLED,简称AMOLED)由于同时具有自发光、显示对比度高、厚度薄、视广、反应速度快、使用温度范围广、构造及制程较简单等优异的特性被广泛的应用。但是,有机发光二极管电流均会随着驱动晶体管的阈值电压偏移有所变化,使得AMOLED显示面板产生显示亮度不均匀Mura(色斑缺陷)现象。Mura现象即部分像素的实际亮度比应显示的理论亮度偏暗或偏亮,进而影响AMOLED显示面板的亮度均匀性与亮度恒定性。
[0003] 目前主要通过对显示器上所显示的纯灰阶图像进行拍摄,并得到拍摄图像。根据拍摄图像的亮度数据来获得该拍摄图像中的每个像素点的灰阶数据,以通过对每个像素点的灰阶数据的修正来实现对Mura缺陷的补偿修正。并将补偿数据存储于显示面板的Flash存储器中。但该方式需要在显示面板中占用较大的空间设置Flash存储器来存储补偿数据,并且补偿数据传输过程复杂,传输效率不高。发明内容
[0004] 基于此,有必要针对上述技术问题,提供一种显示面板和补偿数据传输方法。
[0005] 一种补偿数据传输方法,用于实现显示面板的补偿数据的传输,所述显示面板包括屏体模组和数据驱动电路,所述屏体模组和所述数据驱动电路电连接,所述数据驱动电路包括第一存储器和第二存储器,所述方法包括:
[0006] 所述数据驱动电路生成特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据;
[0007] 所述数据驱动电路将所述特征补偿数据传输至所述第一存储器,所述第一存储器为随机存储器;
[0008] 所述数据驱动电路将存储于所述第一存储器的所述特征补偿数据传输至所述第二存储器,所述第二存储器为只读存储器
[0009] 在一个实施例中,还包括:
[0010] 当所述屏体模组进行数据补偿时,所述数据驱动电路将存储于所述第二存储器的所述特征补偿数据传输至所述第一存储器;
[0011] 所述数据驱动电路解码所述特征补偿数据完成对所述屏体模组的数据补偿。
[0012] 在一个实施例中,所述特征补偿数据为二维码或者特征图案。
[0013] 在一个实施例中,每一个所述屏体模组具有至少一组所述特征补偿数据。
[0014] 一种补偿数据传输方法,用于实现显示面板的补偿数据的传输,所述显示面板包括屏体模组和数据驱动电路,所述屏体模组和所述数据驱动电路电连接,所述数据驱动电路包括第一存储器、第二存储器和第三存储器,所述方法包括:
[0015] 所述数据驱动电路生成特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据;
[0016] 所述数据驱动电路将所述特征补偿数据传输至所述第三存储器,所述第三存储器为先进先出存储器;
[0017] 所述数据驱动电路将存储于所述第三存储器的所述特征补偿数据传输至所述第二存储器,所述第二存储器为只读存储器。
[0018] 在一个实施例中,还包括:
[0019] 当所述屏体模组进行数据补偿时,所述数据驱动电路将存储于所述第二存储器的所述特征补偿数据传输至所述第一存储器;
[0020] 所述数据驱动电路解码所述特征补偿数据完成对所述屏体模组的数据补偿。
[0021] 一种显示面板,包括:
[0022] 屏体模组;以及
[0023] 数据驱动电路,与所述屏体模组电连接,所述数据驱动电路包括第一存储器和第二存储器,所述第一存储器为随机存储器,所述第二存储器为只读存储器。
[0024] 在一个实施例中,所述数据驱动电路还包括第三存储器,所述第三存储器为先进先出存储器。
[0025] 在一个实施例中,还包括:
[0026] 柔性电路板,与所述数据驱动电路电连接。
[0027] 在一个实施例中,还包括:
[0028] 覆晶薄膜,与所述屏体模组和所述数据驱动电路分别电连接;以及[0029] 柔性电路板,与所述覆晶薄膜电连接。
[0030] 本申请涉及一种显示面板和补偿数据传输方法,包括生成所述特征补偿数据。将所述特征补偿数据传输至所述第一存储器。将存储于所述第一存储器的所述特征补偿数据传输至所述第二存储器。本实施例中,所述补偿数据传输方法无需设置Flash存储器。在屏体模组中不再设置Flash存储器,减少了Flash存储器在所述屏体模组中占用的物理空间。本实施例中,提供的所述方法可以将Mura补偿数据生成所述特征补偿数据,并直接存储在数据驱动电路中。所述方法减少了所述特征补偿数据的传输过程中的误码。所述方法不用在屏体模组上再额外的设置Flash存储器,减少数据传输环节,提高数据传输效率,同时降低了显示面板的设计成本。
附图说明
[0031] 图1为本申请一个实施例中所述补偿数据传输方法的流程图
[0032] 图2为本申请一个实施例中所述显示面板补偿数据传输方法的示意图;
[0033] 图3为本申请另一个实施例中所述显示面板补偿数据传输方法的示意图;
[0034] 图4为本申请一个实施例中所述显示面板的结构示意图;
[0035] 图5为本申请另一个实施例中所述显示面板的结构示意图;
[0036] 图6为本申请一个实施例中所述屏体模组的剖面图。
[0037] 附图标号说明:
[0038] 显示面板 10
[0039] 屏体模组 100
[0040] 基底 101
[0041] 像素阵列控制电路 102
[0042] 电致发光二极管 103
[0043] 数据驱动电路 200
[0044] 第一存储器 210
[0045] 第二存储器 220
[0046] 第三存储器 230
[0047] 柔性电路板 300
[0048] 覆晶薄膜 400

具体实施方式

[0049] 为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
[0050] 请参阅图1和图2,一种补偿数据传输方法,用于实现显示面板10的补偿数据的传输。
[0051] 所述显示面板10可以包括屏体模组100和数据驱动电路200。所述屏体模组100和所述数据驱动电路200电连接。所述屏体模组100包括了基底、设置于基底表面的阵列式像素控制电路,以及设置在阵列式像素控制电路表面的电致发光二极管。所述数据驱动电路200用于向所述屏体模组100传送各种数据。比如,可以传送像素行的控制信息和像素列的控制信息。所述数据驱动电路200可以包括第一存储器210和第二存储器220。所述方法包括:
[0052] S100,所述数据驱动电路200生成特征补偿数据。所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据。
[0053] 本步骤中所述数据驱动电路200可以将Mura补偿数据生成具有特征标记的所述特征补偿数据。这里所述Mura补偿数据的生成方法并不最具体的限定。比如,可以采用以下的方法生成所述Mura补偿数据:首先,对所述屏体模组100上所显示的纯灰阶图像进行拍摄,并得到拍摄图像。然后,根据拍摄图像的亮度数据来获得该拍摄图像中的每个像素点的灰阶数据。最后,通过对每个像素点的灰阶数据的修正来实现对Mura缺陷的补偿修正,从而生成Mura补偿数据。
[0054] 所述数据驱动电路200可以接收外界传送的所述Mura补偿数据,并根据所述Mura补偿数据生成所述特征补偿数据。所述特征补偿数据为对所述Mura补偿数据进行压缩后生成的具有特征标记的数据。这里的压缩算法可以有多种,比如可以对每N个像素单元的所述Mura补偿数据进行压缩,以生成M个中间补偿数据,再根据所述中间补偿数据生成具有特征标记的补偿数据。在所述屏体模组100中选用不同个数的像素单元进行不同次数的压缩可以生成具有不同特征标记的所述特征补偿数据。另外,采用不同的压缩方法也可以生成具有不同特征标记的所述特征补偿数据。
[0055] 本步骤中,采用不同的算法对所述补偿数据进行压缩后生成具有特征标记的所述特征补偿数据。所述特征补偿数据的大小可以控制。另外可以对所述特征补偿数据进行加密处理。这样,每一个所述屏体模组100可以对应唯一一种所述特征补偿数据。
[0056] S200,所述数据驱动电路200将所述特征补偿数据传输至所述第一存储器210。
[0057] 所述第一存储器210为随机存储器。所述随机存储器是随机存取存储器(Random Access Memory,RAM)的简称。所述随机存储器是与控制器直接交换数据的内部存储器。RAM可以随时读写,而且速度很快,通常作为操作系统或其他正在运行中的程序的临时数据存储媒介。存储的内容可按需随意取出或存入,且存取的速度与存储单元的位置无关的存储器。这种存储器在断电时将丢失其存储内容。按照存储单元的工作原理,随机存储器又分为静态随机存储器(Static RAM,SRAM)和动态随机存储器(Dynamic RAM,DRAM)。所述第一存储器210可以采用SRAM或者DRAM。
[0058] 具体的,所述第一存储器210采用RAM,可以对其中的任一存储单元进行读或写操作。所述屏体模组100关闭电源后其内的信息将不在保存。当所述屏体模组100再次开机需要重新装入,通常用来存放操作系统,各种正在运行的软件、输入和输出数据、中间结果及与外存交换信息。
[0059] 本步骤中,所述数据驱动电路200可对应不同的数据驱动芯片。所述数据驱动电路200可以控制各种数据的传输。所述数据驱动电路200本身也可以设置两个RAM。两个RAM中可以设置一个Mura RAM,用于存储Mura补偿数据。另外的RAM可存储其他数据。
[0060] S300,所述数据驱动电路200将存储于所述第一存储器210的所述特征补偿数据传输至所述第二存储器220。
[0061] 所述第二存储器220为只读存储器。只读存储器(Read Only Memory,ROM)。ROM只能读出信息,不能写入信息。所述屏体模组100关闭电源后其内的信息仍旧保存,一般在所述屏体模组100中存储固定的系统软件和字库等。根据ROM的组成元件的不同,ROM可以分为以下五种:MASK ROM(掩模型只读存储器)、PROM(可编程只读存储器)、EPROM(可擦可编程只读存储器)、EEPROM(电可擦可编程只读存储器)和Flash Memory(快闪存储器)。本步骤中,所述第二存储器220可以采用如上五种中的任意一种。
[0062] 传统的方案中在所述显示面板10中设置Flash存储器。Flash存储器设置在所述数据驱动电路200之外。将所述Mura补偿数据写入所述数据驱动电路200外部的Flash存储器中,导致所述Mura补偿数据传输效率低。并且将所述Mura补偿数据写入所述数据驱动电路200外部的Flash存储器中,还容易出现误码。进一步由于外部Flash存储器的存在,提高了所述显示面板10的设计成本。
[0063] 本实施例中,所述数据驱动电路200通过将所述Mura补偿数据压缩生成所述特征补偿数据。所述数据驱动电路200将所述特征补偿数据传输至所述第一存储器210。进一步,所述数据驱动电路200将存储于所述第一存储器210的所述特征补偿数据传输至所述第二存储器220。本实施例中,所述补偿数据传输方法无需设置Flash存储器。在所述屏体模组100中不再设置Flash存储器,减少了Flash存储器在所述屏体模组100中占用的物理空间。
本实施例中,提供的所述方法可以将所述Mura补偿数据生成所述特征补偿数据,并直接存储在所述数据驱动电路200中。所述方法减少了所述特征补偿数据的传输过程中的误码。所述方法不用在所述屏体模组100上再额外的设置Flash存储器,减少数据传输环节,提高数据传输效率,同时降低了所述显示面板10的设计成本。
[0064] 在一个实施例中,所述方法还包括:
[0065] S400,当所述屏体模组100进行数据补偿时,所述数据驱动电路200将存储于所述第二存储器220的所述特征补偿数据传输至所述第一存储器210。
[0066] S500,所述数据驱动电路200解码所述特征补偿数据完成对所述屏体模组100的数据补偿。
[0067] 本实施例中,可以结合图2,可看到所述特征补偿数据的流向。在没有对所述屏体模组100进行补偿时,所述特征补偿数据是存储在所述第二存储器220的。当需要对所述屏体模组100进行数据补偿时,所述数据驱动电路200将所述特征补偿数据传输至所述第一存储器210。进一步对所述特征补偿数据进行解码,将解码后的所述Mura补偿数据对所述屏体模组100进行补偿操作。
[0068] 在一个实施例中,所述特征补偿数据为二维码或者特征图案。
[0069] 本实施例中,所述特征图片可以是二维码或者二维条码。用某种特定的几何图形按一定规律在平面(二维方向上)分布的黑白相间的图形记录数据符号信息的。所述特征补偿数据可以包括“0”和“1”比特流的代码。所述特征补偿数据可以使用若干个与二进制相对应的几何形体来表示相关的信息。所述特征补偿数据也可以通过特定的字符集建立,每个字符占有一定的宽度,也可以具有一定的校验功能。所述特征补偿数据还可以具有对不同行的信息进行自动识别、以及处理图形旋转的功能。
[0070] 在一个实施例中,每一个所述屏体模组100具有至少一组所述特征补偿数据。
[0071] 本实施例中,所述Mura补偿数据可以是根据所述屏体模组100的整体生成的补偿数据。这时,一个所述屏体模组100对应一组所述Mura补偿数据,进一步对应生成一组所述特征补偿数据。如果所述Mura补偿数据是根据所述屏体模组100的多个区域分别生成的补偿数据。这时,一个所述屏体模组100可以对应多组所述Mura补偿数据,进一步对应生成多组所述特征补偿数据。也就是说,当所述Mura补偿数据分写入时,一个所述屏体模组100就对应多个所述特征补偿数据。
[0072] 请参阅图3,在一个实施例中,提供一种补偿数据传输方法,用于实现显示面板10的补偿数据的传输。所述显示面板10包括屏体模组100和数据驱动电路200。所述屏体模组100和所述数据驱动电路200电连接。所述数据驱动电路200包括第一存储器210、第二存储器220和第三存储器230。
[0073] 所述方法包括:
[0074] S100’,所述数据驱动电路200生成特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据。
[0075] S200’,所述数据驱动电路200将所述特征补偿数据传输至所述第三存储器230,所述第三存储器230为先进先出存储器。
[0076] S300’,所述数据驱动电路200将存储于所述第三存储器230的所述特征补偿数据传输至所述第二存储器220,所述第二存储器220为只读存储器。
[0077] 本实施例中,所述数据驱动电路200包括所述第三存储器230。并且所述特征补偿数据的传输方法不同。所述第三存储器230可以是先进先出存储器(FIFO)。所述先进先出存储器作为一种新型大规模集成电路,其存储容量越来越大。所述先进先出存储器存取数据灵活、方便、高效,可以在高速数据采集、高速数据处理、高速数据传输以及多机处理系统中得到广泛的应用。所述先进先出存储器可以对连续的数据流进行缓存,防止在进机和存储操作时丢失数据。所述先进先出存储器可以将数据集中起来进行进机和存储。所述先进先出存储器可以提高数据的传输速度。
[0078] 本实施例中,所述数据驱动电路200通过将所述Mura补偿数据压缩生成所述特征补偿数据。所述数据驱动电路200将所述特征补偿数据传输至所述第三存储器230。进一步,所述数据驱动电路200将存储于所述第三存储器230的所述特征补偿数据传输至所述第二存储器220。本实施例中,所述补偿数据传输方法无需设置Flash存储器。在所述屏体模组100中不再设置Flash存储器,减少了Flash存储器在所述屏体模组100中占用的物理空间。
本实施例中,提供的所述方法可以将所述Mura补偿数据生成所述特征补偿数据,并直接存储在所述数据驱动电路200中。所述方法减少了所述特征补偿数据的传输过程中的误码。所述方法不用在所述屏体模组100上再额外的设置Flash存储器,减少数据传输环节,提高数据传输效率,同时降低了所述显示面板10的设计成本。
[0079] 在一个实施例中,还包括:
[0080] S400’,当所述屏体模组100进行数据补偿时,所述数据驱动电路200将存储于所述第二存储器220的所述特征补偿数据传输至所述第一存储器210;
[0081] S500’,所述数据驱动电路200解码所述特征补偿数据完成对所述屏体模组100的数据补偿。
[0082] 本实施例中,可以结合图3,可看到所述特征补偿数据的流向。在没有对所述屏体模组100进行补偿时,所述特征补偿数据是存储在所述第二存储器220的。当需要对所述屏体模组100进行数据补偿时,所述数据驱动电路200将所述特征补偿数据传输至所述第一存储器210。进一步对所述特征补偿数据进行解码,将解码后的所述Mura补偿数据对所述屏体模组100进行补偿操作。
[0083] 请参阅图4和图5,一种显示面板10包括屏体模组100和数据驱动电路200。
[0084] 所述阵列基底100包括依次层叠设置的基底、像素阵列控制电路和电致发光二极管。
[0085] 所述数据驱动电路200与所述屏体模组100电连接。所述数据驱动电路200包括第一存储器210和第二存储器220。所述第一存储器210为随机存储器,所述第二存储器220为只读存储器。
[0086] 所述数据驱动电路200用于获取特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据。所述数据驱动电路200还用于将所述特征补偿数据传输至所述第一存储器210。所述数据驱动电路200还用于将存储于所述第一存储器210的所述特征补偿数据传输至所述第二存储器220。当所述屏体模组100进行数据补偿时,所述数据驱动电路200还用于将存储于所述第二存储器220的所述特征补偿数据传输至所述第一存储器210。所述数据驱动电路200还用于解码所述特征补偿数据完成对所述屏体模组100的数据补偿。
[0087] 本实施例中,提供所述显示面板10的各个结构的选择以及各个结构之间的数据传输方法可以参照上述的所述补偿数据传输方法,在此不再赘述。
[0088] 在一个实施例中,所述数据驱动电路200还包括第三存储器230,所述第三存储器230为先进先出存储器。
[0089] 所述数据驱动电路200用于获取特征补偿数据,所述特征补偿数据为对所述补偿数据进行压缩后生成的具有特征标记的数据。所述数据驱动电路200还用于将所述特征补偿数据传输至所述第三存储器230。所述数据驱动电路200还用于将存储于所述第三存储器230的所述特征补偿数据传输至所述第二存储器220。当所述屏体模组100进行数据补偿时,所述数据驱动电路200还用于将存储于所述第二存储器220的所述特征补偿数据传输至所述第一存储器210。所述数据驱动电路200还用于解码所述特征补偿数据完成对所述屏体模组100的数据补偿。
[0090] 本实施例中,所述数据驱动电路200还包括第三存储器230。本实施例中提供所述显示面板10的各个结构的选择以及各个结构之间的数据传输方法可以参照上述的所述补偿数据传输方法,在此不再赘述。
[0091] 请参阅图4,在一个实施例中,所述显示面板10还包括:柔性电路板300。
[0092] 本实施例中,所述柔性电路板300与所述数据驱动电路200电连接。所述数据驱动电路200可以印刷设置在所述柔性电路板300的一个面上。所述显示面板10为非柔性的显示面板。所述屏体模组100中的基底101为硬质材料。所述数据驱动电路200和所述柔性电路板300内部的具体结构可以根据本领域合技术人员进行设置。
[0093] 请参阅图5,在一个实施例中,所述显示面板10还包括柔性电路板300和覆晶薄膜400。
[0094] 所述覆晶薄膜400(Chip On Flex或者Chip On Film,简称COF)是一种可以将数据驱动电路固定于柔性线路板上的晶粒软膜封装薄膜。所述覆晶薄膜400可以运用软质(柔性)附加电路板作封装芯片载体将芯片与软性(柔性)基板电路接合。
[0095] 本实施例中的所述显示面板10为柔性的显示面板。所述覆晶薄膜400与所述屏体模组100和所述数据驱动电路200分别电连接。所述柔性电路板300与所述覆晶薄膜400电连接。所述数据驱动电路200通过所述覆晶薄膜400与所述柔性电路板300贴合(固定连接)。
[0096] 请参阅图6,在一个实施例中,所述阵列基底100包括依次层叠设置的基底101、像素阵列控制电路102和电致发光二极管103。
[0097] 所述基底101可以采用玻璃基底、柔性基底或者基底,在此不作限定。在一个实施例中,所述基底101为柔性基底,所述基底101可以沿着某个界线进行翻折,将不作为像素显示的部分翻折至所述显示面板10的背面。所述基底101能够沿着某个界线进行翻折。
[0098] 所述像素阵列控制电路102设置于所述基底101的表面。所述像素阵列控制电路102可以包括一个或多个薄膜晶体管(Thin Film Transistor,简称TFT)和电容。
[0099] 所述电致发光二极管103设置于所述像素阵列控制电路102远离所述基底101的表面。所述电致发光二极管103与所述像素阵列控制电路102电连接。所述电致发光二极管103可以选自有机发光二极管(Organic Light-Emitting Diode,简称OLED)或微型发光二极管(Micro LED)等电致发光器件。
[0100] 本实施例中,所述阵列基底100包括所述基底101、所述像素阵列控制电路102和所述电致发光二极管103。所述阵列基底100可以是柔性显示模组也可以非柔性显示模组。
[0101] 在一个实施例中,提供一种显示装置,包括上述任一项所述的显示面板。
[0102] 本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
[0103] 以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
[0104] 以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈