序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
181 用于保护数据流无损传输的方法和设备 CN01806623.2 2001-12-14 CN1418406A 2003-05-14 A·A·M·L·布吕克尔斯; A·J·里恩伯格; B·范斯特恩布鲁格; M·S·E·范纽温霍文
用于对输入数字信号进行编码以便进行无损传输的方法和设备(10)包括用于计算输入数字信号的校验和的第一计算装置(12)。该设备中还包含用于无损编码以形成编码数字数据分组的编码装置(11),以及把相关的校验和添加到编码分组中以构成编码信号的合成装置(13)。与之相关的是对编码信号进行译码的方法和设备(20),包含用于接收编码信号并且提取编码分组和相关校验和的提取装置(21),用于对编码分组译码以形成包含输入数字信号的已译码的分组的译码装置(22),用于为已译码的分组计算校验和的第二计算装置(23),以及在计算得到的校验和与提取的校验和相对应时输出已译码的分组作为输出信号的输出装置(24、25)。
182 包括结合多维调制的乘积码的数字传输系统与方法 CN97126056.7 1997-12-10 CN1108665C 2003-05-14 A·曹莱; D·吉尔内拉
数字传输系统将系统卷积码加到输入数据,以通过添加包括奇偶校验码位的冗余数据来产生带有网格封包的分组乘积码。然后,如此编码的数据被分配给经过多维数字调制的符号。在接收器端,解码装置执行沿两条路级联地实现的迭代解码,其方法是:计算多维数字调制的各子集的硬判决可靠度、以便产生软判决。本发明还涉及在这样的系统中实现的数据保护方法。用途:有线电视卫星电视的数字传输。地面数据广播系统或在电话线上传输的系统。
183 级联式信道编码的方法和设备 CN00817674.4 2000-12-21 CN1413385A 2003-04-23 阿洛克·K·古普塔
一种使用一个外部Reel-Solomon误差和擦除连接码和一个短最大似然可解码内部码例如一个Viterbi码的级联编码方案。该内部码的速率m/m+1与外部Reel-Solomon码的符号侧m匹配。此级联信道编码技术很好地适用于小的或可变尺寸分组数据传输系统。该技术也能适用于一个连续模式数据传输系统。本发明能够有利地完成级联信道编码而不需要符号交织器。此外,本发明在实施中是简单的,因此比现有技术方案使用小得多的空间和功率。本发明不但不需要外部码与内部码之间的符号交织器,而且还显著地减少内部码Viterbi解码器的实施复杂性。本发明的一个实施例包括一个具有利用格构尾位从短约束长度卷积代码中导得的短长度码的内部码和一个包括4个4状态Viterbi解码器并且具有相应的短最大长度的解码器。该内部码优选地包括从4状态(即约束长度3)、不系统的、压缩和不压缩卷积码中导得的短块码。
184 在具有链接纠错码的磁性记录通道中不平衡保护编码的方法和设备 CN01801821.1 2001-06-26 CN1383617A 2002-12-04 B·鲁布
发明提供一种对数据字编码的编码器和方法,它将至少一个数据字的映射到一个纠错码(ECC)代码字。由多个被边界分割开的多位ECC符号定义ECC代码字。根据位模式与边界的相对位置,限制位模式不出现在ECC代码字中。
185 采用纠错码的数据处理方法和采用该方法的设备 CN01143559.3 2001-12-12 CN1359103A 2002-07-17 小竹晃一; 石泽良之; 小岛正
发明提供一种采用纠错码的数据处理方法和采用该方法的设备。其中,当为存储器(2)中存储的数据生成并添加纠错码时,即使该存储器(2)上的数据中出现错误,仍可消除该错误的负面影响。在本发明中,当在存储器(2)中存储数据时,事先利用另一个存储器(1),例如SRAM,生成纠错码PI。把纠错码PI和数据一起写入到存储器(2)中。当存储16个区段的数据和PI后,为数据和PI生成并添加纠错码PO。当从存储器(2)读出该数据时,每次读出一个PI系列进行一次PI校正处理。这使得即使在存储器(2)上该数据被破坏(或出现错误)时仍有可能恢复原始数据。
186 数字处理系统的纠错装置和方法 CN97104686.7 1997-08-05 CN1087084C 2002-07-03 李胤雨
一种数字处理系统的错误纠正装置和方法。该错误纠正装置包括:解调器,解调通道数据成为源数据并且在解调出现错误时产生出错标志;同步检测器,接收来自于解调器的出错标志和解调数据,并且检测出同步信号以按可纠错的编码单元区分数据;第一解码器,由所述同步信号以行为单元解码所述解调数据和出错标志以纠正错误和疑符;第二解码器,由所述同步信号以列为单元解码所述解调数据和出错标志以纠正错误和疑符。
187 数据存储装置 CN96104159.5 1996-03-29 CN1082765C 2002-04-10 佐藤真史; 藤井省造
能高效率地使用通用DRAM作为数字数据的差错订正和修改处理时的存储器的数据存储装置。由DADM、DRAM存取部、和差错订正电路构成。被输入的数字数据首先在差错订正电路中进行差错订正处理,被赋于差错订正处理结果后被送给DRAM存取部。而后由DRAM存取部以页面方式对DRAM进行存取操作并加以存储。
188 从电影胶片上读取光学数据的装置以及所用的光源 CN95103208.9 1995-02-23 CN1079976C 2002-02-27 稻留洁; 齐藤悦朗; 錧胜一
一种在其至少一个音带上记录有数字音频数据的电影胶片。这种数字音频数据包括多个字节的数据,其每一字节有8位数据。音频数据每个字节的每个位,沿胶片运行方向上记录在胶片的音带中、而且每个字节并排地沿垂直于胶片运行方向的方向排列,以形成一个压缩处理。C1奇偶数据附加在每个这种压缩处理块中,而C2奇偶数据附加在多个压缩处理块的预定间隔之后。错误较正可以利用每个压缩处理块的C1和C2奇偶数据并在多个压缩块的预定间隔处来实现。
189 纠错装置 CN00135313.6 2000-10-24 CN1308414A 2001-08-15 大山达史; 有坂通; 山内英树
纠错电路6设置有对存储在缓冲存储器5内的积代码成组化了的PI系列行代码进行纠错的第一纠错运算电路9和对PO系列行代码进行纠错的第二纠错运算电路10。第一纠错运算电路纠正完的数据被传送到第二纠错运算电路10的第二误码计算电路13,第二误码计算电路13设置有存储误码计算过程的经过的存储元件13bn,并在输入纠正过的PI系列行数据时从存储元件13bn中读出对应的数据并进行误码运算,然后把该值写入到存储在存储元件13bn内的旧的数据上。
190 用于循环纠错码的物理地址恢复设备、系统和方法 CN99802053.2 1999-01-08 CN1288542A 2001-03-21 P·I·瓦西列夫
发明涉及一种提供改进型媒体码字的设备和方法,该设备和方法能够区分不可纠正数据差错和不正确地址差错,并且允许从回读数据中恢复地址。根据本发明的一个实施例,提供了一种产生奇偶性的方法,该方法接收表示地址和数据的序列。用一组乘数码元(216)乘以所述地址序列,以产生由乘积码元组成的第一序列。在产生第一奇偶序列(211)之前,将第一部分与数据序列相加,然后直接将第二部分与第一奇偶序列相加,以产生最终的奇偶序列(215)。提供了一种从回读数据中产生校正子的相应方法。提供了包含本发明方法的系统和设备。
191 用于高密度光盘的纠错方法 CN00120437.8 2000-07-07 CN1280369A 2001-01-17 沈载晟; 金明准; 朴仁植
提供一种适用于高密度光盘的纠错方法。具有以下步骤:通过把内层奇偶校验方向上的纠错信息分成x段,以得到多个内层奇偶校验信息块;通过为分段生成的每一个PI信息块生成e字节PI,并在PI方向上添加这些PI;以及在有多个PI的纠错信息块的PO方向上,生成f字节外层奇偶校验PO,并在PO方向上添加这些PO。本发明的纠错方法维持了与现有DVD相似级别的奇偶校验信号冗余度,而且增强了纠错能
192 选择串接码内循环冗余校验生成器的系统和方法 CN98808534.8 1998-08-24 CN1276930A 2000-12-13 J·M·施泰因
一种用于选择循环冗余校验(CRC)多项式(或CRC生成器)的方法和装置利用了包含CRC码和卷积码的串接码。根据给定长度L下所有可能CRC多项式计算的距离谱选择CRC生成器(118)。距离谱包含在各种权重(或Hamming距离)下的路径数(或码字)列表。这些路径代表从全零发送序列(或零状态)分歧并又合并回零状态的误码信息序列I(x)。路径由CRC生成器校验。如果CRC校验通过,表明CRC校验未检测到误码信息序列,则计算该路径权重并更新该CRC多项式的距离谱。否则,如果CRC校验未通过,则忽略该路径。选择最小距离dmin最大的CRC生成器。
193 按需迭代解码 CN99101380.8 1999-01-26 CN1237045A 1999-12-01 卡勒·鲁西; 思德·奥恩·姆塔巴; 马格努思·山德尔; 鲍尔·埃德瓦·斯乔西; 斯蒂芬·特恩·布林克; 阎冉红
提供了信号迭代解码的设备和方法。设备包括信号迭代解码所需的中心资源池中的资源。该中心资源池可以进行多个迭代解码过程,根据请求和可用资源,每个过程被配置一个信号处理单元。
194 系统收缩卷积编码方法 CN98103313.X 1998-06-25 CN1216418A 1999-05-12 金龟
发明公开了一种具有非系统卷积编码器的数字通信系统的卷积编码方法。在该方法中,在输入信息字时把第一至n卷积码生成多项式与信息多项式相乘得到第一至第n分组码字,把第一至第n分组码字的一个转换成系统码字,得到与该系统码字对应的新的信息码字。通过在非系统卷积编码器中对新的信息码编码来生成卷积码。
195 数字处理系统的纠错装置和方法 CN97104686.7 1997-08-05 CN1173668A 1998-02-18 李胤雨
一种数字处理系统的错误纠正装置和方法。该错误纠正装置包括:解调器,解调通道数据成为源数据并且在解调出现错误时产生出错标志;同步检测器,接收来自于解调器的出错标志和解调数据,并且检测出同步信号以按可纠错的编码单元区分数据;第一解码器,由所述同步信号以行为单元解码所述解调数据和出错标志以纠正错误和擦除;第二解码器,由所述同步信号以列为单元解码所述解调数据和出错标志以纠正错误和擦除。
196 生成及记录纠错合计符号用的数据处理方法及装置 CN96190326.0 1996-04-08 CN1150859A 1997-05-28 小岛正; 平山康一; 福岛能久; 弓场隆司
发明为了适应半导体及记录和传输技术的进步,在保持冗余率恒定不变的条件下增大里德·所罗纠错合计符号整体大小,提高纠错能。不采取现有那样的针对(M+N)字节的信息数据构成(M+PO)×(N+PI)字节的里德·所罗门纠错合计符号块,为了针对(K×M×N)字节的信息数据构成(K×(M+1)×(N+P))字节的里德·所罗门纠错合计符号块(A、B、C),在令K为可变的条件下使里德·所罗门纠错合计符号块整体可变,从而能够在不增大冗余率的条件下使纠错能力大致与K成比例地变化。
197 数据存储装置 CN96104159.5 1996-03-29 CN1138272A 1996-12-18 佐藤真史; 藤井省造
能高效率地使用通用DRAM作为数字数据的差错订正和修改处理时的存储器的数据存储装置。由DADM、DRAM存取部、和差错订正电路构成。被输入的数字数据首先在差错订正电路中进行差错订正处理,被赋于差错订正处理结果后被送给DRAM存取部。而后由DRAM存取部以页面方式对DRAM进行存取操作并加以存储。
198 用在信道编码器和译码器中的高性能差错控制编码 CN94118003.4 1994-09-10 CN1128917A 1996-08-14 卡莱恩·甘尼珊; 库马·斯瓦米纳塞恩; 普拉海特·格普塔; 普·维杰伊·库马
提供一种用在低位速率的编码器中的改进的差错控制编码系统,以便在有数字单元式信道的典型传输误差的情况下改进其工作性能。差错控制编码系统利用了使这些代码适应衰减信道的非线性编码(NBC)以便给压缩的半速率语音数据提供优良差错保护。
199 从电影胶片上读取光学数据的装置以及所用的光源 CN95103208.9 1995-02-23 CN1115465A 1996-01-24 稻留洁; 齐藤悦朗; 舘胜一
一种在其至少一个音带上记录有数字音频数据的电影胶片。这种数字音频数据包括多个字节的数据,其每一字节有8位数据。音频数据每个字节的每个位,沿胶片运行方向上记录在胶片的音带中、而且每个字节并排地沿垂直于胶片运行方向的方向排列,以形成一个压缩处理。C1奇偶数据附加在每个这种压缩处理块中,而C2奇偶数据附加在多个压缩处理块的预定间隔之后,错误校正可以利用每个压缩处理块的C1和C2奇偶数据并在多个压缩块的预定间隔处来实现。
200 错误校正电路 CN89106740.X 1989-09-01 CN1012400B 1991-04-17 吉田英夫; 小林庆男; 池谷豊; 上條光宏; 河端尔
根据本发明,时序电路由里德-所罗码时序电路和循环冗余码编码时序电路的并联电路构成,按照运算模式某一方进行工作,只要附加循环冗余码计算所需的最小限度电路,就能通过循环冗余码检测出错误,并且,由于与里德-所罗门码的译码并行执行循环冗余码的计算处理,所以可以得到能以高速进行区段单位校正的错误校正电路。
QQ群二维码
意见反馈