21 |
调压器的非线性控制 |
CN201410267108.7 |
2014-03-14 |
CN104181967A |
2014-12-03 |
E·A·伯顿; G·施罗姆; M·W·罗杰斯; A·利亚霍夫; R·S·文纳姆; J·P·道格拉斯; F·帕耶; J·K·霍奇森; D·W·凯斯林; C·K·唐; N·拉古拉曼; N·纳塔拉詹; S·萨曼; G·L·贾诺普洛斯 |
本发明涉及调压器的非线性控制。描述了一种装置,该装置具有用于管理在调压器的输出处的电源下降的非线性控制设备。所述装置包括:用于耦合到负载的第一电感器;耦合到所述第一电感器、并用于耦合到所述负载的电容器;耦合到所述第一电感器的第一高侧开关;耦合到所述第一电感器的第一低侧开关;用于控制何时接通和断开所述第一高侧开关和所述第一低侧开关的桥控制器;以及非线性控制(NLC)单元,其用于监控所述负载上的输出电压,并且当在所述负载上检测到电压下降时,使得所述桥控制器接通所述第一高侧开关并且断开所述第一低侧开关。 |
22 |
调压器的电流平衡、电流传感器和相位平衡的装置和方法 |
CN201410267109.1 |
2014-03-14 |
CN104113212A |
2014-10-22 |
G·施罗姆; J·K·霍奇森; A·利亚霍夫; C·K·唐; N·拉古拉曼; N·纳塔拉詹; F·帕耶; S·萨曼; R·S·文纳姆; E·A·伯顿; M·W·罗杰斯; J·P·道格拉斯; D·W·凯斯林; G·L·贾诺普洛斯 |
本发明涉及调压器的电流平衡、电流传感器和相位平衡的装置和方法。描述的是电流平衡、电流感测和相位平衡、消除偏移、使用二进制编码输入(无需二进制至温度计解码器)的单调输出的数字至模拟电流变换器,用于调压器(VR)的补偿器等等的装置和方法。在一个实例中,装置包括:多个耦接至电容器和负载的电感器;多个电桥,每一个电桥均耦接至来自多个电感器的相应的电感器;以及多个电流传感器,每个电流传感器耦接至电桥,用来感测流经电桥的晶体管的电流。 |
23 |
数模转换器中的时钟信号误差校正 |
CN201410099136.2 |
2014-03-17 |
CN104052479A |
2014-09-17 |
B·谢佛; 雷平荣; 何秋荣 |
本发明涉及数模转换器中的时钟信号误差校正。在一个实施例中,本文公开一种数模转换器(DAC),所述数模转换器包括用于时钟的校正电路,所述时钟包括差分时钟。误差校正可借助于复制品单元来在DAC核心内发生,所述复制品单元大致上与转换单元类似。所述复制品单元可被配置来将反馈信号提供至时钟接收器,所述反馈信号具有用于校正时钟信号的信息,而不是将所述复制品单元的输出作用于所转换的信号。所述反馈信号可操作以校正如在所述DAC核心处所测量的例如工作循环和交叉点中的误差。 |
24 |
用于具有非易失性存储器的数字模拟信号转换器的读取及写入接口通信协议 |
CN200880011818.6 |
2008-04-10 |
CN101657971B |
2014-09-17 |
托马斯·尤博克·李; 乔纳森·杰克逊; 约翰·奥斯丁; 安德鲁·斯旺埃克; 扬·约纳 |
本发明揭示一种例如数字模拟转换器(DAC)装置的混合信号装置,其具有存取易失性及/或非易失性存储器且每当所述混合信号装置通电时允许预编程的输出电压的串行接口通信协议。然而,不同于常规DAC装置,具有非易失性存储器的DAC装置可需要用于有效地操作所述DAC装置及系统主控制器单元(MCU)之间的通信的专用接口通信协议。提供不违背标准串行总线通信协议的接口通信协议以用于在所述DAC装置的所述易失性与非易失性存储器之间进行通信,使得所述MCU可存取所述DAC装置的存储器(非易失性及/或易失性存储器)。 |
25 |
使用可变数模转换器(DAC)采样率的干扰降低 |
CN201080029822.2 |
2010-06-24 |
CN102474265B |
2014-08-13 |
H·萨姆帕斯; C·赫伦斯坦恩; J·H·林; T·A·卡多斯; T·D·马拉 |
描述了一种用于降低干扰的方法。为数模转换器(DAC)选择采样频率以使得DAC输出信号内的镜像不与一个或更多个接收机相干扰。调节被提供至DAC的输入信号的采样率以匹配该DAC的采样频率。 |
26 |
一种电平转换电路及数模转换器 |
CN201410152918.8 |
2014-04-16 |
CN103944554A |
2014-07-23 |
周立人; 熊俊 |
一种电平转换电路及数模转换器,能够实现输出电压最小值大于0。该电路中,第一场效应管和第二场效应管的源极连接第一直流电源;第一场效应管的漏极、第二场效应管的栅极和第一电容的一极相连;第一电容的另一极和反相器的输入端相连后的接线端作为数字信号输入端;第一场效应管的栅极、第二场效应管的漏极、第三场效应管的源极、第五场效应管的源极和第二电容的一极相连;第二电容的另一极、第四场效应管的源极和反相器的输出端相连;反相器的电源端连接第二直流电源;第六场效应管的源极连接第三直流电源;第三场效应管、第四场效应管的漏极和第六场效应管的栅极相连;第五场效应管和第六场效应管的漏极相连后的接线端作为模拟信号输出端。 |
27 |
用以数模转换的集成电路装置 |
CN200980101159.X |
2009-01-14 |
CN101889397B |
2014-07-16 |
托马斯·尤博克·李; 扬·约纳; 菲利普·吉梅尔; 蒂姆·舍曼; 乔纳森·杰克逊; 约翰·奥斯丁 |
一种混合信号集成电路装置(例如,数/模转换器(DAC))具有串行接口通信协议,其存取易失性和/或非易失性存储器且每当所述混合信号装置加电时允许预编程的输出电压。然而,不同于常规DAC,具有非易失性存储器的DAC可能需要特殊接口通信协议以用于所述DAC的有效操作和系统主控制器单元(MCU)之间的通信。提供不违反标准串行总线通信协议的接口通信协议用于所述DAC的所述易失性与非易失性存储器之间的通信,使得所述MCU可存取所述DAC存储器(非易失性和/或易失性存储器)。所述混合信号集成电路装置具有用户可编程地址。 |
28 |
用于射频(RF)发射器的高效输出级放大 |
CN201310753048.5 |
2013-12-31 |
CN103916096A |
2014-07-09 |
拉蒙·戈麦斯; 马西莫·布兰多利尼; 吴江枫 |
本发明涉及用于射频(RF)发射器的高效输出级放大。提供了高功效发射器输出级的设计。在实施方式中,输入信号的概率密度函数(PDF)被分成多个区域,并且根据它们落入了哪个PDF区域来处理该输入信号的样本。PDF可以在对应于落入预定振幅范围内的输入信号的样本的内部区域与对应于在预定振幅范围外的输入信号的样本的外部区域之间被划分。落在内部区域中的输入信号的样本由A类偏置放大器来处理,落在外部区域中的输入信号的样本由B类偏置放大器来处理。根据实施方式的输出级设计能够被实施为功率放大器或者功率数模转换器(DAC)。 |
29 |
用于提供RF输出信号的RF-DAC单元和方法 |
CN201310757025.1 |
2013-12-12 |
CN103873062A |
2014-06-18 |
K·杜夫雷内; H·普雷特尔; P·奥斯曼 |
本公开涉及用于提供RF输出信号的RF-DAC单元和方法,其中所述RF-DAC单元被配置成基于基带信号、第一信号和第二信号生成RF输出信号。第一信号具有第一占空比并且在第一预定义幅值之间切换,以及第二信号具有比第一占空比小的第二占空比并且在第二预定义幅值之间切换。 |
30 |
线性增强电路、∑ΔA/D转换器、以及接收装置 |
CN201010237370.9 |
2010-07-23 |
CN101989860B |
2014-06-11 |
松本智宏 |
本发明公开了一种线性增强电路,其包括:第一移位量创建块,按照n比特A/D转换器的之前紧接的输出码来创建第一移位量;第一移位电路,依据已经提供的第一移位量来对输入码数据进行比特移位,第一移位电路还输出比特移位后的输入码数据;寄存器,存储第一移位电路的输出,以便向第一移位电路输出存储的数据作为输入码数据,由此连同第一移位电路形成环形电路,寄存器还输出存储的码数据作为第二移位量;以及第二移位电路,依据已经提供的第二移位量对A/D转换器的输出码进行比特移位,第二移位电路还将比特移位后的输出码输出至n比特D/A转换器。 |
31 |
射频信号调制方法、数字至射频转换器模块及射频发射器 |
CN201310291283.5 |
2013-07-11 |
CN103546171A |
2014-01-29 |
王华; 梁正柏 |
本发明公开一种射频信号调制方法、数字至射频转换器模块以及射频发射器。射频信号调制方法,用于数字至射频转换器,包括:至少部分基于至少一个对应于将被调制的射频信号的带宽的参数以及参数组中的至少一个,决定所需的数字控制字切换频率值,所述参数组包括:至少一个对应于将被调制的所述射频信号的射频信道频率的参数,以及至少一个对应于将被调制的所述射频信号的功率电平的参数;根据所需的数字控制字切换频率值动态地配置至少一个数字控制模块以输出至少一个数字控制字信号;以及根据至少一个数字控制模块输出的所述至少一个数字控制字信号调制所述射频信号。本发明所公开的射频信号调制方法,可以减少应用敏感频段中DAC图像的存在。 |
32 |
同相-正交失配校准和方法 |
CN201310086223.X |
2008-12-15 |
CN103209149A |
2013-07-17 |
奥亚斯·M·乔克西; 弗雷德里克·博苏 |
本发明涉及同相-正交失配校准和方法。本发明提供用于减少在通信发射器或接收器的同相(I)与正交(Q)信道之间的失配的技术。在一示范性实施例中,施加单独的电压以偏置所述I信道的混频器与所述Q信道的混频器中的晶体管的栅极或整体。在另一示范性实施例中,施加单独的电压以偏置与每一信道相关联的跨阻抗放大器的共模参考电压。本发明进一步提供用于导出偏电压以最小化所接收或所发射信号中的所测得残余边带或优化所述所接收或所发射信号的其它参数的技术。本发明还揭示用于使用双向和单向电流数/模转换器(DAC)来产生单独的偏电压的技术。 |
33 |
D/A变换装置、外围装置及PLC |
CN201080069318.5 |
2010-09-28 |
CN103125074A |
2013-05-29 |
大西厚子; 久保田善幸 |
本发明中的D/A变换装置的特征在于,具有:波形数据列存储单元,其存储由多个数字值构成的波形数据列;波形输出形式数据存储单元,其对用于指定波形输出周期的波形输出形式数据进行存储;数字值输出单元,其每隔所述波形输出周期,从所述波形数据列存储单元依次读取所述数字值并输出所述数字值;以及D/A变换单元,其将所述数字值输出单元输出的所述数字值变换为模拟数据值。 |
34 |
用于信号处理的连续逼近式乘除法电路及其信号处理方法 |
CN201210440948.X |
2012-11-02 |
CN102945147A |
2013-02-27 |
杨大勇 |
本发明提出一种用于信号处理的连续逼近式乘除法电路及其信号处理方法,连续逼近式乘除法电路包含一数字模拟转换器、一第一计数器、一第二计数器、一振荡电路及一控制逻辑电路。数字模拟转换器依据一输入信号的数值及一第一信号产生乘除法电路的一输出信号。第一计数器依据一频率信号及输入信号的工作周期产生第一信号。第二计数器依据频率信号及输入信号的信号周期产生一第二信号。振荡电路依据一第三信号产生频率信号。控制逻辑电路依据第二信号及一常数产生第三信号。第一信号相关于输入信号的工作周期。第二信号相关于输入信号的信号周期。 |
35 |
传输电路、超声探头和超声图像显示设备 |
CN201210057930.1 |
2012-02-27 |
CN102681590A |
2012-09-19 |
雨宫慎一; B·海德; N·K·劳; K·森达雷桑; T·哈沃尔斯罗德 |
提供一种供包括超声换能器的超声探头使用的传输电路。传输电路包括:高电压电流DAC,配置成输出发送和接收超声波的超声换能器的驱动电流;以及波形发生器,配置成以预定定时将控制信号从高电压电流DAC输出到高电压电流DAC。控制信号配置成输出具有预期幅值的驱动电流。 |
36 |
带通数模转换器的方法和装置 |
CN201080043859.0 |
2010-09-20 |
CN102549928A |
2012-07-04 |
B·帕特罗维克 |
提供使用高效结构将数字信号转换为模拟信号的装置的系统和方法,所述高效结构通过提供用于取消否则会产生的图像的装置而减少所需滤波器的数量。通过调整系统中的三个参数,可以选择是否产生上边带、下边带以及其中从系统输出的包络倾斜到哪个方向。 |
37 |
使用可变数模转换器(DAC)采样率的干扰降低 |
CN201080029822.2 |
2010-06-24 |
CN102474265A |
2012-05-23 |
H·萨姆帕斯; C·赫伦斯坦恩; J·H·林; T·A·卡多斯; T·D·马拉 |
描述了一种用于降低干扰的方法。为数模转换器(DAC)选择采样频率以使得DAC输出信号内的镜像不与一个或更多个接收机相干扰。调节被提供至DAC的输入信号的采样率以匹配该DAC的采样频率。 |
38 |
电气及/或电子电路的配置方法和装置 |
CN201110350352.6 |
2011-11-08 |
CN102468819A |
2012-05-23 |
莫歇·多米尼克 |
一种配置电子电路(100)的方法包含数个具有一相同型态的特徵数的功能方块,且所述特徵量的值互成比例。功能方块是由一相似型态的至少一电气组件(102a-102d,104a-104d)的手段,及连接手段(106a-106d,108a-108d,110a-110d)所构成,是根据不同的连接配置连接所述电气组件到另一个电气组件及/或电路的其余部分,至少包含下列步骤:针对一组连接配置中的每一个测试过的电子电路,量测其参数的值;从测试过的耦合配置中选择一个,使所选择的配置方式的量测数值对应的至少一对功能方块的特徵数的数值差异是最小的;以及根据所选的配置定位所述连接手段。 |
39 |
减少数模转换器电压内插放大器输入差分对的方法和装置 |
CN201010282647.X |
2010-09-14 |
CN102403966A |
2012-04-04 |
赵建华; 杨健 |
本发明提供减少数模转换器电压内插放大器输入差分对的方法和装置。对于在数模转换器架构中所使用的电压内插放大器,所述电压内插放大器所需的输入差分对的数量可被减少为使得N位电压内插放大器包括N+1个通过电阻衰减网络连接的输入差分对,以提供二进制加权的有效跨导。对比于常规电压内插放大器设计,输入差分对的数量和电路所消耗的功率被显著地减少和降低,从而创造出节省面积与能耗的电压内插放大器。 |
40 |
数字模拟变换电路及显示驱动器 |
CN201110221243.4 |
2011-07-29 |
CN102347002A |
2012-02-08 |
土弘 |
提供一种数字模拟变换电路及显示驱动器,提供具有可抑制CMOS化的开关的个数、抑制未CMOS化的开关的栅极宽度增加、抑制面积增加、具有较大选择电压范围的解码器的数字模拟变换器、数据驱动器、显示装置。 |