1 |
用于休眠模式无线电的低功率定时的系统和方法 |
CN201310063181.8 |
2013-02-28 |
CN103296968B |
2017-12-26 |
A·拍迪玛丽; D·格里菲思; A·王 |
本发明涉及用于休眠模式无线电的低功率定时的系统和方法。公开了休眠模式无线电的低功率定时的系统和方法。在示例实施例中,晶体振荡器有目的地失谐,从而获得较低的功率消耗,然后使用高频晶体振荡器同步。在替换实施例中,RC振荡器中的比较器的输入失调电压被抵消,其允许当被调谐到高频晶体时的低功率操作和高准确度性能。较低功率比较器可以与较高输入失调电压一起使用,但是仍然获得较高的准确度。该RC电路在输出的反向相位上来回切换,抵消比较器的输入端上的失调电压。 |
2 |
电流输出控制装置及方法、数字控制振荡装置、数字锁相环、频率合成器及数字频率锁定环 |
CN201310222904.4 |
2013-06-06 |
CN103475364B |
2017-12-15 |
川添卓 |
一种电流输出控制装置,具备:电流单元排列部(200),具有多个电流单元(1~16),这些电流单元在第1端子(电流源)和第2端子(接地)之间分别并联连接,通过导通动作连接第1端子和第2端子,使流入第1端子和第2端子之间的控制电流(Ic)增加;以及代码转换部(解码器100),该代码转换部按照从外部输入的代码的变化,生成对电流单元(1~16)的导通截止进行控制的信号(行代码、列代码),并向电流单元排列部(200)输入,以便使连接第1端子和第2端子的电流单元(1~16)的数量变化。按照输入代码的变化,使输出的控制电流的电流值单调增加或单调减少,从而避免使用该控制电流控制振荡频率的DCO等的波动特性恶化。 |
3 |
温度补偿微机电振荡器 |
CN201410095280.9 |
2014-03-14 |
CN104811186B |
2017-11-28 |
谢水源; 李炘纮 |
一种温度补偿微机电振荡器。此温度补偿微机电振荡器包含微机电(Micro Electro Mechanical Systems;MEMS)振荡子组、加热器、连接体以及控制器。微机电振荡子组包含第一微机电振荡子以及第二微机电振荡子。第一微机电振荡子是用以输出主要振荡频率。第二微机电振荡子是用以根据第二微机电振荡子的温度来输出辅助振荡频率。加热器是用以提高微机电振荡子组的温度。连接体是连接于加热器以及微机电振荡子组之间,以将加热器的热能传送至微机电振荡子组,且电性隔离加热器与微机电振荡子组。控制器是用以根据主要振荡频率与辅助振荡频率间的差值来控制加热器。 |
4 |
电子可携式装置根据从主机装置提取出的时钟频率进行数据处理的方法 |
CN201410528573.1 |
2014-10-08 |
CN104516397B |
2017-11-24 |
易育圣; 黄鼎钧; 张原熏 |
本发明公开一种第一电子装置根据一第二电子装置所传送的信息处理数据的方法,包括接收从该第二电子装置传来的第一信号;根据该第一信号提取出第一时钟频率;根据该第一时钟频率调整一振荡器,藉此该振荡器产生出第二时钟频率;以及选择该第一时钟频率及该第二时钟频率两者的其中之一。在本发明的一实施例中,该第一电子装置可经由热插拔的方式连接至该第二电子装置。上述方法更可根据上述选择该第一时钟频率及该第二时钟频率两者的其中之一来处理来自于该第二电子装置所传送的数据流,或是根据上述选择该第一时钟频率及该第二时钟频率两者的其中之一来传送数据流至该第二电子装置。 |
5 |
数字内插器与内插方法 |
CN201510289337.3 |
2015-05-29 |
CN105281709B |
2017-11-21 |
M·布拉科 |
本发明涉及数字内插器,其包括在第一时钟频率(f1)上接收输入信号的输入(12),并且包括在第二时钟频率(f2)上提供内插信号的输出(18),该第二时钟频率(f2)大于第一时钟频率(f1)。内插器包括连接到输入(12)的微分器(20),连接到微分器输出(25)的内插器级(30),以及连接到输出(18)并连接到内插器级(30)的输出(39)的积分器(40)。 |
6 |
用于数字控制的振荡器的频率调谐和步控制的方法和设备 |
CN201310678169.8 |
2013-12-13 |
CN103944515B |
2017-11-17 |
R.阿尔梅德; D.阮 |
本文公开了一种可变叶电容器。根据本公开的一些实施例,可变叶电容器可包括具有耦合到第一差分节点的第一端子和耦合到第一共模节点的第二端子的第一交流耦合电容器、具有耦合到第二差分节点的第一端子和耦合到第二共模节点的第二端子的第二交流耦合电容器及具有偏置端子、耦合到第一共模节点的第一共模端子和耦合到第二共模节点的第二共模端子的变抗器,其中,变抗器的电容是基于从变抗器的第一共模端子到变抗器的偏置端子的电压并且基于从变抗器的第二共模端子到变抗器的偏置端子的电压。 |
7 |
用于振荡器自我修调校准的方法及装置 |
CN201210587567.4 |
2012-12-28 |
CN103187969B |
2017-11-17 |
约翰·R·特纳; 泰勒·戴格勒 |
本发明涉及用于振荡器自我修调校准的方法及装置。在一个总体方面,一种装置可包括配置用于基于参考振荡器信号产生参考振荡器计数值的参考振荡器计数器电路,以及配置用于基于目标振荡器信号产生目标振荡器计数值的目标振荡器计数器电路,其中目标振荡器信号具有作为对照参考振荡器信号的频率进行校准的对象的频率。所述装置可包括配置用于计算参考振荡器计数器值和目标振荡器计数器值之间的差的差分电路,以及配置用于仅基于来自差的位元值的一部分限定修调代码的累积电路。 |
8 |
一种带工艺和温度补偿的压控振荡器偏置电路 |
CN201710547869.1 |
2017-07-06 |
CN107332558A |
2017-11-07 |
段志奎; 于昕梅; 王兴波; 谭海曙; 朱珍; 陈建文; 樊耘; 王东 |
本发明公开了一种带工艺和温度补偿的压控振荡器偏置电路,包括由MOS管及其他元件组成的延迟环、温度补偿偏置电路以及工艺补偿偏置电路,所述工艺补偿偏置电路输入端输入控制电压,所述温度补偿偏置电路输出端以及工艺补偿偏置电路输出端均与延迟环输入端相连,所述工艺补偿偏置电路以及温度补偿偏置电路共同维持延迟环输入端电流恒定。本发明通过工艺补偿偏置电路以及温度补偿偏置电路同时控制延迟环输入端的电流,当延迟环输入端电流由于延迟环内MOS管受生产工艺或者温度影响而发生变化时,通过工艺补偿偏置电路以及温度补偿偏置电路输入端电流进行补偿,从而稳定延迟环输入端的电流电压大小。 |
9 |
振荡频率偏移侦测方法以及振荡频率偏移侦测电路 |
CN201310350351.0 |
2013-08-12 |
CN104378082B |
2017-11-07 |
黄铭崇; 刘兴龙 |
一种振荡频率偏移侦测方法及其电路,该方法包括:接收具有振荡频率的振荡信号;根据该振荡信号来产生自混合信号;对该自混合信号进行分频来产生下变频自混合信号;求出该下变频自混合信号的特定频率范围内具有最大能量的下变频自混合频率;以及至少根据该振荡频率以及该下变频自混合频率来计算该振荡频率的频率偏移量。 |
10 |
用于测量纳米共振器的共振频率的电路 |
CN201310367153.5 |
2013-08-21 |
CN103630741B |
2017-11-07 |
P.维拉尔 |
本发明涉及纳米共振器振荡器或NEMS(纳米机电系统)振荡器。提供了一种用于测量共振器(NMS)的振荡频率的电路,该电路包括将受控振荡器(VCO)的频率锁定于共振器的共振频率处的第一锁相反馈环(B1),此第一环(B1)包括第一相位比较器(CMPH1)。此外,提供第二反馈环(B2),其搜索并存储(MEM)在共振器和其放大电路由第一环锁定于共振处时由共振器和其放大电路引入的环相位移动。在操作阶段建立第三自振荡环(B3)。其将所述可控移相器的输出端直接链接至所述共振器的输入端。所述移相器接收由所述第二环存储的相位移动控制。 |
11 |
锁相环频率校准电路及方法 |
CN201310724463.8 |
2013-12-24 |
CN104734696B |
2017-11-03 |
刘瑞金; 张旭; 陶晶晶; 公心愿; 吕洁洁 |
本发明提供一种锁相环频率校准电路及方法。本发明锁相环频率校准电路,包括:定时器、计数器、控制模块、分频器和压控振荡器;压控振荡器的输出端与分频器的第一输入端连接,分频器的输出端与计数器的第一输入端连接,分频器的第二输入端、定时器的第一输入端、计数器的第二输入端分别与控制模块的第一输出端连接,计数器第三输入端和所述定时器的输出端连接,计数器的输出端与控制模块的第一输入端连接,参考时钟信号分别从定时器的第二输入端和控制模块的第二输入端输入,分频器对压控振荡器输出的时钟信号进行分频的时钟数目从控制模块的第三输入端输入。本发明从而减少了对压控振荡器的输出频率进行自动校准的时间。 |
12 |
无需重新锁定的快速频率变化的DLL校准方法 |
CN201710214287.1 |
2017-04-01 |
CN107302354A |
2017-10-27 |
穆罕默德·纳摩; 罗伯·阿伯特 |
一种延迟电路,其包含被配置为通过在输入信号上强加延迟值来输出输出信号的延迟线。延迟电路进一步包含运算单元,运算单元被配置为基于延迟代码为所述延迟值计算控制代码。延迟电路进一步包含延迟锁定回路(DLL),其被配置为基于时钟信号产生延迟代码。延迟电路进一步包含控制器,其被配置为当时钟信号以第一频率运行时,暂停所述DLL;当所述DLL暂停时,基于第二频率设置DLL运行;及当时钟信号以第二频率运行时,恢复DLL的操作而无需重锁DLL。本发明实施例涉及无需重新锁定的快速频率变化的DLL校准方法。 |
13 |
同步数字系统及避免其中的时钟信号错误的方法 |
CN201380065382.X |
2013-12-13 |
CN105122172B |
2017-10-27 |
C·S·多布斯; M·R·特罗西诺; K·R·福克纳; C·L·施雷佩尔 |
本公开涉及同步数字系统中片上时钟的自动选择。公开了可以包括时钟和同步信号的生成的同步数字系统的实施例。多个可用时钟信号当中任何一个都可被选择用作主时钟,而不会造成同步数字系统中由时钟引起的错误。响应于检测到指示使用本地时钟可能是必需的条件而自动选择利用同步数字系统片上生成的时钟信号。这种条件可以包括对篡改同步数字系统的检测。如果检测到对篡改的指示,可以执行安全措施。 |
14 |
压控振荡器和相关系统 |
CN201210349048.4 |
2012-09-19 |
CN103036562B |
2017-10-20 |
V·P·特瑞韦德; K-H·托 |
提供用于压控振荡器和相关系统的装置。一种示范性压控振荡器包括:第一可变电容元件(120)、第二可变电容元件(122)和耦接于可变电容元件(120、122)之间以在输出节点(104)的振荡信号的振荡频率下提供可变电容元件(120、122)之间的电感的电感元件(132)。第一可变电容元件(120)耦接在第一控制电压节点(110)和输出节点(104)之间,第二可变电容元件(122)耦接到第一控制电压节点(110),第二电感元件(134)耦接在第二可变电容元件(122)和第二控制电压节点(112)之间。 |
15 |
一种时间数字转换器、频率跟踪装置及方法 |
CN201410167138.0 |
2014-04-23 |
CN103957003B |
2017-10-17 |
周盛华; 宋冬立 |
本发明实施例提供了一种时间数字转换器,包括延迟单元、第一采样单元以及第二采样单元,其中:延迟单元与第一采样单元相连,用于接收第一时钟信号,将第一时钟信号进行延迟;第一采样单元用于对第一时钟信号进行采样,生成第一相位信号,以使第一锁相模块调整第一时钟信号的频率;延迟单元还与第二采样单元相连,用于接收调频后的第一时钟信号,将调频后的第一时钟信号进行延迟;第二采样单元用于对调频后的第一时钟信号进行采样,生成第二相位信号,以使第一锁相模块调整第一时钟信号的相位。本发明实施例还公开了一种频率跟踪装置及方法。采用本发明,可通过使用一个时间数字转换器而达到双环频率跟踪的效果,减小双环频率跟踪系统的占用面积。 |
16 |
异步采样率转换器 |
CN201280052835.0 |
2012-10-25 |
CN103907287B |
2017-10-17 |
埃里克·林达尔; 帕埃尔·贡纳斯·里斯贝里 |
本发明公开了一种异步采样率转换器和方法,用于将输入信号转换为重采样的输出信号。本发明公开了一种有效的且节省成本的采样率转换器,用于将任意采样率的输入信号转换为第二采样率的重采样的输出信号。本发明公开了一种节省硬件的采样率转换器,用于将具有任意采样率的音频输入信号重采样为具有已知的采样率的输出音频信号以在音频处理器中使用。 |
17 |
串行通信协议 |
CN201280035999.2 |
2012-05-21 |
CN103703716B |
2017-09-22 |
J·M·罗斯 |
公开涉及改进经由异步串行接口通信的发送机和接收机之间的时钟同步的系统和方法。在环型拓扑结构(130)中,主设备(105)连接到多个使用双频率编码位流通信的从设备(S1‑S3)。主机设备使用非归零数据编码与主设备通信。除非主设备指示特定数据的需求,否则每个从设备(S1‑S3)接收来自主设备(105)的数据并将该数据未改变地发送到环中的下一个从设备,并且沿环发送值为0的占位符位。特定的从设备可通过将占位符位反相来用将要发送回主设备的信息“填充”占位符位。使用分数比率倍增器从系统时钟产生数据采样时钟改进了接收设备和发送设备之间的时钟同步。通过调整分母,采样时钟可被调谐为匹配从发送设备接收的异步串行数据流的波特率。所描述的实施例包括电源管理、数据采集(DAQ)等等。 |
18 |
时钟生成电路及其控制方法和显示设备驱动电路 |
CN201210172443.X |
2012-05-25 |
CN102983855B |
2017-09-22 |
大桥克尚 |
本发明涉及时钟生成电路及其控制方法和显示设备驱动电路。提供一种即使在通电过程和正常操作期间仍然可以从其中停止生成时钟的状态可靠地恢复的时钟生成电路。该时钟生成电路包括:时钟提取电路,从时钟和数据叠加于其上的嵌入信号提取出提取时钟;以及停止检测电路,基于嵌入信号和提取时钟检测提取时钟的停止并且输出将时钟提取电路复位为初始状态的复位信号。 |
19 |
一种快速锁定的电荷泵锁相环 |
CN201710339926.7 |
2017-05-15 |
CN107181487A |
2017-09-19 |
陈锡明; 张可桢; 康瑞; 曲雅珍; 刘帅 |
本发明公开了一种快速锁定的电荷泵锁相环,包括由鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器构成的锁相环路,其中,压控振荡器包括电压转换电流模块与电流控制振荡器模块;在锁相环环路中的压控振荡器上加入有产生初始振荡频率的初始化电路;所述初始化电路包括设在对称跨导运算放大器和连接到低通滤波器开关的晶体管电路,以及连接在低通滤波器上的传输门TG和反相器INV。本发明在压控振荡器中加入附加的初始化电路,能够加快锁相环环路锁定速度,从而减小锁相环路的锁定时间,同时该初始化电路结构简单,晶体管少,不显著增加整体电荷泵锁相环的版图面积。 |
20 |
电压转换电路 |
CN201310410093.0 |
2013-09-11 |
CN103683937B |
2017-09-12 |
唐星海; G·A·巴伽瓦西斯沃安; H·桑切兹 |
一种电压转换电路(116),提供输出模拟电压信号,该输出模拟电压信号的电压在输入模拟电压信号的值的范围上是输入模拟电压信号的转换电压。所述电压转换电路包括有电路节点和耦合于所述电路节点和电源端子之间的输入晶体管(210)的输入级(202),其中所述输入晶体管的栅极被耦合以接收所述输入模拟电压信号;电流路径(204)与所述输入晶体管并联,其中所述电流路径包括耦合于所述电路节点和所述电源端子之间的第一晶体管;以及被耦合以给所述第一晶体管的体提供可变体偏置电压的电路。 |