首页 / 专利分类库 / 基本电子电路 / 一般编码、译码或代码转换 / 模拟值转换到差分调制或相反转换 / 一种应用于Sigma-Delta转换器的数字抖动信号生成电路及方法

一种应用于Sigma-Delta转换器的数字抖动信号生成电路及方法

申请号 CN202410026261.4 申请日 2024-01-08 公开(公告)号 CN117978176A 公开(公告)日 2024-05-03
申请人 中国电子科技集团公司第二十四研究所; 发明人 廖轰; 赵之昱; 胡嘉杰; 李宗霖; 王妍; 李欢; 姜俊逸; 杨曼琳;
摘要 本 申请 涉及数字集成 电路 设计技术领域,提供了一种应用于Sigma‑Delta转换器的数字抖动 信号 生成电路及方法,电路包括:数字滤波模 块 ,用于接收目标Sigma‑Delta转换器的调 制模 块的输出比特流并输出数字滤波信号;判断模块,用于将数字滤波信号和预设信号区间进行判断并根据判断结果输出判断信号;伪随机码生成模块,用于在判断信号满足预设触 发条 件时生成伪随机码;逻辑运算模块,用于根据判断信号和伪随机码进行逻辑与运算以生成目标数字抖动信号。通过本申请,精确 控制信号 群延时等信息,伪随机码生成模块在判断信号满足预设触发条件时生成伪随机码,进而生成目标数字抖动信号,可以避免抖动信号持续注入调制模块环路,降低数字抖动信号生成时的功耗,提高 能量 效率。
权利要求

1.一种应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述电路包括:
数字滤波模,用于接收目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
判断模块,连接所述数字滤波模块的输出端,所述判断模块用于根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号;
伪随机码生成模块,连接所述判断模块的输出端,所述伪随机码生成模块用于在所述判断信号满足预设触发条件时,生成伪随机码;
逻辑运算模块,连接所述判断模块和所述伪随机码生成模块的输出端,所述逻辑运算模块用于根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号。
2.根据权利要求1所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与
3.根据权利要求1所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。
4.根据权利要求3所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述判断信号满足预设触发条件,包括:所述判断信号为所述低电平信号。
5.根据权利要求1所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述目标数字抖动信号包括非减性抖动信号,所述目标数字抖动信号的信号类型包括宽带信号,所述目标数字抖动信号的幅值大于100LSB。
6.根据权利要求1所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述伪随机码生成模块包括:
多个线性反馈移位寄存器,所述多个线性反馈移位寄存器的输入端连接所述判断模块的输出端,所述多个线性反馈移位寄存器的输出端连接所述逻辑运算模块的输入端。
7.根据权利要求1所述的应用于Sigma‑Delta转换器的数字抖动信号生成电路,其特征在于,所述目标Sigma‑Delta转换器的调制模块包括:
减法器,所述减法器的第一输入端用于接收模拟输入信号
多阶调制单元,所述多阶调制单元的输入端连接所述减法器的第一输出端;
环路滤波器,所述环路滤波器的输入端连接所述减法器的第二输出端;
第一加法器,所述第一加法器的第一输入端连接所述多阶调制单元的输出端,所述第一加法器的第二输入端连接所述环路滤波器的输出端;
第二加法器,所述第二加法器的第一输入端连接所述第一加法器的输出端,所述第二加法器的第二输入端连接所述逻辑运算模块的输出端;
量化器,所述量化器的输入端连接所述第二加法器的输出端,所述量化器的第一输出端连接所述减法器的第二输入端,所述量化器的第二输出端连接所述目标Sigma‑Delta转换器的数字滤波器
8.一种应用于Sigma‑Delta转换器的数字抖动信号生成方法,其特征在于,所述方法包括:
数字滤波模块目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
判断模块根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号,所述判断模块连接所述数字滤波模块的输出端;
伪随机码生成模块在所述判断信号满足预设触发条件时,生成伪随机码,所述伪随机码生成模块连接所述判断模块的输出端;
逻辑运算模块根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号,所述逻辑运算模块连接所述判断模块和所述伪随机码生成模块的输出端。
9.根据权利要求8所述的应用于Sigma‑Delta转换器的数字抖动信号生成方法,其特征在于,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与门。
10.根据权利要求8所述的应用于Sigma‑Delta转换器的数字抖动信号生成方法,其特征在于,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。

说明书全文

一种应用于Sigma‑Delta转换器的数字抖动信号生成电路

方法

技术领域

[0001] 本申请涉及数字集成电路设计技术领域,具体涉及一种应用于Sigma‑Delta转换器的数字抖动信号生成电路及方法。

背景技术

[0002] 模数转换器(Analog to Digital Converter,ADC)是一种将输入模拟信号转换成输出数字信号的电路或器件,被广泛应用在信号采集和处理、数字通信、传感器、自动检测、自动测量和多媒体技术等领域。当采样频率fS为输入信号频率fIN的两倍时,即fS=2fIN,此类ADC称为奈奎斯特型模数转换器;当采样频率fS大于输入信号频率fIN的两倍时,即fS>2fIN,此类ADC称为过采样模数转换器。过采样模数转换器可以将量化噪声的功率分布到更宽的频谱范围(0~fS)内,因此可以降低输出信号底噪,提高输出带内信噪比(Signal to Noise Ratio,SNR)。Sigma‑Delta ADC是最常见的一种过采样模数转换器,其模拟部分调制模将转换结果反馈回环路实现量化噪声整形,将低频部分量化噪声转移到信号带宽外的高频处,提高带内信噪比。
[0003] 通常为了打破量化噪声和输入信号之间的关联,提高调制模块整体无杂散动态范围(SFDR),Sigma‑Delta调制模块中常常采用最广泛的抖动(Dither)技术。Dither信号就是抖动信号,通常是伪随机噪声。现有技术中Sigma‑Delta调制模块通常在启动正常工作时就添加数字抖动信号,抖动信号生成电路全局全时刻工作导致系统功耗大,同时Sigma‑Delta调制模块由于数字抖动信号的添加会减小信号摆幅。
[0004] 因此,如何降低数字抖动信号生成时的功耗,是目前亟需解决的问题。发明内容
[0005] 鉴于以上所述现有技术的缺点,本申请的目的在于提供一种应用于Sigma‑Delta转换器的数字抖动信号生成电路及方法,用于解决现有技术中如何降低数字抖动信号生成时的功耗的问题。
[0006] 为实现上述目的及其他相关目的,本申请提供一种应用于Sigma‑Delta转换器的数字抖动信号生成电路,所述电路包括:
[0007] 数字滤波模块,用于接收目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
[0008] 判断模块,连接所述数字滤波模块的输出端,所述判断模块用于根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号;
[0009] 伪随机码生成模块,连接所述判断模块的输出端,所述伪随机码生成模块用于在所述判断信号满足预设触发条件时,生成伪随机码;
[0010] 逻辑运算模块,连接所述判断模块和所述伪随机码生成模块的输出端,所述逻辑运算模块用于根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号。
[0011] 于本申请的一实施例中,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与
[0012] 于本申请的一实施例中,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
[0013] 若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
[0014] 若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。
[0015] 于本申请的一实施例中,所述判断信号满足预设触发条件,包括:所述判断信号为所述低电平信号。
[0016] 于本申请的一实施例中,所述目标数字抖动信号包括非减性抖动信号,所述目标数字抖动信号的信号类型包括宽带信号,所述目标数字抖动信号的幅值大于100LSB。
[0017] 于本申请的一实施例中,所述伪随机码生成模块包括:
[0018] 多个线性反馈移位寄存器,所述多个线性反馈移位寄存器的输入端连接所述判断模块的输出端,所述多个线性反馈移位寄存器的输出端连接所述逻辑运算模块的输入端。
[0019] 于本申请的一实施例中,所述目标Sigma‑Delta转换器的调制模块包括:
[0020] 减法器,所述减法器的第一输入端用于接收模拟输入信号;
[0021] 多阶调制单元,所述多阶调制单元的输入端连接所述减法器的第一输出端;
[0022] 环路滤波器,所述环路滤波器的输入端连接所述减法器的第二输出端;
[0023] 第一加法器,所述第一加法器的第一输入端连接所述多阶调制单元的输出端,所述第一加法器的第二输入端连接所述环路滤波器的输出端;
[0024] 第二加法器,所述第二加法器的第一输入端连接所述第一加法器的输出端,所述第二加法器的第二输入端连接所述逻辑运算模块的输出端;
[0025] 量化器,所述量化器的输入端连接所述第二加法器的输出端,所述量化器的第一输出端连接所述减法器的第二输入端,所述量化器的第二输出端连接所述目标Sigma‑Delta转换器的数字滤波器
[0026] 于本申请的一实施例中,还提供了一种应用于Sigma‑Delta转换器的数字抖动信号生成方法,所述方法包括:
[0027] 数字滤波模块目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
[0028] 判断模块根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号,所述判断模块连接所述数字滤波模块的输出端;
[0029] 伪随机码生成模块在所述判断信号满足预设触发条件时,生成伪随机码,所述伪随机码生成模块连接所述判断模块的输出端;
[0030] 逻辑运算模块根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号,所述逻辑运算模块连接所述判断模块和所述伪随机码生成模块的输出端。
[0031] 于本申请的一实施例中,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与门。
[0032] 于本申请的一实施例中,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
[0033] 若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
[0034] 若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。
[0035] 本发明的有益效果:
[0036] 本发明中的应用于Sigma‑Delta转换器的数字抖动信号生成电路,包括:数字滤波模块,用于接收目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;判断模块,连接所述数字滤波模块的输出端,所述判断模块用于根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号;伪随机码生成模块,连接所述判断模块的输出端,所述伪随机码生成模块用于在所述判断信号满足预设触发条件时,生成伪随机码;逻辑运算模块,连接所述判断模块和所述伪随机码生成模块的输出端,所述逻辑运算模块用于根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号。本发明中,目标Sigma‑Delta转换器的调制模块的输出比特流经过数字滤波模块,可以精确控制信号群延时等信息;判断模块根据数字滤波信号和预设信号区间进行判断,伪随机码生成模块在判断信号满足预设触发条件时生成伪随机码,进而生成目标数字抖动信号,可以避免抖动信号持续注入调制模块环路,降低数字抖动信号生成时的功耗,提高能量效率。
[0037] 应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本申请。附图说明
[0038] 此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术者来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
[0039] 图1是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成电路的结构示意图;
[0040] 图2是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成电路的工作流程示意图;
[0041] 图3是本申请的一示例性实施例示出的调制模块的输出比特流与数字滤波信号的比对示意图;
[0042] 图4是本申请的一示例性实施例示出的数字滤波信号与判断信号的示意图;
[0043] 图5是本申请的一示例性实施例示出的目标Sigma‑Delta转换器的调制模块的结构示意图;
[0044] 图6是本申请的一示例性实施例示出的未添加数字抖动信号的调制模块的输出频谱图;
[0045] 图7是本申请的一示例性实施例示出的添加数字抖动信号的调制模块的输出频谱图;
[0046] 图8是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成方法的流程示意图。

具体实施方式

[0047] 以下将参照附图和优选实施例来说明本发明的实施方式,本领域技术人员可由本说明书中所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。应当理解,优选实施例仅为了说明本发明,而不是为了限制本发明的保护范围。
[0048] 需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0049] 在下文描述中,探讨了大量细节,以提供对本发明实施例的更透彻的解释,然而,对本领域技术人员来说,可以在没有这些具体细节的情况下实施本发明的实施例是显而易见的,在其他实施例中,以方框图的形式而不是以细节的形式来示出公知的结构和设备,以避免使本发明的实施例难以理解。
[0050] 首先需要说明的是,要想Dither信号能够改善ADC的性能,首先Dither信号必须是一种与输入信号相互独立的噪声。在ADC的输入端把Dither信号与模拟输入信号加在一起作为新的输入信号,在ADC的输出端再把加入的Dither信号去除,在这一加一减的过程中改善ADC的性能,且尽量降低因为噪声的加入而对ADC的SNR造成的影响。那么Dither技术的重点就是Dither信号的产生以及添加方式。
[0051] Dither分为减性和非减性,非减性Dither在输入信号通路中加入随机信号,减性Dither不仅在输入信号通路中加入随机信号,还会在量化完成时再减去所加入的伪随机(PN)序列值,但是这种结构在实现上存在一定困难,因为ADC的模数转换与DAC数字到模拟信号的转换都需要转换时间,必须调整延时,使得在AD转换完成后,在码字中准确的减去所加入的PN序列。
[0052] 现有技术中,Sigma‑Delta调制模块通常在启动正常工作时就添加Dither信号,这种校准方式缺少判别条件,Dither生成电路全局全时刻工作导致系统功耗大,同时由于Dither信号的添加会减小信号摆幅。
[0053] 因此,为解决现有技术中如何降低数字抖动信号生成时的功耗的问题,本申请的实施例分别提出一种应用于Sigma‑Delta转换器的数字抖动信号生成电路、一种应用于Sigma‑Delta转换器的数字抖动信号生成方法,以下将对这些实施例进行详细描述。
[0054] 请参阅图1,图1是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成电路的结构示意图。如图1所示,在一示例性的实施例中,应用于Sigma‑Delta转换器的数字抖动信号生成电路至少包括数字滤波模块110、判断模块120、伪随机码生成模块130、逻辑运算模块140,各模块的详细介绍如下:
[0055] 数字滤波模块110,用于接收目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
[0056] 判断模块120,连接所述数字滤波模块110的输出端,所述判断模块120用于根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号;
[0057] 伪随机码生成模块130,连接所述判断模块120的输出端,所述伪随机码生成模块130用于在所述判断信号满足预设触发条件时,生成伪随机码;
[0058] 逻辑运算模块140,连接所述判断模块120和所述伪随机码生成模块130的输出端,所述逻辑运算模块140用于根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号。
[0059] 由上述各模块的描述可知,本实施例提出的方案中,目标Sigma‑Delta转换器的调制模块的输出比特流经过数字滤波模块,可以精确控制信号群延时等信息;判断模块根据数字滤波信号和预设信号区间进行判断,伪随机码生成模块在判断信号满足预设触发条件时生成伪随机码,进而生成目标数字抖动信号,可以避免抖动信号持续注入调制模块环路,降低数字抖动信号生成时的功耗,提高能量效率。
[0060] 在本申请的一实施例中,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与门。
[0061] 示例性的,参见图2,图2是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成电路的工作流程示意图。由图2可知,位宽为1bi的目标Sigma‑Delta转换器的调制模块的输出比特流传输至均值数字滤波器中,均值数字滤波器输出8bits的数字滤波信号;判断模块接收接收8bits的数字滤波信号,并将根据该数字滤波信号和预设信号区间进行区间判断,生成与判断结果相对应的1bit的判断信号;伪随机码生成模块在1bit的判断信号满足预设触发条件时,生成伪随机码;逻辑与门对1bit的判断信号和伪随机码进行逻辑与运算,进而得到目标数字抖动信号。
[0062] 示例性的,参见图3,图3是本申请的一示例性实施例示出的调制模块的输出比特流与数字滤波信号的比对示意图。图3上端为输出比特流,下端为数字滤波信号,由图3可知,数字滤波信号大致还原了输出比特流。
[0063] 在本申请的一实施例中,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
[0064] 若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
[0065] 若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。
[0066] 示例性的,参见图4,图4是本申请的一示例性实施例示出的数字滤波信号与判断信号的示意图。由图4可知,预设信号区间[‑8,7],当数字滤波信号在[‑8,7]内时,判断信号为低电平信号;当数字滤波信号不在[‑8,7]内时,判断信号为高电平信号。
[0067] 在本申请的一实施例中,所述判断信号满足预设触发条件,包括:所述判断信号为所述低电平信号。
[0068] 示例性的,当判断信号为低电平信号时,伪随机码生成模块生成伪随机码;当判断信号为高电平信号时,伪随机码生成模块不生成伪随机码。本实施例中,通过判断模块生成多种判断信号,然后通过判断信号来控制是否生成伪随机码,可以避免抖动信号持续注入调制模块环路,降低数字抖动信号生成时的功耗,提高能量效率。
[0069] 在本申请的一实施例中,所述目标数字抖动信号包括非减性抖动信号,所述目标数字抖动信号的信号类型包括宽带信号,所述目标数字抖动信号的幅值大于100LSB。
[0070] 在本申请的一实施例中,所述伪随机码生成模块包括:
[0071] 多个线性反馈移位寄存器,所述多个线性反馈移位寄存器的输入端连接所述判断模块的输出端,所述多个线性反馈移位寄存器的输出端连接所述逻辑运算模块的输入端。
[0072] 在本申请的一实施例中,所述目标Sigma‑Delta转换器的调制模块包括:
[0073] 减法器,所述减法器的第一输入端用于接收模拟输入信号;
[0074] 多阶调制单元,所述多阶调制单元的输入端连接所述减法器的第一输出端;
[0075] 环路滤波器,所述环路滤波器的输入端连接所述减法器的第二输出端;
[0076] 第一加法器,所述第一加法器的第一输入端连接所述多阶调制单元的输出端,所述第一加法器的第二输入端连接所述环路滤波器的输出端;
[0077] 第二加法器,所述第二加法器的第一输入端连接所述第一加法器的输出端,所述第二加法器的第二输入端连接所述逻辑运算模块的输出端;
[0078] 量化器,所述量化器的输入端连接所述第二加法器的输出端,所述量化器的第一输出端连接所述减法器的第二输入端,所述量化器的第二输出端连接所述目标Sigma‑Delta转换器的数字滤波器。
[0079] 示例性的,参见图5,图5是本申请的一示例性实施例示出的目标Sigma‑Delta转换器的调制模块的结构示意图。由图5可知,模拟输入信号和量化器的输出信号传输至减法器中;减法器的输出信号传输至环路滤波器和多阶调制单元中进行处理,处理后的信号再传输至第一加法器中;第一加法器的输出信号传输至第二加法器,与数字抖动信号生成电路生成的目标数字抖动信号相结合,生成输出信号至量化器中;量化器的输出信号通过第一输出端传输至减法器,通过第二输出端传输至目标Sigma‑Delta转换器的数字滤波器中,通过第三输出端将输出比特流传输至数字滤波模块中。
[0080] 需要说明的是,在量化器的第一输出端与减法器的第二输入端之间,还可设置有数模转换芯片。
[0081] 在本申请的一实施例中,参见图6,图6是本申请的一示例性实施例示出的未添加数字抖动信号的调制模块的输出频谱图。由图6所示的输出频谱图计算可得,SNDR为80.90dB,SFDR为84.35dB。
[0082] 参见图7,图7是本申请的一示例性实施例示出的添加数字抖动信号的调制模块的输出频谱图。由图7所示的输出频谱图计算可得,SNDR为82.08dB,SFDR为87.45dB。添加数字抖动信号的调制模块与未添加数字抖动信号的调制模块相比,SFDR提高了3dB;同时由于在量化器前加入了目标数字抖动信号,被NTF整形到了带外,还会提高输出信噪失真比(SNDR)。
[0083] 图8是本申请的一示例性实施例示出的应用于Sigma‑Delta转换器的数字抖动信号生成方法的流程示意图。如图8所示,该示例性的应用于Sigma‑Delta转换器的数字抖动信号生成方法包括如下步骤:
[0084] S810、数字滤波模块目标Sigma‑Delta转换器的调制模块的输出比特流,并输出数字滤波信号;
[0085] S820、判断模块根据所述数字滤波信号和预设信号区间进行区间判断,并根据判断结果输出判断信号,所述判断模块连接所述数字滤波模块的输出端;
[0086] S830、伪随机码生成模块在所述判断信号满足预设触发条件时,生成伪随机码,所述伪随机码生成模块连接所述判断模块的输出端;
[0087] S840、逻辑运算模块根据所述判断信号和所述伪随机码进行逻辑与运算,以生成目标数字抖动信号,所述逻辑运算模块连接所述判断模块和所述伪随机码生成模块的输出端。
[0088] 在本申请的一实施例中,所述数字滤波模块包括均值数字滤波器;所述逻辑运算模块包括逻辑与门。
[0089] 在本申请的一实施例中,所述判断信号包括低电平信号和高电平信号,根据判断结果输出判断信号,包括:
[0090] 若所述判断结果为所述数字滤波信号在所述预设信号区间内,则输出所述低电平信号;
[0091] 若所述判断结果为所述数字滤波信号不在所述预设信号区间内,则输出所述高电平信号。
[0092] 需要说明的是,上述实施例所提供的应用于Sigma‑Delta转换器的数字抖动信号生成方法与上述实施例所提供的应用于Sigma‑Delta转换器的数字抖动信号生成电路属于同一构思,其中各个步骤执行的具体方式已经在电路实施例中进行了详细描述,此处不再赘述。上述实施例所提供的应用于Sigma‑Delta转换器的数字抖动信号生成方法在实际应用中,可以根据需要而将上述步骤分配由不同的电路器件完成,以完成以上描述的全部或者部分流程,本处也不对此进行限制。
[0093] 上述实施例仅示例性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,但凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
QQ群二维码
意见反馈