序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
1 用于超奈奎斯特(FTN)传输的系统和方法 CN201780020852.9 2017-04-12 CN109075807B 2022-06-07 艾哈迈德·穆罕默德·易卜拉欣·米得拉; 吉巴克·密特拉; 鲁兹·汉斯-乔希姆·兰佩
公开了试图使用超奈奎斯特(FTN)传输提高频谱效率的系统和方法。在一个实施例中,发射机处的方法包括:将比特划分成K个比特流,获得K个功率缩放符号流,组合该K个功率缩放符号流以获得传输符号流,以及使用FTN信号发送该传输符号流。在接收机处,将接收到的符号划分成K个符号流,并且通过以下步骤执行解调和解码:(i)对该K个符号流中的第K个符号流进行解调和解码以获得第K组比特;(ii)将该第K组比特映射到第K组符号;以及(iii)对于k=K‑1,…,1中的每一个:对该K个符号流中的第k个符号流进行解调和解码以获得第k组比特。该解调和解码包括执行干扰消除。
2 使用共模抑制和SSO恢复的功率和引脚高效的芯片到芯片通信 CN201710587515.X 2011-12-29 CN107346977B 2020-10-16 H·克洛尼; A·肖克罗拉西
发明涉及使用共模抑制和SSO恢复的功率和引脚高效的芯片到芯片通信。在总线通信方法和装置中,获取包括一系列n个位的位序列,并且响应地形成指数t,所述指数t表示为所述一系列n个位的二进制展开,其中n是大于1的整数且0≤t≤2n‑1;通过以下方式生成长度为2n的输出向量v:将输出向量v的第t位置v[t]设为值‑(2n)+1且将输出向量v的所有其他位置设为值1;以及将所述输出向量v输出以在多线路总线上传输。
3 一种游程检测方法、装置及电子设备 CN201911076457.X 2019-11-06 CN110798230A 2020-02-14 张文科
申请公开了一种游程检测方法、装置及一种电子设备,该方法包括:将待检序列进行字节表示;利用预设对应关系确定所述待检序列中每个字节对应的游程数和比特和;其中,所述预设对应关系包括字节值与比特和的对应关系;根据每个字节对应的游程数和比特和,统计所述待检序列的总游程数和总比特和;根据所述总游程数和所述总比特和对所述待检序列进行游程检测。本申请提供的游程检测方法,提高了游程检测效率。
4 用于超奈奎斯特(FTN)传输的系统和方法 CN201780020852.9 2017-04-12 CN109075807A 2018-12-21 艾哈迈德·穆罕默德·易卜拉欣·米得拉; 吉巴克·密特拉; 鲁兹·汉斯-乔希姆·兰佩
公开了试图使用超奈奎斯特(FTN)传输提高频谱效率的系统和方法。在一个实施例中,发射机处的方法包括:将比特划分成K个比特流,获得K个功率缩放符号流,组合该K个功率缩放符号流以获得传输符号流,以及使用FTN信号发送该传输符号流。在接收机处,将接收到的符号划分成K个符号流,并且通过以下步骤执行解调和解码:(i)对该K个符号流中的第K个符号流进行解调和解码以获得第K组比特;(ii)将该第K组比特映射到第K组符号;以及(iii)对于k=K-1,…,1中的每一个:对该K个符号流中的第k个符号流进行解调和解码以获得第k组比特。该解调和解码包括执行干扰消除。
5 ZigZag码译码方法及其装置 CN200710103629.9 2007-04-30 CN101299613B 2011-01-05 任瑞香; 魏岳军
发明涉及通信领域,公开了一种ZigZag码译码方法及其装置,使得ZigZag码译码性能得以有效提高。本发明中,对MLM译码算法进行了改进,对根据MLM译码算法得到的W(·)函数先进行修正后再用于译码,修正时可以简单地对W(·)函数乘一个修正因子。修正因子的较佳取值范围是0.5至1.0,其中的较佳值为0.8。也可以使用0.75作为修正因子,从而在硬件处理时可以进行优化,几乎不会造成延时。
6 使用搜索深度维特比算法对咬尾卷积码的解码方法 CN200610084044.2 2006-03-31 CN101047472A 2007-10-03 W·施; J·杜; Y·葛; G·孙
一种用于解码咬尾卷积码的方法。该方法包括初始化纠正深度,从一组编码状态中选择第一开始状态,以及将选择的开始状态的度量值初始化为零,以及将其他状态的度量值初始化为无穷大。读取输入比特流,并且执行搜索深度维特比算法(SDVA)以确定路径度量并识别最小度量路径。确定最小度量路径的结束状态,并且该结束状态的输出被识别为“前一输出”。将第二开始状态设定为最小度量路径的结束状态,以及从前一输出中读取等于纠正深度的多个符号。在第二组读取符号上执行SDVA以产生纠正的输出。通过用纠正的输出替换前一输出的开始处的符号来产生解码的输出。
7 用于半导体存储器的错误校正编码与数据总线反转的设备与方法 CN201980045953.0 2019-09-09 CN112384897A 2021-02-19 利穗吉郎; 清水淳史; 朴尚坚; 郭钟太
发明描述用于半导体存储器的错误校正编码及数据总线反转的设备及方法。一种实例设备包含:I/O电路,其经配置以接收第一数据及与所述第一数据相关联的第一ECC数据;存储器阵列;及控制电路。所述控制电路耦合于所述I/O电路与所述存储器阵列之间。所述控制电路经配置以至少部分响应于所述第一数据及所述第一ECC数据而执行第一ECC解码以产生校正第一数据及校正第一ECC数据。所述控制电路进一步经配置以将所述校正第一数据及所述校正第一ECC数据两者存储到所述存储器阵列中。
8 信号编码方法和装置以及信号解码方法和装置 CN201580052356.2 2015-07-28 CN107077855B 2020-09-22 成昊相; 朱基岘; 吴殷美
频谱编码方法包括:基于第一量化方案对当前频带的频谱数据进行量化;使用频谱数据和经量化的频谱数据生成当前频带的低比特,基于第二量化方案对包括当前频带的低比特的低比特序列进行量化,以及基于从经量化的频谱数据和经量化的低比特序列中去除了N个比特的高比特(其中N为1或更大)生成比特流。
9 用于使用具有N阶乘或CCI扩展的纠错码的方法 CN201580013406.6 2015-03-13 CN106105043B 2019-11-22 S·森戈库
描述了促成多线数据通信链路上的——特别是电子装置内的两个设备之间的——数据传输的系统、方法和装置。数据有效载荷可被转换成转变数集合,转变数可被转换成码元序列,并且可以从码元序列中的码元计算纠错码(ECC)。ECC对应于数据有效载荷,且ECC可被附加到数据有效载荷以使得转变数集合包括对应于ECC的转变数。然后在多条信号线上传送码元序列。时钟信息被嵌入在码元序列中。可通过确保码元序列中的每一对连贯码元包括在多条信号线上产生不同信令状态的两个码元来编码时钟信息。
10 差错检测RLL码的编码 CN201480009894.9 2014-02-17 CN105144588B 2019-03-29 A·坦托斯
一种在计算系统的编码器中编码包括一个或多个n位码元的数据集的方法包括确定具有离彼此2或更大汉明距离的多个n+2位代码字。在一实施例中,编码采用8B10B差错检测RLL码,具有最大行程长度6以及有界数量差,提供了14个代码字用于表示数据和14个控制字。
11 使用共模抑制和SSO恢复的功率和引脚高效的芯片到芯片通信 CN201710587515.X 2011-12-29 CN107346977A 2017-11-14 H·克洛尼; A·肖克罗拉西
发明涉及使用共模抑制和SSO恢复的功率和引脚高效的芯片到芯片通信。在总线通信方法和装置中,获取包括一系列n个位的位序列,并且响应地形成指数t,所述指数t表示为所述一系列n个位的二进制展开,其中n是大于1的整数且0≤t≤2n-1;通过以下方式生成长度为2n的输出向量v:将输出向量v的第t位置v[t]设为值-(2n)+1且将输出向量v的所有其他位置设为值1;以及将所述输出向量v输出以在多线路总线上传输。
12 用于使用具有N阶乘或CCI扩展的纠错码的方法 CN201580013406.6 2015-03-13 CN106105043A 2016-11-09 S·森戈库
描述了促成多线数据通信链路上的——特别是电子装置内的两个设备之间的——数据传输的系统、方法和装置。数据有效载荷可被转换成转变数集合,转变数可被转换成码元序列,并且可以从码元序列中的码元计算纠错码(ECC)。ECC对应于数据有效载荷,且ECC可被附加到数据有效载荷以使得转变数集合包括对应于ECC的转变数。然后在多条信号线上传送码元序列。时钟信息被嵌入在码元序列中。可通过确保码元序列中的每一对连贯码元包括在多条信号线上产生不同信令状态的两个码元来编码时钟信息。
13 一种小波包分解节点与对应频段检索及编程方法 CN201110034855.2 2011-01-28 CN102176678B 2016-03-09 吝伶艳; 宋建成; 田慕琴; 耿蒲龙; 郑丽君; 谢特列
一种小波包分解节点与对应频段检索及编程方法,目的是能根据给定频率快速确定所属频段、定位小波包分解节点与频段的关系并最后编程实现;本发明先根据工程实际要求确定采样频率fs和频率分辨率Δf,根据所处理信号的fs及Δf要求确定小波包分解层数n;根据香农采样定理确定最大频率范围fmax后,将(0~fmax)作为初始节点(0-0)对应的频段,然后进行逐层分解;推导节点编号NNo与频段范围编号fNo关系;对节点编号NNo与频段范围编号fNo关系进行编程,分析关系式中出现的变量,决定并定义变量为何种类型的数据或字符;应用程序语言的条件及循环语句、数组和子程序及其调用知识,以简短程序实现所编程序中的检索功能。
14 数据传输设备、数据发送和接收装置以及数据传输系统 CN200810081182.4 2008-03-18 CN101312387A 2008-11-26 黑石范彦; 上村健; 铃木星儿; 北村淳; 森信男; 赤松学; 瀬野训启
发明提供了数据传输设备、数据发送和接收装置以及数据传输系统。该数据传输设备包括包生成部分、编码部分、发送部分、接收部分、帧解码部分和包提取部分。包生成部分基于请求来生成包。帧编码部分通过对包进行分割或向包中添加伪数据来生成具有预定长度的帧并通过向帧中添加纠错码来生成添加了纠错码的帧。发送部分通过传输线路来发送所生成的添加了纠错码的帧。接收部分接收该添加了纠错码的帧。帧解码部分对该添加了纠错码的帧进行检错和纠错。包提取部分通过从已经进行了检错和纠错的该添加了纠错码的帧中去除纠错码来提取包。
15 ZigZag码译码方法及其装置 CN200710103629.9 2007-04-30 CN101299613A 2008-11-05 任瑞香; 魏岳军
发明涉及通信领域,公开了一种ZigZag码译码方法及其装置,使得ZigZag码译码性能得以有效提高。本发明中,对MLM译码算法进行了改进,对根据MLM译码算法得到的W(·)函数先进行修正后再用于译码,修正时可以简单地对W(·)函数乘一个修正因子。修正因子的较佳取值范围是0.5至1.0,其中的较佳值为0.8。也可以使用0.75作为修正因子,从而在硬件处理时可以进行优化,几乎不会造成延时。
16 编码装置与方法、解码装置与方法及信息记录和重现装置 CN200710126837.0 2007-06-28 CN101097759A 2008-01-02 近藤阳介; 吉田贤治
提供了一种获得交织LDPC码而不破坏调制规则,并且从而完全展现LDPC编码和解码方法的纠正能的环境的装置。该装置包括RLL规则应用部(11),其通过对用户数据应用RLL规则调制用户数据,并且从而获得RLL编码序列数据;交织部(12),其对RLL编码序列数据进行交织,并且从而获得交织序列数据;LDPC奇偶校验产生部(13),其对交织序列数据进行LDPC编码处理,并且从而获得LDPC奇偶校验序列数据;插入部(14),其以分布的方式将LDPC奇偶校验序列数据的奇偶校验插入RLL编码序列数据,并且从而获得输出数据;和输出部(15),其记录或发送所述输出数据。
17 信号调制方法、信号调制装置、信号解调方法和信号解调装置 CN200410032439.9 1995-07-07 CN1310248C 2007-04-11 冈崎透; 吉村俊司
在本发明中,一个部分双重化的变换表被用于将M位单位的数据串直接变换为N位单位的代码串的变换表。该变换表由分别包含多个代码组的第1和第2子表构成。该多个代码组包括用于相同输入的不同代码。上述第2子表是通过对于从第1子表的第1输入数据到第2输入数据的数据分配不同的代码而得到的,是将第1子表的一部分双重化的表,上述第1和第2子表构成为双重化的部分的代码的组取相互正负相反的数字总和变化的变化量。在上述第1和第2子表的双重化的部分的所有代码组中,从数字总和变化的变化量的绝对值大的代码开始顺序对输入数据分配代码。因此,根据本发明,已调制信号的低频分量可以被适当地限制。
18 一种并行级联码的编译码方法 CN01139028.X 2001-11-30 CN1423421A 2003-06-11 孙毅
发明提出了一种并行级联码的编译码方法,其思想是在发送端的信息比特流中插入已知比特,并在接收端通过利用已知插入比特信号极高的能量,来提高译码的性能。该方法的步骤如下:1.插入已知比特;2.并行级联编码;3.删除插入比特;4.通过信道传送;5.恢复插入适当能量的比特;6.并行级联译码。采用本发明提出的编译码方可以明显减小迭代次数,减少译码器的时延,提高译码的速度;同时还提高了译码器的稳定性,使得在低信噪比的情况下译码器仍能保持稳定的译码性能。
19 具有预定谱形状的二进制信号的产生方法 CN01802407.6 2001-07-31 CN1388963A 2003-01-01 W·M·J·M·科尼; J·C·奥斯特文; A·M·J·M·斯普瑞特; P·R·J·冯罗斯马伦; J·H·德贝尔
发明涉及产生初级二进制信号的方法,此信号在预定频率范围内有预定的谱形状,特别是在预定频率范围功率谱有一个凹陷,为了避免初级二进制信号和次级二进制信号之间的串音,本发明建议将数据字调制为通道字,它形成初级二进制信号的通道位流,使用基于谱权重函数的估算判据对数据字的调制进行选取,使得初级二进制信号的通道位流有预定的谱形状,而权重函数的形状被调整为适合于次级二进制信号通道位流的谱范围。本发明对产生在光学记录载体的导入区中使用的初级二进制信号特别有用,此处,在次级二进制信号中利用摆动存储摆动关键码。本发明还涉及产生初级二进制信号通道位流的装置,初级二进制信号,和存储这样一个二进制信号的记录载体。
20 将子编码技术用于多RAT系统中的多边缘类型LDPC的移动通信系统 CN201680049210.7 2016-08-23 CN107925517B 2022-04-05 马库斯·多米尼克·穆克; 克里斯蒂安·德鲁斯; 马克·萨希
本公开涉及一种移动通信系统(100b),包括:第一传输路径(110),被配置为根据第一无线电接入技术(104)传输消息(u);第二传输路径(111),被配置为根据第二无线电接入技术(105)传输消息(u);以及编码器(101),被配置为在通过第一传输路径(110)和第二传输路径(111)传输消息(u)之前通过代码对消息(u)进行编码,其中该代码包括至少两个子码(c1,c2),并且其中,编码器(101)被配置为用至少两个子码(c1,c2)中的第一子码(c1)对旨在通过所述第一传输路径(110)传输的消息进行编码并且用至少两个子码(c1,c2)中的第二子码(c2)对旨在通过第二传输路径(111)传输的消息(u)进行编码。
QQ群二维码
意见反馈