首页 / 专利库 / 信号处理 / 信号 / 输入信号 / 复位控制模块、其驱动方法及移位寄存器单元、显示装置

复位控制模、其驱动方法及移位寄存器单元、显示装置

阅读:1047发布:2020-06-06

专利汇可以提供复位控制模、其驱动方法及移位寄存器单元、显示装置专利检索,专利查询,专利分析的服务。并且本 发明 公开了一种复位控 制模 块 、其驱动方法及移位寄存器单元、显示装置,该复位 控制模块 包括:复位关闭子模块、复位开启子模块和总输出端;复位关闭子模块的第一控制端接入待移位 信号 ,第一输入端接入复位关闭信号;复位开启子模块的第二控制端接入移位信号,第三控制端接入待移位信号,第二输入端接入复用为复位开启信号的移位信号;通过待移位信号中的脉冲电平,一方面可控制复位关闭子模块开启,以将复位关闭信号输出至所述总输出端;另一方面可控制复位开启子模块关闭,以避免复位开启信号的输出,从而避免了待移位信号开启复位关闭子模块时,移位信号会同时开启复位开启子模块的情况,因此,有效消除了移位信号对待移位信号的干扰。,下面是复位控制模、其驱动方法及移位寄存器单元、显示装置专利的具体信息内容。

1.一种复位控制模,其特征在于,包括:复位关闭子模块、复位开启子模块和总输出端;其中,
所述复位关闭子模块包括第一控制端、第一输入端和第一输出端,所述复位开启子模块包括第二控制端、第三控制端、第二输入端和第二输出端;
所述第一输出端和所述第二输出端分别与所述总输出端连接,所述第一控制端和所述第三控制端分别用于接入待移位信号,所述第一输入端用于接入复位关闭信号,所述第二控制端用于接入移位信号,所述第二输入端用于接入复用为复位开启信号的所述移位信号;
所述复位关闭子模块,用于在所述待移位信号中脉冲电平的控制下输出所述复位关闭信号至所述总输出端;
所述复位开启子模块,用于在所述待移位信号中脉冲电平的控制下避免所述复位开启信号的输出;所述复位开启子模块包括第二晶体管和第三晶体管,所述第二晶体管的栅极连接所述第二控制端,漏极连接所述第二输入端,源极连接所述第三晶体管的漏极,所述第三晶体管的栅极连接所述第三控制端,源极连接所述第二输出端。
2.如权利要求1所述的复位控制模块,其特征在于,所述复位关闭子模块,还用于在所述待移位信号中非脉冲电平的控制下避免所述复位关闭信号的输出。
3.如权利要求1所述的复位控制模块,其特征在于,所述复位开启子模块,还用于在所述待移位信号中非脉冲电平和所述移位信号中脉冲电平的共同控制下输出所述复位开启信号至所述总输出端。
4.如权利要求1-3任一项所述的复位控制模块,其特征在于,所述复位关闭子模块包括第一晶体管,所述第一晶体管的栅极连接所述第一控制端,漏极连接所述第一输入端,源极连接所述第一输出端。
5.一种移位寄存器单元,其特征在于,包括:输入控制模块,输入模块,输出模块,复位模块,电平维持模块,以及如权利要求1-4任一项所述的复位控制模块;其中,所述输入模块,用于在所述输入控制模块的控制下将复位节点置为输出开启信号,以开启所述输出模块;
所述复位模块,用于在所述复位控制模块的控制下将所述复位节点置为输出关闭信号,以关闭所述输出模块;
所述电平维持模块,用于在所述输入模块和所述复位模块均关闭时,维持所述输入控制模块与所述输入模块连接点处的电平。
6.一种显示装置,其特征在于,包括如权利要求5所述的移位寄存器单元。
7.一种如权利要求1-4任一项所述的复位控制模块的驱动方法,其特征在于,包括:
复位关闭子模块在第一控制端接入的待移位信号中脉冲电平的控制下开启;
复位开启子模块在第三控制端接入的所述待移位信号中脉冲电平的控制下关闭;
所述复位关闭子模块的第一输入端接入的复位关闭信号输出至所述复位控制模块的总输出端。
8.如权利要求7所述的驱动方法,其特征在于,还包括:
所述复位关闭子模块在所述第一控制端接入的所述待移位信号中非脉冲电平的控制下关闭;
所述复位开启子模块在第二控制端接入的移位信号的脉冲电平和所述第三控制端接入的所述待移位信号中非脉冲电平的共同控制下开启;
所述复位开启子模块的第二输入端接入的复位开启信号输出至所述复位控制模块的总输出端。

说明书全文

复位控制模、其驱动方法及移位寄存器单元、显示装置

技术领域

[0001] 本发明涉及显示技术领域,尤其涉及一种复位控制模块、其驱动方法及移位寄存器单元、显示装置。

背景技术

[0002] 在显示领域中,通常栅极驱动电路的设计都包含两种信号即待移位信号和移位信号,这两种信号之间总是会有相互干扰的问题,通常表现为移位信号干扰待移位信号。
[0003] 具体地,图1所示为现有技术中栅极驱动电路中移位寄存器单元的一种复位控制模块,包括晶体管T1和晶体管T2,其中,晶体管T1的沟道宽长比(W/L)远大于晶体管T2的沟道宽长比;晶体管T1的第一端连接复位控制模块的第一输入端I1,控制端连接复位控制模块的第一控制端C1,第二端连接复位控制模块的输出端O;晶体管T2的第一端连接复位控制模块的第二输入端I1,控制端连接复位控制模块的第二控制端C2,第二端连接复位控制模块的输出端O。其中,第一控制端C1接入待移位信号STU,第二控制端C2接入移位信号STD,第一输入端I1接入复位关闭信号,第二输入端I2接入复位开启信号。
[0004] 由于晶体管T1的沟道宽长比远大于晶体管T2的沟道宽长比,因此,在通过第一控制端C1接入的待移位信号STU将晶体管T1开启时,无论第二控制端C2接入的移位信号STD是否将晶体管T2开启,均应可使复位控制模块的输出端O输出晶体管T1的第一端接入的复位关闭信号。但是,在图1所示的复位控制模块中要求晶体管T1的沟道宽长比要远大于晶体管T2的沟道宽长比,工艺上很容易产生噪声干扰,而噪声干扰会导致第二控制端C2接入的移位信号STD出现尖峰,使得复位控制模块的输出端O输出晶体管T2的第一端接入的复位开启信号,以致干扰待移位信号STU正常工作;并且,即使晶体管T1的沟道宽长比要远大于晶体管T2的沟道宽长比,仍然会产生一定的误差,从而不能有效地消除移位信号对待移位信号的干扰。

发明内容

[0005] 有鉴于此,本发明实施例提供一种复位控制模块、其驱动方法及移位寄存器单元、显示装置,用以降低移位信号对待移位信号的干扰。
[0006] 因此,本发明实施例提供的一种复位控制模块,包括:复位关闭子模块、复位开启子模块和总输出端;其中,
[0007] 所述复位关闭子模块包括第一控制端、第一输入端和第一输出端,所述复位开启子模块包括第二控制端、第三控制端、第二输入端和第二输出端;
[0008] 所述第一输出端和所述第二输出端分别与所述总输出端连接,所述第一控制端和所述第三控制端分别用于接入待移位信号,所述第一输入端用于接入复位关闭信号,所述第二控制端用于接入移位信号,所述第二输入端用于接入复用为复位开启信号的所述移位信号;
[0009] 所述复位关闭子模块,用于在所述待移位信号中脉冲电平的控制下输出所述复位关闭信号至所述总输出端;
[0010] 所述复位开启子模块,用于在所述待移位信号中脉冲电平的控制下避免所述复位开启信号的输出。
[0011] 在一种可能的实施方式中,在本发明实施例提供的上述复位控制模块中,所述复位关闭子模块,还用于在所述待移位信号中非脉冲电平的控制下避免所述复位关闭信号的输出。
[0012] 在一种可能的实施方式中,在本发明实施例提供的上述复位控制模块中,所述复位开启子模块,还用于在所述待移位信号中非脉冲电平和所述移位信号中脉冲电平的共同控制下输出所述复位开启信号至所述总输出端。
[0013] 在一种可能的实施方式中,在本发明实施例提供的上述复位控制模块中,所述复位关闭子模块包括第一晶体管,所述第一晶体管的栅极连接所述第一控制端,漏极连接所述第一输入端,源极连接所述第一输出端。
[0014] 在一种可能的实施方式中,在本发明实施例提供的上述复位控制模块中,所述复位开启子模块包括第二晶体管和第三晶体管,所述第二晶体管的栅极连接所述第二控制端,漏极连接所述第二输入端,源极连接所述第三晶体管的漏极,所述第三晶体管的栅极连接所述第三控制端,源极连接所述第二输出端。
[0015] 在一种可能的实施方式中,在本发明实施例提供的上述复位控制模块中,所述复位开启子模块包括第二晶体管和第三晶体管,所述第二晶体管的栅极连接所述第三晶体管的源极,漏极连接所述第二输入端,源极连接所述第二输出端,所述第三晶体管的栅极连接所述第三控制端,漏极连接所述第二输入端,源极为所述第二控制端。
[0016] 本发明实施例还提供了一种移位寄存器单元,包括:输入控制模块,输入模块,输出模块,复位模块,电平维持模块,以及上述复位控制模块;其中,
[0017] 所述输入模块,用于在所述输入控制模块的控制下将复位节点置为输出开启信号,以开启所述输出模块;
[0018] 所述复位模块,用于在所述复位控制模块的控制下将所述复位节点置为输出关闭信号,以关闭所述输出模块;
[0019] 所述电平维持模块,用于在所述输入模块和所述复位模块均关闭时,维持所述输入控制模块与所述输入模块连接点处的电平。
[0020] 本发明实施例还提供了一种显示装置,包括上述移位寄存器单元。
[0021] 本发明实施例还提供了一种上述复位控制模块的驱动方法,包括:
[0022] 复位关闭子模块在第一控制端接入的待移位信号中脉冲电平的控制下开启;
[0023] 复位开启子模块在第三控制端接入的所述待移位信号中脉冲电平的控制下关闭;
[0024] 所述复位关闭子模块的第一输入端接入的复位关闭信号输出至所述复位控制模块的总输出端。
[0025] 在一种可能的实施方式中,在本发明实施例提供的上述驱动方法中,还包括:
[0026] 所述复位关闭子模块在所述第一控制端接入的所述待移位信号中非脉冲电平的控制下关闭;
[0027] 所述复位开启子模块在第二控制端接入的移位信号的脉冲电平和所述第三控制端接入的所述待移位信号中非脉冲电平的共同控制下开启;
[0028] 所述复位开启子模块的第二输入端接入的复位开启信号输出至所述复位控制模块的总输出端。
[0029] 本发明有益效果如下:
[0030] 本发明实施例提供的复位控制模块、其驱动方法及移位寄存器单元、显示装置,包括:复位关闭子模块、复位开启子模块和总输出端;其中,复位关闭子模块包括第一控制端、第一输入端和第一输出端,复位开启子模块包括第二控制端、第三控制端、第二输入端和第二输出端;第一输出端和第二输出端分别与总输出端连接,第一控制端和第三控制端分别用于接入待移位信号,第一输入端用于接入复位关闭信号,第二控制端用于接入移位信号,第二输入端用于接入复用为复位开启信号的移位信号;复位关闭子模块,用于在待移位信号中脉冲电平的控制下输出复位关闭信号至总输出端;复位开启子模块,用于在待移位信号中脉冲电平的控制下避免复位开启信号的输出。由于通过待移位信号中的脉冲电平,一方面可控制复位关闭子模块开启,以将复位关闭信号输出至所述总输出端;另一方面可控制复位开启子模块关闭,以避免复位开启信号的输出,从而避免了待移位信号开启复位关闭子模块时,移位信号会同时开启复位开启子模块的情况,因此,有效消除了移位信号对待移位信号的干扰。附图说明
[0031] 图1为现有技术中复位控制模块的示意图;
[0032] 图2a至图2c分别为本发明实施例提供的复位控制模块的示意图;
[0033] 图3为本发明实施例提供的复位控制模块的驱动方法示意图;
[0034] 图4a和图4b分别为本发明实施例提供的移位寄存器单元的结构示意图;
[0035] 图5为图4b所示的移位寄存器单元的工作时序图。

具体实施方式

[0036] 下面结合附图,对本发明实施例提供的复位控制模块、其驱动方法及移位寄存器单元、显示装置的具体实施方式进行详细的说明。需要说明的是,本文所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0037] 本发明实施例提供的一种复位控制模块,如图2a至图2c所示,包括:复位关闭子模块201、复位开启子模块202和总输出端O;其中,
[0038] 复位关闭子模块201包括第一控制端C1、第一输入端I1和第一输出端O1,复位开启子模块202包括第二控制端C2、第三控制端C3、第二输入端I2和第二输出端O2;
[0039] 第一输出端O1和第二输出端O2分别与总输出端O连接,第一控制端C1和第三控制端C3分别用于接入待移位信号,第一输入端I1用于接入复位关闭信号,第二控制端C2用于接入移位信号,第二输入端I2用于接入复用为复位开启信号的移位信号;
[0040] 复位关闭子模块201,用于在待移位信号中脉冲电平的控制下输出复位关闭信号至总输出端O;
[0041] 复位开启子模块202,用于在待移位信号中脉冲电平的控制下避免复位开启信号的输出。
[0042] 在本发明实施例提供的上述复位控制模块中,由于通过待移位信号中的脉冲电平,一方面可控制复位关闭子模块201开启,以将复位关闭信号输出至所述总输出端O;另一方面可控制复位开启子模块202关闭,以避免复位开启信号的输出,从而避免了待移位信号开启复位关闭子模块201时,移位信号会同时开启复位开启子模块202的情况,因此,有效消除了移位信号对待移位信号的干扰。
[0043] 值得注意的是,基于本发明实施例提供的上述复位控制模块的发明构思,不限于解决移位信号干扰待移位信号的技术问题,只要可消除一信号对另一信号干扰的技术方案,均在本发明的保护范围之内。
[0044] 进一步地,在本发明实施例提供的上述复位控制模块中,复位关闭子模块201,还可以用于在待移位信号中非脉冲电平的控制下避免复位关闭信号的输出。复位开启子模块202,还可以用于在待移位信号中非脉冲电平和移位信号STD中脉冲电平的共同控制下输出复位开启信号至总输出端O。
[0045] 可以看出,在本发明实施例提供的上述复位控制模块中,通过控制同时加载在复位关闭子模块201和复位开启子模块202上的待移位信号的电平,以及单独施加在复位开启子模块202上的移位信号的电平,可控制复位关闭子模块201和复位开启子模块202分别单独开启,因此,不仅可以有效消除移位信号对待移位信号的干扰,同时还可以消除待移位信号对移位信号的干扰。
[0046] 需要说明的是,本发明中所指的待移位信号的脉冲电平,是指待移位信号的脉冲所对应的电平。具体地,如果待移位信号的脉冲为正脉冲,则待移位信号的脉冲电平是指高电平,相应的,待移位信号的非脉冲电平为低电平;如果待移位信号的脉冲为负脉冲,则待移位信号的脉冲电平是指低电平,待移位信号的非脉冲电平为高电平。
[0047] 同样本发明中所指的移位信号的脉冲电平,是指移位信号的脉冲所对应的电平。具体地,如果移位信号的脉冲为正脉冲,则移位信号的脉冲电平是指高电平,相应的,移位信号的非脉冲电平为低电平,如果移位信号的脉冲为负脉冲,则移位信号的脉冲电平是指低电平,移位信号的非脉冲电平为高电平。
[0048] 此外,本发明中复位关闭信号的电平与复用为复用开启信号的移位信号的脉冲电平相反,例如,复位关闭信号的电平为高电平时,移位信号的脉冲电平为低电平;或者,复位关闭信号的电平为低电平时,移位信号的脉冲电平为高电平,在此不做限定。
[0049] 下面结合具体实施例,对本发明的技术方案进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。且为更好地理解本发明的技术方案,下面均以待移位信号的脉冲为正脉冲,移位信号的脉冲为正脉冲,复位关闭信号的电平为低电平为例,进行详细描述。
[0050] 具体地,本发明实施例提供的上述复位控制模块可以通过以下但不限于以下的实施方式进行实现:
[0051] 例如,如图2b所示,复位关闭子模块201包括第一晶体管M1,第一晶体管M1的栅极连接第一控制端C1,漏极连接第一输入端I1,源极连接第一输出端O1。复位开启子模块202包括第二晶体管M2和第三晶体管M3,第二晶体管M2的栅极连接第二控制端C2,漏极连接第二输入端I2,源极连接第三晶体管M3的漏极,第三晶体管M3的栅极连接第三控制端C3,源极连接总输出端O。
[0052] 在图2b所示的具体实施方式下,第一晶体管M1在待移位信号中正脉冲高电平的控制下导通,复位关闭信号输出至总输出端O;同时第三晶体管M3在待移位信号中正脉冲高电平的控制下截止,即使第二晶体管M2在移位信号的正脉冲高电平的控制下导通,第二晶体管M2输出的复位开启信号也不能经截止的第三晶体管M3输出至总输出端O。由此有效消除了移位信号对待移位信号的干扰。
[0053] 此外,在图2b所示的具体实施方式下,第一晶体管M1还可以在待移位信号中非脉冲低电平的控制下截止,复位关闭信号停止输出;同时第三晶体管M3在待移位信号中非脉冲低电平的控制下开启,且第二晶体管M2在移位信号的正脉冲高电平的控制下开启,第二晶体管M2输出的复位开启信号经第三晶体管M3输出至总输出端O。
[0054] 由上述描述可知,通过控制同时加载在第一晶体管M1和第三晶体管M3上的待移位信号的电平,以及单独施加在第二晶体管M2上的移位信号的电平,可控制复位关闭子模块201和复位开启子模块202分别单独开启,使得不仅有效消除了移位信号对待移位信号的干扰,同时还消除了待移位信号对移位信号的干扰;并且使得在本发明中第一晶体管M1的沟道宽长比不必远大于第二晶体管M2和第三晶体管M3的沟道宽长比。
[0055] 又如,如图2c所示,复位关闭子模块201包括第一晶体管M1,第一晶体管M1的栅极连接第一控制端C1,漏极连接第一输入端I1,源极连接第一输出端O1。复位开启子模块202包括第二晶体管M2和第三晶体管M3,第二晶体管M2的栅极连接第三晶体管M3的源极,漏极连接第二输入端I2,源极连接总输出端O,第三晶体管M3的栅极连接第三控制端C3,漏极连接第二输入端I2,源极为第二控制端C2。
[0056] 在图2c所示的具体实施方式下,第一晶体管M1在待移位信号STU中正脉冲高电平的控制下导通,复位关闭信号输出至总输出端O;同时第三晶体管M3在待移位信号STU中正脉冲高电平的控制下截止,移位信号STD不能经第三晶体管M3输出至第二晶体管M2,即第二晶体管M2的栅极没有任何信号输入,从而使得第二晶体管M2的漏极接入的复位开启信号不能输出至总输出端O。由此有效消除了移位信号STD对待移位信号STU的干扰。
[0057] 此外,在图2c所示的具体实施方式下,第一晶体管M1还可以在待移位信号STU中非脉冲低电平的控制下截止,复位关闭信号停止输出;同时第三晶体管M3在待移位信号STU中非脉冲低电平的控制下开启,移位信号STD的正脉冲高电平经第三晶体管M3加载至第二晶体管M2的栅极,使得第二晶体管M2开启,复位开启信号经第二晶体管M2输出至总输出端O。
[0058] 由上述描述可知,通过控制同时加载在第一晶体管M1和第三晶体管M3上的待移位信号的电平,以及单独施加在第二晶体管M2上的移位信号的电平,可控制复位关闭子模块201和复位开启子模块202分别单独开启,使得不仅有效消除了移位信号对待移位信号的干扰,同时还消除了待移位信号对移位信号的干扰;并且使得在本发明中第一晶体管M1的沟道宽长比不必远大于第二晶体管M2和第三晶体管M3的沟道宽长比。
[0059] 以上仅是举例说明本发明实施例提供的上述复位控制模块的具体结构,在具体实施时,复位控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
[0060] 基于同一发明构思,本发明实施例提供了一种上述复位控制模块的驱动方法,由于该驱动方法解决问题的原理与上述复位控制模块解决问题的原理相似,因此,本发明实施例提供的该驱动方法的实施可以参见本发明实施例提供的上述复位控制模块的实施,重复之处不再赘述。
[0061] 具体地,本发明实施例提供的上述复位控制模块的驱动方法,可以使待移位信号工作,以输出复位关闭信号,如图3所示,具体可以通过以下步骤实现:
[0062] S301、复位关闭子模块在第一控制端接入的待移位信号中脉冲电平的控制下开启;
[0063] S302、复位开启子模块在第三控制端接入的待移位信号中脉冲电平的控制下关闭;
[0064] S303、复位关闭子模块的第一输入端接入的复位关闭信号输出至复位控制模块的总输出端。
[0065] 需要说明的是,在具体实施时,本发明实施例提供的上述驱动方法中,不仅可以先步骤S301再执行步骤S302,还可以先执行步骤S302再执行步骤S301,还可以同时执行步骤S301和步骤S302,在此不做具体限定。
[0066] 在具体实施时,在本发明实施例提供的上述驱动方法中,还可以使移位信号工作,以输出复位开启信号,此时可以执行以下步骤:
[0067] 复位关闭子模块在第一控制端接入的待移位信号中非脉冲电平的控制下关闭;
[0068] 复位开启子模块在第二控制端接入的移位信号的脉冲电平和第三控制端接入的待移位信号中非脉冲电平的共同控制下开启;
[0069] 复位开启子模块的第二输入端接入的复位开启信号输出至复位控制模块的总输出端。
[0070] 基于同一发明构思,本发明实施例提供了一种包括上述复位控制模块的移位寄存器单元,由于该移位寄存器单元解决问题的原理与上述复位控制模块解决问题的原理相似,因此,本发明实施例提供的该移位寄存器单元的实施可以参见本发明实施例提供的上述复位控制模块的实施,重复之处不再赘述。
[0071] 具体地,本发明实施例提供的一种移位寄存器单元,如图4a所示,可以包括:输入控制模块401,输入模块402,输出模块403,复位模块404,电平维持模块405,以及上述复位控制模块406;其中,
[0072] 输入模块402,用于在输入控制模块401的控制下将复位节点A置为输出开启信号,以开启输出模块403;
[0073] 复位模块404,用于在复位控制模块406的控制下将复位节点A置为输出关闭信号,以关闭输出模块403;
[0074] 电平维持模块405,用于在输入模块402和复位模块404均关闭时,维持输入控制模块401与输入模块402连接点B处的电平;较佳地,电平维持模块405可以为一电容。
[0075] 具体地,在本发明实施例提供的上述移位寄存器单元中,如图4b所示,输入控制模块401可以包括第四晶体管M4,输入模块402可以包括第五晶体管M5;第四晶体管M4的源极与连接点B相连,栅极和漏极分别接入待移位信号STU;第五晶体管M5的栅极与连接点B相连,漏极接入电平与输出开启信号电平相同的时钟信号CLKA,源极与复位节点A相连。在具体实施时,第四晶体管M4在移位信号STU的正脉冲高电平的控制下开启,移位信号STU的正脉冲高电平信号经第四晶体管M4输出至第五晶体管M5的栅极,控制第五晶体管M5开启,用作输出开启信号的时钟信号CLKA输出至复位节点A,开启输出模块403(图4b中未示出)。当然,在具体实施时,第四晶体管M4和第五晶体管M5还可以根据其所接入信号的不同设置为N型晶体管,在此不做限定。
[0076] 需要说明的是,在本发明实施例提供的上述移位寄存器单元中,输入控制模块401也可以与现有技术中的移位寄存器单元的输入控制模块相同,均是指用于控制输入模块402提供输出开启信号的模块。输入模块402也可以与现有技术中的移位寄存器单元的输入模块相同,均是指可提供输出开启信号的模块。在实际应用时,输入模块402的控制端通过连接点B与输入控制模块401的输出端连接,输入模块402的输出端与复位节点A相连,适于在输入控制模块401输出的控制信号的控制下,将复位节点A置为能够使输出模块403开启的输出开启信号。
[0077] 在具体实施时,在本发明实施例提供的移位寄存器单元中,复位模块404可以包括第六晶体管M6,第六晶体管M6的栅极与复位控制模块406的总输出端O通过节点C相连,漏极接入低电平信号VGL,源极与复位节点A相连。在第六晶体管M6接收到复位开启信号时,将复位节点A置为用作输出关闭信号的低电平信号VGL。
[0078] 需要说明的是,在本发明实施例提供的上述移位寄存器单元中,复位模块404也可以与现有技术中的复位模块一致,均是指用于对复位节点A进行复位的模块,在具体实施时,该复位模块404的接入端可以连接能够使输出模块403关闭的输出关闭信号,在复位模块404通过复位开启信号开启时,输出关闭信号至复位节点A,此时复位节点A被置为输出关闭信号。
[0079] 此外,在本发明实施例提供的上述移位寄存器单元中,输出模块403也可以与现有技术中的移位寄存器单元的输出模块相同,均是指用于输出移位信号的模块,在具体实施时,输出模块403的输入端一般连接时钟信号,在复位节点A被置为能够使该输出模块403开启的电平时,截取一段时钟信号输出,这部分时钟信号构成移位信号。之后在复位节点A被复位时,输出模块403关闭,不再输出时钟信号。当然在实际应用中,该输出模块403也可以为其他能够输出移位信号的模块,在此不做具体限定。
[0080] 针对本发明提供的上述包括图2b所示的复位控制模块的移位寄存器单元,本发明实施例还提供了相应的工作时序图,如图5所示:
[0081] 在输入阶段:待移位信号STU为高电平,移位信号STD为低电平,时钟信号CLKA为低电平;
[0082] 第一晶体管M1、第四晶体管M4、第五晶体管M5导通,第二晶体管M2、第三晶体管M3和第六晶体管M6关断;连接点B为高电位,用作复位关闭信号的低电平信号VGL输出至节点C,节点C为低电位,用作输出模块(图4b中未示出)开启的时钟信号CLKA输出至复位节点A,复位节点A为高电位,OUT端输出时钟信号CLKA。
[0083] 保持阶段:待移位信号STU为低电平,移位信号STD为低电平,时钟信号CLKA为高电平;
[0084] 第一晶体管M1、第二晶体管M2、第四晶体管M4和第六晶体管M6关断,第三晶体管M3和第五晶体管M5导通;连接点B因电容的存在保持高电位,时钟信号CLKA输出至复位节点A,复位节点A为高电位,OUT端输出时钟信号CLKA。
[0085] 复位阶段:待移位信号STU为低电平,移位信号STD为高电平,时钟信号CLKA为低电平;
[0086] 第一晶体管M1、第四晶体管M4和第五晶体管M5关断,第二晶体管M2、第三晶体管M3和第六晶体管M6导通;节点C为高电位,复位节点A被下拉为低电位,OUT端输出用作输出关闭信号的低电平信号VGL。
[0087] 基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述移位寄存器单元,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪、智能手表、健身腕带、个人数字助理等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述移位寄存器单元的实施例,重复之处不再赘述。
[0088] 本发明实施例提供的上述复位控制模块、其驱动方法及移位寄存器单元、显示装置,包括:复位关闭子模块、复位开启子模块和总输出端;其中,复位关闭子模块包括第一控制端、第一输入端和第一输出端,复位开启子模块包括第二控制端、第三控制端、第二输入端和第二输出端;第一输出端和第二输出端分别与总输出端连接,第一控制端和第三控制端分别用于接入待移位信号,第一输入端用于接入复位关闭信号,第二控制端用于接入移位信号,第二输入端用于接入复用为复位开启信号的移位信号;复位关闭子模块,用于在待移位信号中脉冲电平的控制下输出复位关闭信号至总输出端;复位开启子模块,用于在待移位信号中脉冲电平的控制下避免复位开启信号的输出。由于通过待移位信号中的脉冲电平,一方面可控制复位关闭子模块开启,以将复位关闭信号输出至所述总输出端;另一方面可控制复位开启子模块关闭,以避免复位开启信号的输出,从而避免了待移位信号开启复位关闭子模块时,移位信号会同时开启复位开启子模块的情况,因此,有效消除了移位信号对待移位信号的干扰。
[0089] 需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
[0090] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈