首页 / 专利库 / 电子零件及设备 / 对电极 / 一种像素电极及显示面板

一种像素电极显示面板

阅读:2发布:2020-06-11

专利汇可以提供一种像素电极显示面板专利检索,专利查询,专利分析的服务。并且本 发明 提供一种 像素 电极 及 显示面板 ,该像素电极包括:间隔设置的次像素区和主像素区,所述次像素区包括第一子像素区和第二子像素区,所述第一子像素区和所述第二子像素区之间形成一容纳腔室,其中所述主像素区设于所述容纳腔室内。本发明的像素电极及显示面板,能够缩短响应时间和改善视 角 。,下面是一种像素电极显示面板专利的具体信息内容。

1.一种像素电极,其特征在于,包括:
间隔设置的次像素区和主像素区,所述次像素区包括第一子像素区和第二子像素区,所述第一子像素区和所述第二子像素区之间形成一容纳腔室,其中所述主像素区设于所述容纳腔室内。
2.根据权利要求1所述的像素电极,其特征在于,所述像素电极还包括第一主干部和第二主干部,所述第一主干部与所述第二主干部相交设置,所述第一主干部位于所述主像素区内。
3.根据权利要求2所述的像素电极,其特征在于,至少一部分所述第二主干部也位于所述主像素区内。
4.根据权利要求3所述的像素电极,其特征在于,
整个所述第二主干部也位于所述主像素区内。
5.根据权利要求4所述的像素电极,其特征在于,
所述第一子像素区和所述第二子像素区均包括主子区和次子区,所述主子区和对应的次子区连接,且所述主子区设于所述第二主干部的上方,所述次子区设于所述第二主干部的下方。
6.根据权利要求4所述的像素电极,其特征在于,
所述主像素区包括第一子区和第二子区,所述第一子区设于第二主干部的上方,所述第二子区设于第二主干部的下方。
7.根据权利要求6所述的像素电极,其特征在于,所述主像素区还包括第三子区,第三子区包括所述第二主干部、多个分支部以及周缘部,所述分支部的一端与第二主干部连接,所述周缘部环绕在所述第二主干部和多个所述分支部外。
8.根据权利要求2所述的像素电极,其特征在于,
至少一部分第二主干部位于所述次像素区内。
9.根据权利要求2所述的像素电极,其特征在于,
所述主像素区相对于所述第一主干部或者所述第二主干部对称,所述第一子像素区和所述第二子像素区相对于所述第一主干部对称。
10.一种显示面板,其特征在于,包括如权利要求1至9所述的像素电极。

说明书全文

一种像素电极显示面板

【技术领域】

[0001] 本发明涉及显示技术领域,特别是涉及一种像素电极及显示面板。【背景技术】
[0002] 如图1和图2所示,现有像素电极通常包括主像素区101和子像素区102,且主像素区101位于子像素区102的上方。在面板驱动过程中,上基板20设置有公共电极21,下基板10
设置有外围电极11和像素电极12,以子像素区为例,子像素区102在外围电极11、公共电极
21以及像素电极12的电场的共同作用下,液晶分子快速倾倒(主像素区同理)。
[0003] 然而,随着显示面板尺寸的增大,使得由外向内的距离增大,以子像素区为例,液晶分子受到外围电极11与子像素区102的像素电极之间的电场的作用减弱,使得位于面
板中间区域的液晶分子仅在公共电极21以及像素电极12之间的电场作用下缓慢倾倒(倾倒
方向如图2中箭头所示),也即随着产品尺寸的增大,像素的尺寸增大,液晶分子受到公共电
极21以及外围电极11之间的电场的作用范围比例缩小,增加了响应时间。比如同一解析度
下的55、65、75英寸的显示面板对应的响应时间分别为12ms、14.7ms、15.7ms。
[0004] 因此,有必要提供一种像素电极及显示面板,以解决现有技术所存在的问题。【发明内容】
[0005] 本发明的目的在于提供一种像素电极及显示面板,能够缩短响应时间。
[0006] 为解决上述技术问题,本发明提供一种像素电极,其包括:
[0007] 间隔设置的次像素区和主像素区,所述次像素区包括第一子像素区和第二子像素区,所述第一子像素区和所述第二子像素区之间形成一容纳腔室,其中所述主像素区设于
所述容纳腔室内。
[0008] 本发明还提供一种显示面板,其包括上述像素电极。
[0009] 本发明的像素电极及显示面板,包括间隔设置的次像素区和主像素区,所述次像素区包括第一子像素区和第二子像素区,所述第一子像素区和所述第二子像素区之间形成
一容纳腔室,其中所述主像素区设于所述容纳腔室内,由于次像素区位于所述主像素区的
两侧,且主像素区以及次像素区存在压差,使得处于中间区域的液晶分子不仅受到上基板
的公共电压与像素电极之间的电场作用,还受到主像素区与次像素区之间的电场作用,进
而增加了液晶分子的倾倒速度,缩短了响应时间。
附图说明】
[0010] 图1为现有像素的俯视图;
[0011] 图2为图1中沿AA’方向的剖视图;
[0012] 图3为现有灰阶穿透率关系曲线;
[0013] 图4为本发明实施例一的像素的俯视图;
[0014] 图5为本发明实施例一的像素电极的俯视图;
[0015] 图6为本发明实施例二的像素的第一种俯视图;
[0016] 图7为本发明实施例二的像素的第二种俯视图;
[0017] 图8为本发明实施例三的像素的第一种俯视图;
[0018] 图9为本发明实施例三的像素的第二种俯视图;
[0019] 图10为本发明实施例三的像素的第三种俯视图;
[0020] 图11为本发明实施例三的主像素区的俯视图;
[0021] 图12为本发明的灰阶穿透率关系曲线;
[0022] 图13为在显示低灰阶时,本发明的像素电极与现有的像素电极在不同位置的穿透度曲线;
[0023] 图14为在显示中间灰阶时,本发明的像素电极与现有的像素电极在不同位置的穿透度曲线。
【具体实施方式】
[0024] 以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以
限制本发明。在图中,结构相似的单元是以相同标号表示。
[0025] 本申请说明书权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。
[0026] 如图1和图2所示,外围电极11(DBS,data BM less)用来屏蔽数据线上的电压的电极,外围电极11的电压一般与上基板20的公共电压(CFcom)21保持一致,比如为7V;比如在
255灰阶时,像素电极12的主像素区101的电压一般设定为15V,子像素区102的电压为13V。
[0027] 主像素区101和子像素区102包括两个十字形主干部,因此在主干部对应的区域以及主像素区和子像素区之间的间隙处,容易出现暗纹,导致液晶效率较低。
[0028] 相比于4显示畴的显示面板,虽然8显示畴的显示面板虽然可以在一定程度上改善视,但是面板在大视角下依然会出现泛白(washout)现象,降低了显示效果。如图3所示,
图3中横坐标表示灰阶,纵坐标表示穿透率,但是在侧视(比如60度)时的灰阶穿透度关系曲
线202相比于正视时的灰阶穿透度关系曲线201来说存在偏差,也即伽曲线畸变的程度比
较严重,使得面板在大视角下出现泛白(washout)现象,降低了显示效果。
[0029] 请参照图4和图5,图4为本发明实施例一的像素的俯视图。
[0030] 如图4所示,本实施例的像素包括像素电极,所述像素电极包括间隔设置的次像素区30和主像素区40。
[0031] 其中,所述次像素区30包括第一子像素区31和第二子像素区32,其中在一实施方式中,所述第一子像素区31的第一端(底端)和所述第二子像素区32的第一端(底端)连接,
所述第一子像素区31的第二端(顶端)和所述第二子像素区32的第二端(顶端)未连接;所述
第一子像素区31的第一端和所述第二子像素区32的第一端对置。
[0032] 其中所述第一子像素区31和所述第二子像素区32之间形成一容纳腔室(图中未标出),其中所述主像素区40设于所述容纳腔室内,也即所述主像素区40设于所述第一子像素
区31和所述第二子像素区32之间。在一实施方式中,第一子像素区31位于主像素区40的左
侧,第二子像素区32位于主像素区40的右侧。
[0033] 其中结合图5,第一子像素区31、第二子像素区32以及所述主像素区40的左侧、右侧以及下方均为封闭式结构,第一子像素区31、第二子像素区32、所述主像素区40的上方为
开口式结构。具体地,以第一子像素区31为例,所述第一子像素区31包括边缘部301(相当于
边框)以及设于边缘部301内的分支部302,边缘部301具有一腔体,分支部302位于该腔体
内。其中边缘部301环绕在分支部302的左右侧以及下方的外部,分支部302的上方的外侧未
设置边缘部302,可以理解的,第二子像素区32和主像素区40与此类似,在此不再赘述。
[0034] 所述像素电极还包括第一主干部50和第二主干部60,第一主干部50和第二主干部60相交设置,在一实施方式中,所述第一主干部50沿竖直方向排布,所述第二主干部60沿
平方向排布,所述第一主干部50位于所述主像素区40内;本实施例中整个所述第二主干部
60位于所述次像素区30内。其中在一实施方式中,所述第二主干部60可包括第一子部61和
第二子部62,所述第一子部61位于所述第一子像素区31内,所述第二子部62位于所述第二
子像素区32内。
[0035] 其中,在一实施方式中,所述主像素区40相对于所述第一主干部50或者所述第二主干部60对称,所述第一子像素区31和所述第二子像素区32相对于所述第一主干部50对
称。
[0036] 在一实施方式中,所述主像素区40的面积小于或等于所述第一子像素区31的面积和所述第二子像素区32的面积之和。其中为了使得电场分布更加均匀,所述第一子像素区
31和所述第二子像素区32的面积相等。
[0037] 请参照图6和图7,图6为本发明实施例二的像素的第一种俯视图。
[0038] 如图6和图7所示,本实施例的像素电极与上一实施例的区别在于:部分第二主干部60位于主像素区40内。
[0039] 其中,本实施例的第二主干部60还包括第三子部63,第三子部63位于主像素区40内。
[0040] 在一实施方式中,如图6所示,该主像素区40的形状为菱形。
[0041] 在另一实施方式中,如图7所示,该主像素区40的形状为长方形,且所述第一子像素区31和所述第二子像素区32的形状也为长方形,其中主像素区40的面积等于所述第一子
像素区31的面积,或者主像素区40的面积等于所述第二子像素区32的面积,也即主像素区
40、第一子像素区31以及第二子像素区32的面积相等,从而使得电场分布更加均匀,提高了
显示效果。
[0042] 请参照图8至图11,图8为本发明实施例三的像素的第一种俯视图。
[0043] 如图8至图11所示,本实施例的像素电极与第一实施例的区别在于:整个第二主干部60位于主像素区40内。
[0044] 其中第一子像素区31包括主子区311和次子区312,第二子像素区32也包括主子区321和次子区322,主子区311、321设于第二主干部60的上方,次子区312、322设于第二主干
部60的下方,主子区311和次子区312彼此连接,主子区321和次子区322彼此连接。
[0045] 结合图11,其中所述主像素区40包括第一子区41和第二子区42,所述第一子区41设于第二主干部60的上方,第二子区42设于第二主干部60的下方。
[0046] 在一实施方式中,结合图10和图11,所述主像素区40还可包括第三子区43,第三子区43包括第二主干部60、多个分支部431以及周缘部432,所述分支部431的一端与第二主干
部60连接,所述周缘部432环绕在所述第二主干部60和多个分支部431外部。也即第三子区
43为密封结构。
[0047] 如图12所示,图12中横坐标表示灰阶,纵坐标表示穿透率,401表示正视时的灰阶穿透度关系曲线,402表示本发明的像素在侧视(比如角度为60度)时的灰阶穿透度关系曲
线,403表示现有像素在侧视(比如角度为60度)时的灰阶穿透度关系曲线,对比可发现,本
发明的像素可缩小侧视时的灰阶穿透度关系曲线与正视时的灰阶穿透度关系曲线之间的
差异,从而提高了显示效果。
[0048] 实验发现,如图13和图14所示,图13和图14中横坐标表示像素的宽度,纵坐标表示穿透率,71表示现有主像素区在横截面方向(与图10所示的BB’方向相同)上的穿透率,72表
示现有次像素区在横截面方向上的穿透率,73表示本发明的像素电极在横截面方向(如图
10中BB’方向的截面)上的穿透率。如图13所示,在显示低灰阶时,现有的主像素区的液晶偏转状态比例平稳(主像素区内的液晶的倾角差异较小),使得处于中间偏转状态的液晶比率
小。中间偏转状态的液晶为处于最大偏转角度和最小偏转角度之间的液晶,也即对应于处
于最大穿透率和最小穿透率之间的液晶分子。
[0049] 本发明的液晶偏转状态变化较大,对比可发现本发明中处于中间偏转状态的液晶比率a2大于现有处于中间偏转状态的液晶比率a1。也即本发明的处于中间偏转状态的液晶
分子较多,从而可以改善视角,提高显示效果。
[0050] 在显示中间灰阶时,如图14所示,81表示现有主像素区在横截面方向上的穿透率,82表示现有次像素区在横截面方向上的穿透率,现有的主像素区和子像素区之间穿透率的
差异较小,可见现有的主像素区以及次像素区内部液晶分子的穿透率的多样性较少。83表
示本发明的像素电极在横截面方向上的穿透率,可见本发明的主像素区40以及次像素区30
内部液晶分子的穿透率的多样性较多,从而可有效地改善了视角。
[0051] 由于本发明的次像素区包括第一子像素区和第二子像素区,且所述主像素区设于所述第一子像素区和所述第二子像素区之间,且由于主像素区以及次像素区存在压差,使
得处于中间区域的液晶分子不仅受到上基板的公共电压与像素电极之间的电场作用,还受
到主像素区与次像素区之间的电场作用,进而增加了液晶分子的倾倒速度,减小了响应时
间,另外本发明的像素电极仅存在一个十字结构,且主像素区和次像素区之间存在压差,压
差为2V左右,因而可以减少暗纹,甚至几乎没有暗纹,且提升了液晶效率,此外还提高了显
示效果。
[0052] 本发明还提供一种显示面板,其包括上述任意一种像素电极。
[0053] 本发明的像素电极及显示面板,包括间隔设置的次像素区和主像素区,所述次像素区包括第一子像素区和第二子像素区,所述第一子像素区和所述第二子像素区之间形成
一容纳腔室,其中所述主像素区设于所述容纳腔室内,由于次像素区位于所述主像素区的
两侧,且主像素区以及次像素区存在压差,使得处于中间区域的液晶分子不仅受到上基板
的公共电压与像素电极之间的电场作用,还受到主像素区与次像素区之间的电场作用,进
而增加了液晶分子的倾倒速度,缩短了响应时间,此外还可改善视角,提高了显示效果。
[0054] 综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润
饰,因此本发明的保护范围以权利要求界定的范围为准。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈