首页 / 专利库 / 电池与电池 / 蓄电池 / 集电体 / 栅线 / 像素驱动电路及其驱动方法、显示面板及其驱动方法

像素驱动电路及其驱动方法、显示面板及其驱动方法

阅读:54发布:2024-02-25

专利汇可以提供像素驱动电路及其驱动方法、显示面板及其驱动方法专利检索,专利查询,专利分析的服务。并且本 发明 提供一种 像素 驱动 电路 及其驱动方法、 显示面板 及其驱动方法。所述像素驱动电路包括左眼像素驱动子电路和右眼像素驱动子电路;所述左眼像素驱动子电路包括左眼驱动晶体管、左眼存储电容单元、左眼数据写入单元和左眼发光控制单元;所述右眼像素驱动子电路包括右眼驱动晶体管、右眼存储电容单元、右眼数据写入单元和右眼发光控制单元。本发明包括交替工作的左眼驱动子电路和右眼驱动子电路,使得在每一 帧 画面显示时间内,左眼画面的显示时间和右眼画面的显示时间约等于该帧画面显示时间的一半,避免了显示闪烁,提升显示画面显示。,下面是像素驱动电路及其驱动方法、显示面板及其驱动方法专利的具体信息内容。

1.一种像素驱动电路,其特征在于,包括左眼像素驱动子电路和右眼像素驱动子电路;
所述左眼像素驱动子电路包括左眼驱动晶体管、左眼存储电容单元、左眼数据写入单元和左眼发光控制单元;所述右眼像素驱动子电路包括右眼驱动晶体管、右眼存储电容单元、右眼数据写入单元和右眼发光控制单元;
所述左眼驱动晶体管的栅极与所述左眼存储电容单元的第一端连接,所述左眼驱动晶体管的第一极与左眼电源电压输入端连接,所述左眼驱动晶体管的第二极与所述左眼存储电容单元的第二端连接;
所述左眼数据写入单元与左眼行选通线、左眼数据线和所述左眼驱动晶体管的栅极连接,用于在所述左眼行选通线的控制下控制所述左眼数据线是否与所述左眼驱动晶体管的栅极连通;
所述左眼发光控制单元与左眼发光控制线、所述左眼驱动晶体管的第二极和发光元件连接,用于在所述左眼发光控制线的控制下控制所述左眼驱动晶体管的第二极是否与所述发光元件连通;
所述右眼驱动晶体管的栅极与所述右眼存储电容单元的第一端连接,所述右眼驱动晶体管的第一极与右眼电源电压输入端连接,所述右眼驱动晶体管的第二极与所述右眼存储电容单元的第二端连接;
所述右眼数据写入单元与右眼行选通线、右眼数据线和所述右眼驱动晶体管的栅极连接,用于在所述右眼行选通线的控制下控制所述右眼数据线是否与所述右眼驱动晶体管的栅极连通;
所述右眼发光控制单元与右眼发光控制线、所述右眼驱动晶体管的第二极和所述发光元件连接,用于在所述右眼发光控制线的控制下控制所述右眼驱动晶体管的第二极是否与所述发光元件连通;
第一显示周期和第二显示周期为一画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
所述左眼电源电压输入端用于在所述第一时间段,输入左眼低电压VLZ,并用于在所述第二时间段,输入左眼高电压VHZ;所述左眼数据线用于在所述第二时间段输出左眼数据电压Vdata_L;所述右眼电源电压输入端用于在第三时间段输入右眼高电压VHR,所述右眼数据线用于在第三时间段输出右眼数据电压Vdata_R;
所述左眼数据写入单元用于在所述第一时间段,在左眼行选通线的控制下,控制将左眼驱动晶体管的第二极的电位置位为左眼低电压VLZ,在所述第二时间段,控制将左眼数据电压Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光;
所述右眼数据写入单元用于在第二时间段,在右眼行选通线的控制下,右眼数据写入单元控制将右眼驱动晶体管的第二极的电位置位为右眼低电压VLR,并在所述第三时间段,在右眼发光控制线的控制下,控制将右眼数据电压Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光;
所述左眼发光控制单元用于在所述第二时间段,在左眼发光控制线的控制下,控制左眼驱动晶体管的第二极与发光元件连通;
所述右眼发光控制单元用于在所述第三时间段,在右眼发光控制线的控制下,控制右眼驱动晶体管的第二极与所述发光元件连通。
2.如权利要求1所述的像素驱动电路,其特征在于,所述左眼数据写入单元包括:左眼数据写入晶体管,栅极与所述左眼行选通线连接,第一极与所述左眼数据线连接,第二极与所述左眼驱动晶体管的栅极连接;
所述左眼发光控制单元包括:左眼发光控制晶体管,栅极与所述左眼发光控制线连接,第一极与所述左眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
所述左眼存储电容单元包括:左眼存储电容,第一端与所述左眼驱动晶体管的栅极连接,第二端与所述左眼驱动晶体管的第二极连接。
3.如权利要求1所述的像素驱动电路,其特征在于,所述右眼数据写入单元包括:右眼数据写入晶体管,栅极与所述右眼行选通线连接,第一极与所述右眼数据线连接,第二极与所述右眼驱动晶体管的栅极连接;
所述右眼发光控制单元包括:右眼发光控制晶体管,栅极与所述右眼发光控制线连接,第一极与所述右眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
所述右眼存储电容单元包括:右眼存储电容,第一端与所述右眼驱动晶体管的栅极连接,第二端与所述右眼驱动晶体管的第二极连接。
4.一种像素驱动方法,应用于如权利要求1至3中任一权利要求所述的像素驱动电路,其特征在于,第一显示周期和第二显示周期为一帧画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
所述像素驱动方法包括:
在所述第一时间段,左眼电源电压输入端输入左眼低电压VLZ,在左眼行选通线的控制下,左眼数据写入单元控制将左眼驱动晶体管的第二极的电位置位为VLZ;
在所述第二时间段,左眼电源电压输入端输入左眼高电压VHZ,左眼数据线输出左眼数据电压Vdata_L,在左眼发光控制线的控制下,左眼发光控制单元控制左眼驱动晶体管的第二极与发光元件连通;在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光;右眼电源电压输入端输入右眼低电压VLR,在右眼行选通线的控制下,右眼数据写入单元控制将右眼驱动晶体管的第二极的电位置位为VLR;
在所述第三时间段,右眼电源电压输入端输入右眼高电压VHR,右眼数据线输出右眼数据电压Vdata_R,在右眼发光控制线的控制下,右眼发光控制单元控制右眼驱动晶体管的第二极与所述发光元件连通;在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光。
5.如权利要求4所述的像素驱动方法,其特征在于,所述在左眼行选通线的控制下,左眼数据写入单元控制将驱动晶体管的第二极的电位置位为VLZ步骤具体包括:在左眼行选通线的控制下,左眼数据写入单元控制左眼数据线与左眼驱动晶体管的栅极连接,以控制所述左眼驱动晶体管导通,从而将所述左眼驱动晶体管的第二极的电位置位为VLZ;
所述像素驱动方法还包括:在所述第一时间段,在左眼发光控制线的控制下,左眼发光控制单元控制断开所述左眼驱动晶体管的第二极与发光元件之间的连接;在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与所述发光元件之间的连接。
6.如权利要求4所述的像素驱动方法,其特征在于,所述在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光步骤具体包括:所述左眼行选通线的控制下,所述左眼数据写入单元控制所述左眼数据电压Vdata_L写入所述左眼驱动晶体管的栅极,以控制所述左眼驱动晶体管导通,使得所述左眼高电压VHZ写入左眼存储电容单元的第二端,所述左眼驱动晶体管驱动所述发光元件发光;
所述像素驱动方法还包括:在所述第二时间段,在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与发光元件之间的连接。
7.如权利要求4所述的像素驱动方法,其特征在于,
所述在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光步骤具体包括:所述右眼行选通线的控制下,所述右眼数据写入单元控制所述右眼数据电压Vdata_R写入所述右眼驱动晶体管的栅极,以控制所述右眼驱动晶体管导通,使得所述右眼高电压VHR写入右眼存储电容单元的第二端,所述右眼驱动晶体管驱动所述发光元件发光。
8.一种显示面板,其特征在于,包括多行左眼行选通线、多行右眼行选通线、多行左眼发光控制线、多行右眼发光控制线、多列左眼数据线、多列右眼数据线和多行多列如权利要求1至3中任一权利要求所述的像素驱动电路;
第n行第m列像素驱动电路与第n行左眼行选通线、第n行右眼行选通线、第n行左眼发光控制线、第n行右眼发光控制线、第m列左眼数据线和第m列右眼数据线连接;n和m都为正整数。
9.一种显示面板的驱动方法,用于驱动如权利要求8所述的显示面板,其特征在于,一帧画面显示时间包括多个依次设置的显示周期,一显示周期包括依次设置的第一时间段和第二时间段;所述显示面板的驱动方法包括:
在一帧画面显示时间包括的第一显示周期中的第一时间段,第一行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
在所述第一显示周期中的第二时间段,第一行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第一行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;
在第a显示周期中的第一时间段,第a-1行像素驱动电路中的右眼像素驱动子电路进行右眼画面显示操作,第a行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
在第a显示周期中的第二时间段,第a行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第a行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;a为大于1的整数。
10.如权利要求9所述的显示面板的驱动方法,其特征在于,所述第一时间段持续的时间与所述第二时间段持续的时间相等。

说明书全文

像素驱动电路及其驱动方法、显示面板及其驱动方法

技术领域

[0001] 本发明涉及像素驱动技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示面板及其驱动方法。

背景技术

[0002] 随着科技发展,3D(三维)显示越来越来受到广大消费者的喜爱,传统3D显示原理:将显示画面划分4个单元,即左眼画面数据电压写入单元,左眼画面显示单元、右眼画面数据电压写入单元、左眼画面显示单元。但是如上显示方式有种缺点:在每一画面显示时间中,左眼画面显示时间和右眼画面显示时间分别只占1/4帧画面显示时间,会出现显示等待以及闪烁现象,严重影响显示效果。

发明内容

[0003] 本发明的主要目的在于提供一种像素驱动电路及其驱动方法、显示面板及其驱动方法,解决现有技术中由于在每一帧画面显示时间中,左眼画面显示时间和右眼画面显示时间分别只占1/4帧画面显示时间,会出现显示等待以及闪烁现象,严重影响显示效果的问题。
[0004] 为了达到上述目的,本发明提供了一种像素驱动电路,包括左眼像素驱动子电路和右眼像素驱动子电路;所述左眼像素驱动子电路包括左眼驱动晶体管、左眼存储电容单元、左眼数据写入单元和左眼发光控制单元;所述右眼像素驱动子电路包括右眼驱动晶体管、右眼存储电容单元、右眼数据写入单元和右眼发光控制单元;
[0005] 所述左眼驱动晶体管的栅极与所述左眼存储电容单元的第一端连接,所述左眼驱动晶体管的第一极与左眼电源电压输入端连接,所述左眼驱动晶体管的第二极与所述左眼存储电容单元的第二端连接;
[0006] 所述左眼数据写入单元与左眼行选通线、左眼数据线和所述左眼驱动晶体管的栅极连接,用于在所述左眼行选通线的控制下控制所述左眼数据线是否与所述左眼驱动晶体管的栅极连通;
[0007] 所述左眼发光控制单元与左眼发光控制线、所述左眼驱动晶体管的第二极和发光元件连接,用于在所述左眼发光控制线的控制下控制所述左眼驱动晶体管的第二极是否与所述发光元件连通;
[0008] 所述右眼驱动晶体管的栅极与所述右眼存储电容单元的第一端连接,所述右眼驱动晶体管的第一极与右眼电源电压输入端连接,所述右眼驱动晶体管的第二极与所述右眼存储电容单元的第二端连接;
[0009] 所述右眼数据写入单元与右眼行选通线、右眼数据线和所述右眼驱动晶体管的栅极连接,用于在所述右眼行选通线的控制下控制所述右眼数据线是否与所述右眼驱动晶体管的栅极连通;
[0010] 所述右眼发光控制单元与右眼发光控制线、所述右眼驱动晶体管的第二极和所述发光元件连接,用于在所述右眼发光控制线的控制下控制所述右眼驱动晶体管的第二极是否与所述发光元件连通。
[0011] 实施时,所述左眼数据写入单元包括:左眼数据写入晶体管,栅极与所述左眼行选通线连接,第一极与所述左眼数据线连接,第二极与所述左眼驱动晶体管的栅极连接;
[0012] 所述左眼发光控制单元包括:左眼发光控制晶体管,栅极与所述左眼发光控制线连接,第一极与所述左眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
[0013] 所述左眼存储电容单元包括:左眼存储电容,第一端与所述左眼驱动晶体管的栅极连接,第二端与所述左眼驱动晶体管的第二极连接。
[0014] 实施时,所述右眼数据写入单元包括:右眼数据写入晶体管,栅极与所述右眼行选通线连接,第一极与所述右眼数据线连接,第二极与所述右眼驱动晶体管的栅极连接;
[0015] 所述右眼发光控制单元包括:右眼发光控制晶体管,栅极与所述右眼发光控制线连接,第一极与所述右眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
[0016] 所述右眼存储电容单元包括:右眼存储电容,第一端与所述右眼驱动晶体管的栅极连接,第二端与所述右眼驱动晶体管的第二极连接。
[0017] 本发明还提供了一种像素驱动方法,应用于上述的像素驱动电路,第一显示周期和第二显示周期为一帧画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
[0018] 所述像素驱动方法包括:
[0019] 在所述第一时间段,左眼电源电压输入端输入左眼低电压VLZ,在左眼行选通线的控制下,左眼数据写入单元控制将左眼驱动晶体管的第二极的电位置位为VLZ;
[0020] 在所述第二时间段,左眼电源电压输入端输入左眼高电压VHZ,左眼数据线输出左眼数据电压Vdata_L,在左眼发光控制线的控制下,左眼发光控制单元控制左眼驱动晶体管的第二极与发光元件连通;在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光;右眼电源电压输入端输入右眼低电压VLR,在右眼行选通线的控制下,右眼数据写入单元控制将右眼驱动晶体管的第二极的电位置位为VLR;
[0021] 在所述第三时间段,右眼电源电压输入端输入右眼高电压VHR,右眼数据线输出右眼数据电压Vdata_R,在右眼发光控制线的控制下,右眼发光控制单元控制右眼驱动晶体管的第二极与所述发光元件连通;在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光。
[0022] 实施时,所述在左眼行选通线的控制下,左眼数据写入单元控制将驱动晶体管的第二极的电位置位为VLZ步骤具体包括:在左眼行选通线的控制下,左眼数据写入单元控制左眼数据线与左眼驱动晶体管的栅极连接,以控制所述左眼驱动晶体管导通,从而将所述左眼驱动晶体管的第二极的电位置位为VLZ;
[0023] 所述像素驱动方法还包括:在所述第一时间段,在左眼发光控制线的控制下,左眼发光控制单元控制断开所述左眼驱动晶体管的第二极与发光元件之间的连接;在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与所述发光元件之间的连接。
[0024] 实施时,所述在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光步骤具体包括:所述左眼行选通线的控制下,所述左眼数据写入单元控制所述左眼数据电压Vdata_L写入所述左眼驱动晶体管的栅极,以控制所述左眼驱动晶体管导通,使得所述左眼高电压VHZ写入左眼存储电容单元的第二端,所述左眼驱动晶体管驱动所述发光元件发光;
[0025] 所述像素驱动方法还包括:在所述第二时间段,在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与发光元件之间的连接。
[0026] 实施时,所述在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光步骤具体包括:所述右眼行选通线的控制下,所述右眼数据写入单元控制所述右眼数据电压Vdata_R写入所述右眼驱动晶体管的栅极,以控制所述右眼驱动晶体管导通,使得所述右眼高电压VHR写入右眼存储电容单元的第二端,所述右眼驱动晶体管驱动所述发光元件发光。
[0027] 本发明还提供了一种显示面板,包括多行左眼行选通线、多行右眼行选通线、多行左眼发光控制线、多行右眼发光控制线、多列左眼数据线、多列右眼数据线和多行多列上述的像素驱动电路;
[0028] 第n行第m列像素驱动电路与第n行左眼行选通线、第n行右眼行选通线、第n行左眼发光控制线、第n行右眼发光控制线、第m列左眼数据线和第m列右眼数据线连接;n和m都为正整数。
[0029] 本发明还提供了一种显示面板的驱动方法,用于驱动上述的显示面板,一帧画面显示时间包括多个依次设置的显示周期,一显示周期包括依次设置的第一时间段和第二时间段;所述显示面板的驱动方法包括:
[0030] 在一帧画面显示时间包括的第一显示周期中的第一时间段,第一行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
[0031] 在所述第一显示周期中的第二时间段,第一行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第一行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;
[0032] 在第a显示周期中的第一时间段,第a-1行像素驱动电路中的右眼像素驱动子电路进行右眼画面显示操作,第a行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
[0033] 在第a显示周期中的第二时间段,第a行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第a行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;a为大于1的整数。
[0034] 实施时,所述第一时间段持续的时间与所述第二时间段持续的时间相等。
[0035] 与现有技术相比,本发明所述的像素驱动电路及其驱动方法、显示面板及其驱动方法包括交替工作的左眼驱动子电路和右眼驱动子电路,使得在每一帧画面显示时间内,左眼画面的显示时间和右眼画面的显示时间约等于该帧画面显示时间的一半,避免了显示闪烁,提升显示画面显示,解决现有技术中左眼画面显示时间和右眼画面显示时间只占每一帧画面显示时间的1/4,从而造成显示等待及闪烁现象,严重影响显示效果的问题。附图说明
[0036] 图1是本发明实施例所述的像素驱动电路的结构图;
[0037] 图2是本发明所述的像素驱动电路的一具体实施例的电路图。

具体实施方式

[0038] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0039] 本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。在实际操作时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
[0040] 如图1所示,本发明实施例所述的像素驱动电路包括左眼像素驱动子电路和右眼像素驱动子电路;
[0041] 所述左眼像素驱动子电路包括左眼驱动晶体管T2、左眼存储电容单元11、左眼数据写入单元12和左眼发光控制单元13;
[0042] 所述右眼像素驱动子电路包括右眼驱动晶体管T5、右眼存储电容单元21、右眼数据写入单元22和右眼发光控制单元23;
[0043] 所述左眼驱动晶体管T2的栅极与所述左眼存储电容单元11的第一端连接,所述左眼驱动晶体管T2的漏极与左眼电源电压输入端VDD_L连接,所述左眼驱动晶体管T2的源极S_L与所述左眼存储电容单元11的第二端连接;
[0044] 所述左眼数据写入单元12与左眼行选通线SW_L、输入左眼数据电压Vdata_L的左眼数据线和所述左眼驱动晶体管T2的栅极G_L连接,用于在所述左眼行选通线SW_L的控制下控制所述左眼数据线是否与所述左眼驱动晶体管T2的栅极G_L连通;
[0045] 所述左眼发光控制单元13与左眼发光控制线EM_L、所述左眼驱动晶体管T2的源极S_L和发光元件EL连接,用于在所述左眼发光控制线EM_L的控制下控制所述左眼驱动晶体管T2的源极S_L是否与所述发光元件EL连通;
[0046] 所述右眼驱动晶体管T5的栅极G_R与所述右眼存储电容单元21的第一端连接,所述右眼驱动晶体管T5的漏极与右眼电源电压输入端VDD_R连接,所述右眼驱动晶体管T5的源极S_R与所述右眼存储电容单元11的第二端连接;
[0047] 所述右眼数据写入单元22与右眼行选通线SW_R、输入右眼数据电压Vdata_R的右眼数据线和所述右眼驱动晶体管T5的栅极G_R连接,用于在所述右眼行选通线SW_R的控制下控制所述右眼数据线是否与所述右眼驱动晶体管T5的栅极G_R连通;
[0048] 所述右眼发光控制单元22与右眼发光控制线EM_R、所述右眼驱动晶体管T5的源极S_R和所述发光元件EL连接,用于在所述右眼发光控制线EM_R的控制下控制所述右眼驱动晶体管T5的源极S_R是否与所述发光元件EL连通。
[0049] 在图1所示的实施例中,以T2和T5为n型晶体管为例说明,此时,第一极为漏极,第二极为源极;在实际操作时,T2、T5也可以被替换为p型晶体管,在此对晶体管的类型不作限定。
[0050] 本发明实施例所述的像素驱动电路能够实现快式3D(三维)显示,本发明实施例所述的像素驱动电路包括交替工作的左眼驱动子电路和右眼驱动子电路,使得在每一帧画面显示时间内,左眼画面的显示时间和右眼画面的显示时间约等于该帧画面显示时间的一半,避免了显示闪烁,提升显示画面显示,解决现有技术中左眼画面显示时间和右眼画面显示时间只占每一帧画面显示时间的1/4,从而造成显示等待及闪烁现象,严重影响显示效果的问题。
[0051] 具体的,所述左眼数据写入单元可以包括:左眼数据写入晶体管,栅极与所述左眼行选通线连接,第一极与所述左眼数据线连接,第二极与所述左眼驱动晶体管的栅极连接;
[0052] 所述左眼发光控制单元包括:左眼发光控制晶体管,栅极与所述左眼发光控制线连接,第一极与所述左眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
[0053] 所述左眼存储电容单元包括:左眼存储电容,第一端与所述左眼驱动晶体管的栅极连接,第二端与所述左眼驱动晶体管的第二极连接。
[0054] 具体的,所述右眼数据写入单元可以包括:右眼数据写入晶体管,栅极与所述右眼行选通线连接,第一极与所述右眼数据线连接,第二极与所述右眼驱动晶体管的栅极连接;
[0055] 所述右眼发光控制单元包括:右眼发光控制晶体管,栅极与所述右眼发光控制线连接,第一极与所述右眼驱动晶体管的第二极连接,第二极与所述发光元件连接;
[0056] 所述右眼存储电容单元包括:右眼存储电容,第一端与所述右眼驱动晶体管的栅极连接,第二端与所述右眼驱动晶体管的第二极连接。
[0057] 本发明如图1所示的像素驱动电路的实施例在工作时,第一显示周期和第二显示周期为一帧画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
[0058] 在所述第一时间段,左眼电源电压输入端VDD_L输入左眼低电压VLZ(VLZ可以为0V或负电压),在左眼行选通线SW_L的控制下,左眼数据写入单元12控制左眼数据线与左眼驱动晶体管T2的栅极G_L连接,以控制所述左眼驱动晶体管T2打开,从而将所述左眼驱动晶体管T2的源极S_L的电位置位为VLZ,以使得S_L的电位不受上一帧画面显示时间的数据电压的影响;在左眼发光控制线EM_L的控制下,左眼发光控制单元13控制断开所述左眼驱动晶体管T2的源极S_L与发光元件EL之间的连接;在右眼发光控制线EM_R的控制下,右眼发光控制单元23控制断开所述右眼驱动晶体管T5的源极S_R与所述发光元件EL之间的连接;
[0059] 在所述第二时间段,左眼电源电压输入端VDD_L输入左眼高电压VHZ(VHZ可以为正电压),左眼数据线输出左眼数据电压Vdata_L,在左眼发光控制线EM_L的控制下,左眼发光控制单元13控制左眼驱动晶体管T2的源极S_L与发光元件EL连通;在所述左眼行选通线SW_L的控制下,所述左眼数据写入单元12控制所述左眼数据电压Vdata_L写入所述左眼驱动晶体管T2的栅极G_L,以控制所述左眼驱动晶体管T2打开,使得所述左眼高电压VHZ写入左眼存储电容单元11的第二端,所述左眼驱动晶体管T2驱动所述发光元件EL发光;右眼电源电压输入端VDD_R输入右眼低电压VLR(VLR可以为0V或负电压),在右眼行选通线SW_R的控制下,右眼数据写入单元22控制将右眼驱动晶体管T5的第二极S_R的电位置位为VLR,以使得S_L的电位不受上一帧画面显示时间的数据电压的影响;在右眼发光控制线EM_R的控制下,右眼发光控制单元23控制断开所述右眼驱动晶体管T5的源极S_R与发光元件EL之间的连接;
[0060] 在所述第三时间段,右眼电源电压输入端VDD_R输入右眼高电压VHR(VHR可以为正电压),右眼数据线输出右眼数据电压Vdata_R,在右眼发光控制线EM_R的控制下,右眼发光控制单元23控制右眼驱动晶体管T5的源极S_R与所述发光元件EL连通;所述右眼行选通线SW_R的控制下,所述右眼数据写入单元22控制所述右眼数据电压Vdata_R写入所述右眼驱动晶体管T5的栅极,以控制所述右眼驱动晶体管T5打开,使得所述右眼高电压VHR写入右眼存储电容单元21的第二端,所述右眼驱动晶体管T5驱动所述发光元件EL发光。
[0061] 在实际操作时,VLZ可以为0V或-4V,VHZ可以为3V或5V,VLR可以为0V或-4V,VHR可以为3V或5V,以上仅为对各电压的取值进行举例,并非用于限定。
[0062] 在优选情况下,所述第一时间段持续的时间、所述第二时间段持续的时间、所述第三时间段持续的时间和所述第四时间段持续的时间相等;在第一时间段,左眼像素驱动子电路对其包括的左眼驱动晶体管的源极的电位进行置位操作,在第二时间段,左眼像素驱动子电路进行左眼画面显示操作,右眼像素驱动子电路对其包括的右眼驱动晶体管的源极的电位进行置位操作,在第三时间段,右眼像素驱动子电路进行右眼画面显示操作。
[0063] 下面通过一具体实施例来说明本发明所述的像素驱动电路;
[0064] 如图2所示,本发明所述的像素驱动电路的一具体实施例包括左眼像素驱动子电路和右眼像素驱动子电路;
[0065] 所述左眼像素驱动子电路包括左眼驱动晶体管T2、左眼存储电容C1、左眼数据写入晶体管T1和左眼发光控制晶体管T3;
[0066] 所述右眼像素驱动子电路包括右眼驱动晶体管T5、右眼存储电容C2、右眼数据写入晶体管T4和右眼发光控制晶体管T6;
[0067] 所述左眼驱动晶体管T2的栅极G_L与所述左眼存储电容C1的第一端连接,所述左眼驱动晶体管T2的漏极与左眼电源电压输入端VDD_L连接,所述左眼驱动晶体管T2的源极S_L与所述左眼存储电容C1的第二端连接;
[0068] 所述左眼数据写入晶体管T1的栅极与所述左眼行选通线SW_L连接,漏极与输入左眼数据电压Vdata_L的左眼数据线连接,源极与所述左眼驱动晶体管T2的栅极G_L连接;
[0069] 所述左眼发光控制晶体管T3的栅极与左眼发光控制线EM_L连接,漏极与所述左眼驱动晶体管T2的源极S_L连接,源极与有机发光二极管OLED的阳极连接;
[0070] 所述左眼存储电容C1的第一端与所述左眼驱动晶体管T2的栅极G_L连接,所述左眼存储电容C1的第二端与所述左眼驱动晶体管T2的源极S_L连接;
[0071] 所述右眼驱动晶体管T5的栅极与所述右眼存储电容C2的第一端连接,所述右眼驱动晶体管T5的漏极G_R与右眼电源电压输入端VDD_R连接,所述右眼驱动晶体管T5的源极S_R与所述右眼存储电容C2的第二端连接;
[0072] 所述右眼数据写入晶体管T4的栅极与右眼行选通线SW_R连接,漏极与输入右眼数据电压Vdata_R的右眼数据线连接,源极与所述右眼驱动晶体管T5的栅极G_R连接;
[0073] 所述右眼发光控制晶体管T6的栅极与右眼发光控制线EM_R连接,漏极与所述右眼驱动晶体管T5的源极S_R连接,源极与所述有机发光二极管OLED的阳极连接;
[0074] 所述右眼存储电容C2的第一端与所述右眼驱动晶体管T5的栅极G_R连接,所述右眼存储电容C2的第二端与所述右眼驱动晶体管T5的源极S_R连接;
[0075] 所述有机发光二极管OLED的阴极与地端GND连接。
[0076] 本发明如图2所示的像素驱动电路的具体实施例在工作时,第一显示周期和第二显示周期为一帧画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
[0077] 在所述第一时间段,左眼电源电压输入端VDD_L输入左眼低电压VLZ(VLZ可以为0V或负电压),左眼行选通线SW_L输出高电平,左眼数据线输出相对较低的正电压(例如可以为2V),T1打开,控制左眼数据线与左眼驱动晶体管T2的栅极G_L连接,以控制T2打开,从而将T2的源极S_L的电位置位为VLZ,以将S_L的电位拉低到0V或负电压,以使得S_L的电位不受上一帧画面显示时间的数据电压的影响;EM_L输出低电平,以控制T3关闭,以断开T2的源极S_L与OLED的阳极之间的连接;EM_R输出低电平,T6关闭,以断开T5的源极S_R与OLED的阳极之间的连接;
[0078] 在所述第二时间段,左眼电源电压输入端VDD_L输入左眼高电压VHZ(VHZ例如可以为5V),左眼数据线输出左眼数据电压Vdata_L(Vdata_L为高电平),EM_L输出高电平,T3打开,控制S_L与OLED的阳极连通;SW_L输出高电平,T1打开,Vdata_L写入G_L,以控制T2打开,使得VHZ写入C1的第二端,从而使得C1的第一端和C2的第二端之间的电压差值(也即T2的栅源电压Vgs_T2)为Vdata_L-VS_L(VS_L为在所述第二时间段S_L的电位),左眼数据电压存储在C1中,T2打开以驱动OLED发光,从而实现左眼画面显示;VDD_R输入VLR(VLR可以为0V或负电压),SW_R输出高电平,T4打开,右眼数据线输出相对较低的正电压(例如可以为2V),以控制T5打开,将S_R的电位置位为VLR,以使得S_L的电位不受上一帧画面显示时间的数据电压的影响;EM_R输出低电平,以使得T6关闭,断开S_R与OLED的阳极之间的连接;
[0079] 在所述第三时间段,VDD_R输入右眼高电压VHR(VHR可以为正电压,例如可以为5V),右眼数据线输出右眼数据电压Vdata_R(Vdata_R为高电平),EM_R输出高电平,T6打开,以控制S_R与OLED的阳极连通;SW_R输出高电平,T4打开,以控制Vdata_R写入T5的栅极G_R(也即C2的第一端),以控制T5打开,使得VHR写入C2的第二端,从而使得C2的第一端和C2的第二端之间的电压差值为Vdata_R-VS_R(VS_R为在所述第三时间段S_R的电位),右眼数据电压存储在C2中,T5打开以驱动OLED发光,以实现右眼画面显示。
[0080] 为了真正实现快门式3D AMOLED(Active-matrix organic light emitting diode,有源矩阵有机发光二极管)显示,需要保证像素电路工作频率至少在120Hz(赫兹)以上,保证左眼像素驱动子电路的工作频率和右眼像素驱动子电路的频率各在60Hz以上,采用高画面刷新率才能让人眼感觉到连贯不闪烁的3D画面。
[0081] 本发明实施例所述的像素驱动方法,应用于上述的像素驱动电路,第一显示周期和第二显示周期为一帧画面显示时间包括的依次设置的两显示周期,第一显示周期包括依次设置的第一时间段和第二时间段,第二显示周期包括依次设置的第三时间段和第四时间段;
[0082] 所述像素驱动方法包括:
[0083] 在所述第一时间段,左眼电源电压输入端输入左眼低电压VLZ,在左眼行选通线的控制下,左眼数据写入单元控制将左眼驱动晶体管的第二极的电位置位为VLZ;
[0084] 在所述第二时间段,左眼电源电压输入端输入左眼高电压VHZ,左眼数据线输出左眼数据电压Vdata_L,在左眼发光控制线的控制下,左眼发光控制单元控制左眼驱动晶体管的第二极与发光元件连通;在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光;右眼电源电压输入端输入右眼低电压VLR,在右眼行选通线的控制下,右眼数据写入单元控制将右眼驱动晶体管的第二极的电位置位为VLR;
[0085] 在所述第三时间段,右眼电源电压输入端输入右眼高电压VHR,右眼数据线输出右眼数据电压Vdata_R,在右眼发光控制线的控制下,右眼发光控制单元控制右眼驱动晶体管的第二极与所述发光元件连通;在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光。
[0086] 本发明实施例所述的像素驱动电路的驱动方法能够实现快门式3D(三维)显示,本发明实施例所述的像素驱动电路的驱动方法控制左眼驱动子电路和右眼驱动子电路交替工作,使得在每一帧画面显示时间内,左眼画面的显示时间和右眼画面的显示时间约等于该帧画面显示时间的一半,避免了显示闪烁,提升显示画面显示,解决现有技术中左眼画面显示时间和右眼画面显示时间只占每一帧画面显示时间的1/4,从而造成显示等待及闪烁现象,严重影响显示效果的问题。
[0087] 在实际操作时,所述在左眼行选通线的控制下,左眼数据写入单元控制将驱动晶体管的第二极的电位置位为VLZ步骤可以具体包括:在左眼行选通线的控制下,左眼数据写入单元控制左眼数据线与左眼驱动晶体管的栅极连接,以控制所述左眼驱动晶体管导通,从而将所述左眼驱动晶体管的第二极的电位置位为VLZ;
[0088] 所述像素驱动方法还可以包括:在所述第一时间段,在左眼发光控制线的控制下,左眼发光控制单元控制断开所述左眼驱动晶体管的第二极与发光元件之间的连接;在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与所述发光元件之间的连接。
[0089] 在实际操作时,所述在左眼行选通线的控制下,左眼数据写入单元控制将Vdata_L存储至左眼存储电容单元中,并控制左眼驱动晶体管导通而驱动所述发光元件发光步骤可以具体包括:所述左眼行选通线的控制下,所述左眼数据写入单元控制所述左眼数据电压Vdata_L写入所述左眼驱动晶体管的栅极,以控制所述左眼驱动晶体管导通,使得所述左眼高电压VHZ写入左眼存储电容单元的第二端,所述左眼驱动晶体管驱动所述发光元件发光;
[0090] 所述像素驱动方法还包括:在所述第二时间段,在右眼发光控制线的控制下,右眼发光控制单元控制断开所述右眼驱动晶体管的第二极与发光元件之间的连接。
[0091] 在实际操作时,所述在右眼行选通线的控制下,右眼数据写入单元控制将Vdata_R存储至右眼存储电容单元中,并控制右眼驱动晶体管导通而驱动所述发光元件发光步骤可以具体包括:所述右眼行选通线的控制下,所述右眼数据写入单元控制所述右眼数据电压Vdata_R写入所述右眼驱动晶体管的栅极,以控制所述右眼驱动晶体管导通,使得所述右眼高电压VHR写入右眼存储电容单元的第二端,所述右眼驱动晶体管驱动所述发光元件发光。
[0092] 本发明实施例所述的显示面板,包括多行左眼行选通线、多行右眼行选通线、多行左眼发光控制线、多行右眼发光控制线、多列左眼数据线、多列右眼数据线和多行多列上述的像素驱动电路;
[0093] 第n行第m列像素驱动电路与第n行左眼行选通线、第n行右眼行选通线、第n行左眼发光控制线、第n行右眼发光控制线、第m列左眼数据线和第m列右眼数据线连接;n和m都为正整数。
[0094] 本发明实施例所述的显示面板的驱动方法,用于驱动上述的显示面板,一帧画面显示时间包括多个依次设置的显示周期,一显示周期包括依次设置的第一时间段和第二时间段;所述显示面板的驱动方法包括:
[0095] 在一帧画面显示时间包括的第一显示周期中的第一时间段,第一行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
[0096] 在所述第一显示周期中的第二时间段,第一行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第一行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;
[0097] 在第a显示周期中的第一时间段,第a-1行像素驱动电路中的右眼像素驱动子电路进行右眼画面显示操作,第a行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;
[0098] 在第a显示周期中的第二时间段,第a行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第a行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;a为大于1的整数。
[0099] 在实际操作时,所述第一时间段持续的时间与所述第二时间段持续的时间可以相等。
[0100] 本发明实施例所述的显示面板在工作时,在每一帧画面显示时间,在第一显示周期中的第一时间段,第一行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;在第一显示周期中的第二时间段,第一行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第一行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作;在第二显示周期中的第一时间段,第以行像素驱动电路中的右眼像素驱动子电路进行右眼画面显示操作,第二行像素驱动电路中的左眼像素驱动子电路对其包括的左眼驱动晶体管的第二极的电位进行置位操作;在第二显示周期中的第二时间段,第二行像素驱动电路中的左眼像素驱动子电路进行左眼画面显示操作,第二行像素驱动电路中的右眼像素驱动子电路对其包括的右眼驱动晶体管的第二极的电位进行置位操作,依次类推。
[0101] 以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈