首页 / 专利库 / 人工智能 / 机器人技术 / 机器人 / 驱动器 / 集成电路(IC)芯片装置

集成电路(IC)芯片装置

阅读:200发布:2020-05-08

专利汇可以提供集成电路(IC)芯片装置专利检索,专利查询,专利分析的服务。并且本文公开的示例涉及集成 电路 (IC)芯片装置。示例集成电路(IC)封装可以包括第一 半导体 芯片和第二 半导体芯片 ,第一半导体芯片包括第一金属 氧 化物半导体 场效应晶体管 (MOSFET),第二半导体芯片被安装在该IC封装的壳体内。第二半导体芯片可以包括第二MOSFET和配置有用于第一MOSFET的第一 驱动器 和用于第二MOSFET的第二驱动器的控制电路。第一半导体芯片可以与IC封装的基部相对地安装到第二半导体芯片。,下面是集成电路(IC)芯片装置专利的具体信息内容。

1.一种集成电路(IC)封装,包括:
第一半导体芯片,包括第一金属化物半导体场效应晶体管(MOSFET);以及第二半导体芯片,安装在所述IC封装的壳体内,
其中所述第二半导体芯片包括:
第二MOSFET;以及
控制电路,配置有用于所述第一MOSFET的第一驱动器和用于所述第二MOSFET的第二驱动器,
其中所述第一半导体芯片与所述IC封装的基部相对地安装到所述第二半导体芯片。
2.根据权利要求1所述的IC封装,其中所述第二半导体芯片包括导电层,并且所述第一半导体芯片被安装到所述导电层。
3.根据权利要求2所述的IC封装,其中所述导电层对应于由所述第一MOSFET和所述第二MOSFET形成的半桥电路的输出。
4.根据权利要求2所述的IC封装,其中通过将所述第一半导体芯片焊接烧结或胶合到所述导电层中的至少一项,将所述第一半导体芯片安装到所述导电层。
5.根据权利要求1所述的IC封装,其中所述第一MOSFET对应于半桥电路的低侧MOSFET,并且所述第二MOSFET对应于所述半桥电路的高侧MOSFET。
6.根据权利要求1所述的IC封装,其中所述第一MOSFET是n型MOSFET(NMOS),并且所述第二MOSFET是NMOS。
7.根据权利要求1所述的IC封装,其中所述第一MOSFET是n型MOSFET(NMOS),并且所述第二MOSFET是p型MOSFET(PMOS)。
8.根据权利要求1所述的IC封装,其中所述第一半导体芯片仅包括所述第一MOSFET以及到所述第一MOSFET的连接。
9.根据权利要求1所述的IC封装,其中所述第二半导体芯片包括第三MOSFET,并且所述控制电路包括用于所述第三MOSFET的第三驱动器。
10.根据权利要求1所述的IC封装,其中所述IC封装的所述基部对应于所述IC封装的引线框侧,
其中所述IC封装的引线框连接到所述IC封装的一个或多个端子
11.一种系统,包括:
第一金属氧化物半导体场效应晶体管(MOSFET);
第二MOSFET,
其中所述第一MOSFET的源极连接到所述第二MOSFET的漏极;以及
控制电路,用以控制到所述第一MOSFET或所述第二MOSFET的信号
其中所述第一MOSFET在第一半导体芯片上,并且所述第二MOSFET和所述控制电路在与所述第一半导体芯片分离的第二半导体芯片上,
其中所述第一半导体芯片在IC封装的壳体内被安装在所述第二半导体芯片上。
12.根据权利要求11所述的系统,其中所述第一半导体芯片包括导电层,并且所述第二半导体芯片被安装到所述导电层。
13.根据权利要求12所述的系统,其中所述第一MOSFET的所述漏极和所述第二MOSFET的所述源极连接到所述导电层。
14.根据权利要求12所述的系统,其中所述导电层对应于由所述第一MOSFET和所述第二MOSFET形成的半桥电路的输出。
15.根据权利要求12所述的系统,其中通过将所述第一半导体芯片焊接、烧结或胶合到所述导电层中的至少一项,将所述第一半导体芯片安装到所述导电层。
16.根据权利要求11所述的系统,所述控制电路包括:
用于驱动所述第一MOSFET的第一驱动器;以及
用于驱动所述第二MOSFET的第二驱动器。
17.根据权利要求11所述的系统,还包括:
第三MOSFET,
其中所述第三MOSFET的源极连接到所述第二MOSFET的漏极,所述第三MOSFET在所述第二半导体芯片上,并且所述控制电路被配置成控制到所述第三MOSFET的信号。
18.一种方法,包括:
将第一半导体芯片安装到第二半导体芯片的导电层,使得所述第一半导体芯片和所述第二半导体芯片被配置成装配在集成电路(IC)封装的壳体内,
其中所述第一半导体芯片包括第一金属氧化物半导体场效应晶体管(MOSFET);以及将所述第二半导体芯片固定在所述IC封装的基部上,
其中所述IC封装的所述基部对应于所述IC封装的引线框侧,
其中所述导电层与所述IC封装的所述基部相对,并且
其中所述第二半导体芯片包括:
第二MOSFET,以及
控制电路,包括用于所述第一MOSFET的第一驱动器和用于所述第二MOSFET的第二驱动器。
19.根据权利要求18所述的方法,其中在将所述第二半导体芯片固定到所述IC封装的所述基部之后,通过将所述第一半导体芯片焊接、烧结或粘附到所述导电层中的至少一项,将所述第一半导体芯片安装到所述导电层,
其中所述第一半导体芯片的周界在所述第二半导体芯片的周界内。
20.根据权利要求18所述的方法,其中所述第二MOSFET对应于半桥电路的高侧MOSFET,并且所述第一MOSFET对应于所述半桥电路的低侧MOSFET。

说明书全文

集成电路(IC)芯片装置

背景技术

[0001] 集成电路(IC)可以包括电子电路的一个或多个部件。一个或多个部件可以被包括在半导体芯片(例如,芯片)内。在一些情况下,可以将多个半导体芯片组合以在单个封装壳体内形成电子电路发明内容
[0002] 根据一些实施方式,一种集成电路(IC)封装可以包括第一半导体芯片和第二半导体芯片,第一半导体芯片包括第一金属化物半导体场效应晶体管(MOSFET),第二半导体芯片被安装在该IC封装的壳体内。第二半导体芯片可以包括第二MOSFET和控制电路,控制电路配置有用于第一MOSFET的第一驱动器和用于第二MOSFET的第二驱动器。第一半导体芯片可以与IC封装的基部相对地被安装到第二半导体芯片。
[0003] 根据一些实施方式,一种系统可以包括第一金属氧化物半导体场效应晶体管(MOSFET);第二MOSFET,其中第一MOSFET的源极连接到第二MOSFET的漏极;以及控制电路,其用以控制到第一MOSFET或第二MOSFET的信号。第一MOSFET可以在第一半导体芯片上,并且第二MOSFET和控制电路可以在与第一半导体芯片分离的第二半导体芯片上。第一半导体芯片可以在IC封装的壳体内被安装到第二半导体芯片上。
[0004] 根据一些实施方式,一种方法可以包括将第一半导体芯片安装到第二半导体芯片的导电层,使得第一半导体芯片和第二半导体芯片被配置成装配在集成电路(IC)封装的壳体内,其中第一半导体芯片包括第一金属氧化物半导体场效应晶体管(MOSFET);以及将第二半导体芯片固定在IC封装的基部上,其中IC封装的基部对应于IC封装的引线框侧,其中导电层与IC封装的基部相对;并且其中第二半导体芯片包括:第二MOSFET和控制电路,控制电路包括用于第一MOSFET的第一驱动器和用于第二MOSFET的第二驱动器。附图说明
[0005] 图1A和图1B是与本文描述的示例集成电路封装相关联的图。
[0006] 图2和图3是图1A的集成电路封装的示例实施方式的框图
[0007] 图4A-图4C是如本文所述的示例实施方式的图。
[0008] 图5是与提供如本文所述的集成电路芯片装置相关联的示例方法的流程图

具体实施方式

[0009] 示例实施方式的以下详细描述参考附图。不同附图中的相同附图标记可以标识相同或相似的元件。
[0010] 在一些情况下,多个半导体芯片要被包括在同一个集成电路(IC)封装内。例如,具有半桥(其包括一对金属氧化物半导体场效应晶体管(MOSFET))的IC封装可能要求在IC封装中包括多个半导体芯片(例如,这些MOSFET中的每个MOSFET在单独的半导体芯片上和/或半桥的控制电路在单独芯片上)。半桥可以用于打开电机驱动器。在一些实施方式中,在反向应用中,用于MOSFET的驱动器(例如,栅极驱动器)可以被包括在与IC封装内的MOSFET分离的单独的半导体芯片上。
[0011] 另外,为了将多个半导体芯片装配在单个封装内(并限制IC封装的面积的大小),可以在IC封装内堆叠一个或多个半导体芯片。例如,各自包括半桥的一个MOSFET的半导体芯片可以固定到IC封装的引线框侧(例如,基部或端子侧),并且通过芯片封装经由芯片彼此连接。在这种情况下,可以将包括控制电路的另一个半导体芯片胶合在包括MOSFET的半导体芯片中的一个之上(例如,与半导体芯片的引线框侧相对)。在一些情况下,两个MOSFET可以被制造在相同的半导体芯片上,而控制电路半导体芯片被胶合该半导体芯片之上。尽管这种半导体芯片可以使得多个半导体芯片能够装配在单个IC封装内,但是这种封装的生产可能是昂贵的并且需要相对大的封装尺寸。
[0012] 在一些情况下,具有源极向下的半桥的第一MOSFET的芯片层叠实施方式在第一半导体芯片上,该第一半导体芯片胶合到具有漏极向下的半桥的第二MOSFET的第二半导体芯片。在这种情况下,如果IC封装的器件关断,则可能会阻挡流经半桥的电流。然而,制造具有源极向下的MOSFET的半导体芯片的这种技术可能相对昂贵。
[0013] 根据本文描述的一些实施方式,使用芯片层叠技术来提供和/或构建具有半桥的IC封装。半导体芯片的示例导电层可以被配置或形成为半导体芯片的一部分,并且用作半桥电路的输出。另外,可以将用于构建半桥的半导体芯片安装到导电层,以使得能够简单地制造和/或组装IC封装。因此,可以不需要附加的导体材料来使用导电层将一个半导体芯片安装到另一个半导体芯片。另外,这种配置可以节省IC封装空间和/或IC封装尺寸,使得能够易于组装并降低成本(例如,与制造IC封装相关联的材料成本、硬件成本和/或组装成本)。因此,本文描述的一些实施方式可以通过使更多的IC封装和/或更多的用于IC封装的壳体能够由与之前的技术相同的材料量来制造,从而节省材料和/或制造资源。
[0014] 图1A和图1B是与本文描述的示例实施方式相关联的图。在示例实施方式100中,IC封装110包括第一半导体芯片120和第二半导体芯片130。第一半导体芯片120和/或第二半导体芯片130可以由硅或任何其他类型的半导体形成和/或包括硅或任何其他类型的半导体。如图1A中所示,第一半导体芯片120被安装到第二半导体芯片的导电层140。导电层140可以是或任何其他类型的导体的层。
[0015] 根据一些实施方式,可以使得用裸片附接(DA)材料和/或DA工艺将第一半导体芯片120安装到第二半导体芯片130。例如,可以使用焊接烧结、粘结(例如,使用导电胶)等中的一种或多种将第一半导体芯片120附接到或安装到第二半导体芯片130(例如,到第二半导体芯片130的导电层)。根据一些实施方式,第一半导体芯片120可以在第一半导体芯片120的基部上(例如,对应于n型MOSFET(NMOS)的背面)包括一个或多个部件和/或部件的一个或多个端子,第一半导体芯片120的基部被安装到导电层140。第一半导体芯片120和第二半导体芯片130可以被安装在IC封装110的壳体(例如,非导电壳体)内。另外,当从上方(或下方)观察时,第一半导体芯片120的周界可以在第二半导体芯片130的周界内,使得第一半导体芯片120不延伸超过第二半导体芯片130的边缘。
[0016] 如图1A中进一步所示,导电层140与第二半导体芯片130的基部相对。第二半导体芯片130的基部可以被安装到IC封装110的引线框150。因此,第二半导体芯片的导电层140可以被配置成与IC封装110的引线框侧相对。引线框150可以为IC封装110提供导电性和/或冷却。如图1A中所示,IC封装110的引线框150可以向IC封装110提供电源电压(Vs)。该电源电压可以向由IC封装110的第一半导体芯片120和第二半导体芯片130形成的电路提供电
[0017] 另外,如图1A中所示,IC封装110可以包括接地端子160(GND)和IC输出端子170。接地端子160可以与电路(例如,印刷电路板(PCB)的电路)的接地通信耦合和/或接触。IC输出端子170可以是IC封装110的IC(例如,由第一半导体芯片120和第二半导体芯片130的部件形成)的输出,其可以与电路的一个或多个其他部件通信耦合(例如,经由PCB)。如图1A中所示,第二半导体芯片130的导电层140连接到IC输出端子170(例如,经由一个或多个键合线、一个或多个铜夹等),并且第一半导体芯片120连接到接地端子160(例如,经由一个或多个键合线、一个或多个铜夹等)。
[0018] 如图1B中所示,示例实施方式100的IC封装110可以包括半桥180。半桥包括低侧MOSFET 182和高侧MOSFET 184。在示例实施方式100中,低侧MOSFET 182在第一半导体芯片120上,并且高侧MOSFET 184在第二半导体芯片130上。在一些实施方式中,低侧MOSFET和高侧MOSFET是n型MOSFET(NMOS)。在一些实施方式中,低侧MOSFET 182是NMOS,而高侧MOSFET 
184是p型的(PMOS)。
[0019] 如图1B中的半桥180的电路所示,低侧MOSFET 182的漏极与高侧MOSFET 184的源极通信耦合。另外,可以从通信耦合的低侧MOSFET 182的漏极和高侧MOSFET 184的源极提供来自半桥180的半桥输出186。如图1B中所示,半桥180的半桥输出186可以与第二半导体芯片130的导电层140通信耦合和/或对应。因此,因为导电层140与IC输出端子170通信耦合,所以半桥输出186可以对应于经由IC输出端子170的来自IC封装110的输出。如此,来自IC封装110的输出可以是半桥输出186。另外,高侧MOSFET 184的漏极可以与引线框150通信耦合,并且因此与IC封装110的电源电压(Vs)通信耦合。附加地或备选地,低侧MOSFET 182的源极可以与接地端子160通信耦合,并且因此与IC封装110的接地通信耦合。因此,半桥180可以通过IC封装110的端子(例如,经由PCB)形成和/或与电路的其他部件通信耦合。
[0020] 在一些实施方式中,如本文中进一步所描述的,低侧MOSFET 182的栅极和/或高侧MOSFET 184的栅极可以由IC封装110的控制电路的一个或多个驱动器(例如,栅极驱动器)控制。
[0021] 如上面所指示的,仅作为示例提供图1A和图1B。其他示例是可能的,并且可能与关于图1A和图1B描述的示例不同。
[0022] 图2是图1A的集成电路封装110的示例实施方式200的框图。如图2中所示,IC封装110包括第一半导体芯片120和第二半导体芯片130。第一半导体芯片120和第二半导体芯片可以被包围在图2的IC封装110的壳体内。如本文所述,第一半导体芯片120可以被安装到第二半导体芯片130。
[0023] 如图2中进一步所示,第一半导体芯片120包括低侧MOSFET 182。第二半导体芯片130包括高侧MOSFET 184和控制电路,控制电路包括驱动器控制器210、低侧驱动器220和高侧驱动器230。在示例实施方式200中,驱动器控制器210可以控制低侧驱动器220和高侧驱动器230,低侧驱动器220驱动低侧MOSFET 182(例如,经由低侧MOSFET 182的栅极),并且高侧驱动器230驱动高侧MOSFET 184(例如,经由高侧MOSFET 184的栅极)。
[0024] 示例驱动器控制器210可以包括一个或多个部件和/或模块,以控制低侧驱动器220和/或高侧驱动器230。例如,驱动器控制器210可以包括电源电压监控模块、过压保护模块、电压传感器、内部电源、智能存器、一个或多个输出、一个或多个输入以及驱动器逻辑(例如,利用快速脉冲宽度调制(PWM))、负载电流传感器、输出电压限制器等。低侧驱动器
220可以经由功率放大器来实施和/或可以包括低侧栅极控制(例如,利用快速PWM)、低侧过电流保护模块、过电压钳位模块、低侧温度监控器等。附加地或备选地,高侧驱动器230可以经由类似的功率放大器来实施和/或类似地可以包括高侧栅极控制(例如,利用电荷)、高侧过电流保护模块、过压钳位模块、高侧温度监控器等。
[0025] 相应地,如图2的示例实施方式200所示,第一半导体芯片120可以包括低侧MOSFET 182,并且第二半导体芯片130可以包括高侧MOSFET 184和用于低侧MOSFET 182和高侧MOSFET 184(它们形成由控制电路控制的半桥)的控制电路。第二半导体芯片130上的控制电路可以包括用于低侧MOSFET 182和高侧MOSFET 184的两个驱动器(低侧驱动器220和高侧驱动器230)。
[0026] 作为示例提供图2中所示的元件和/或部件的数量和布置。实际上,与图2所示的元件和/或部件相比,可以存在附加的元件和/或部件、更少的元件和/或部件、不同的元件和/或部件或不同地布置的元件和/或部件。另外,图2中所示的两个或多个元件和/或部件可以在一个电路内实施,或者图2中所示的单个元件或部件可以被实施成多个分布式元件或部件。附加地或备选地,IC封装110的一组电路(例如,一个或多个电路)可以执行被描述为由IC封装110的另一组电路执行的一个或多个功能。
[0027] 图3是图1A的集成电路封装110的示例实施方式300的框图。与示例实施方式200类似,在示例实施方式300中,IC封装110包括第一半导体芯片120和第二半导体芯片130(例如,被包围在图3的IC封装110的壳体内)。如本文所述,第一半导体芯片120可以被安装到第二半导体芯片130。
[0028] 在示例实施方式300中,IC封装110可以包括半桥(或降压转换器),该半桥包括反向块,如由附图标记302所示。因此,可以有一个低侧MOSFET 182和两个高侧MOSFET(示为高侧MOSFET 184和高侧MOSFET 384)。因此,第二半导体芯片130可以包括驱动器控制器310,其被配置成控制低侧驱动器320和两个高侧驱动器330、340,两个高侧驱动器330、340分别驱动高侧MOSFET 184、384。驱动器控制器310,低侧驱动器320和高侧驱动器330、340可以以分别与示例实施方式200的驱动器控制器210、低侧驱动器220和高侧驱动器230类似的方式配置,和/或包括与示例实施方式200的驱动器控制器210、低侧驱动器220和高侧驱动器230类似的部件或模块。
[0029] 因此,如所示的,根据本文所述的示例实施方式,可以在IC封装110内配置具有反向块的半桥(如由附图标记302所示)。
[0030] 作为示例提供图3中所示的元件和/或部件的数量和布置。实际上,与图3所示的元件和/或部件相比,可以存在附加的元件和/或部件、更少的元件和/或部件、不同的元件和/或部件,或不同地布置的元件和/或部件。另外,图3中所示的两个或多个元件和/或部件可以在一个电路内实施,或者图3中所示的单个元件或部件可以被实施成多个分布式元件或部件。附加地或备选地,IC封装110的一组电路(例如,一个或多个电路)可以执行被描述为由IC封装110的另一组电路执行的一个或多个功能。
[0031] 图4A-图4C是如本文所述的实施方式的图。在图4A-图4C的示例实施方式中,示出了IC封装110的俯视图。如图4A中所示,其示出了第一半导体芯片120的第一MOSFET(例如,低侧MOSFET 182)的顶部金属层410和栅极420。第一半导体芯片120被示为安装到第二半导体芯片130的导电层140(例如,顶金属层)。在一些实施方式中,第二半导体芯片130的第二MOSFET(例如,高侧MOSFET 184)基本上被导电层140覆盖(关于图4A-图4C的俯视图)。如所示的,第二半导体芯片130包括低侧驱动器220和高侧驱动器230。
[0032] 如图4B中所示,IC芯片110包括引线框430(如所示的,其可以包括一个或多个端子)。第一组键合线440将低侧驱动器220(例如,低侧驱动器220的输出)连接到第一半导体芯片120的第一MOSFET的栅极420,第二组键合线450将第一半导体芯片120的第一MOSFET的源极连接到引线框430,并且第三组键合线460将导电层140连接到引线框430,以用作IC封装110的输出(即,第二半导体芯片130的源极和/或第一半导体芯片120的漏极)。
[0033] 如图4C中所示,一个或多个夹可以用作图4B的一个或多个键合线的备选方案。例如,在图4C中,第一夹470可以用于将第一半导体芯片120的源极连接到引线框430,并且第二夹480可以用于将导电层140连接到引线框430。在一些实施方式中,第三夹(未示出)可以代替第一组键合线440,以用作栅极420和低侧驱动器220的输出之间的连接。
[0034] 作为示例提供图4A-图4C中所示的元件和/或部件的数量和布置。实际上,与图4A-图4C所示的元件和/或部件相比,可以存在附加的元件和/或部件、更少的元件和/或部件、不同的元件和/或部件,或不同地布置的元件和/或部件。另外,图4A-图4C中所示的两个或多个元件和/或部件可以在一个电路内实施,或者图4A-图4C中所示的单个元件或部件可以被实施成多个分布式元件或部件。
[0035] 图5是与提供如本文所述的集成电路芯片装置相关联的示例方法500的流程图。在一些实施方式中,图5的一个或多个方法框可以由与制造集成电路封装相关联的机器来执行,该集成电路封装包括如本文所描述的集成电路芯片装置。
[0036] 如图5中进一步所示,方法500可以包括将第一半导体芯片安装到第二半导体芯片的导电层,使得第一半导体芯片和第二半导体芯片被配置成装配在IC封装的壳体内(框510)。第一半导体芯片可以包括第一MOSFET。
[0037] 在一些实施方式中,在将第二半导体芯片固定到IC封装的基部之后,通过将第一半导体芯片焊接、烧结或粘附到导电层中的至少一项,将第一半导体芯片安装到导电层。在一些实施方式中,第二半导体芯片的周界在第一半导体芯片的周界内。
[0038] 如图5中所示,方法500可以包括将第二半导体芯片固定在IC封装的基部上(框520)。IC封装的基部可以对应于IC封装的引线框侧。导电层可以与IC封装的引线框侧相对,并且第二半导体芯片可以进一步包括第二MOSFET和控制电路,控制电路包括用于第一MOSFET的第一驱动器和用于第二MOSFET的第二驱动器。在一些实施方式中,第一MOSFET可以对应于半桥电路的高侧MOSFET,并且第二MOSFET可以对应于半桥电路的低侧MOSFET。
[0039] 在一些实施方式中,导电层可以被配置和/或提供为由第一MOSFET和第二MOSFET形成的半桥电路的输出。在一些实施方式中,第一MOSFET可以是n型MOSFET(NMOS),并且第二MOSFET可以是NMOS。在一些实施方式中,第一MOSFET是n型MOSFET(NMOS),并且第二MOSFET是p型MOSFET(PMOS)。在一些实施方式中,第一半导体芯片仅包括第一MOSFET和到第一MOSFET的连接。在一些实施方式中,IC封装的引线框(对应于引线框侧)可以连接到IC封装的一个或多个端子。在一些实施方式中,第二半导体芯片可以包括第三MOSFET,并且控制电路可以包括用于第三MOSFET的第三驱动器。
[0040] 尽管图5示出了方法500的示例框,但是在一些实施方式中,与图5中所示的那些框相比,方法500可以包括附加的框、更少的框,不同的框或不同地布置的框。例如,在一些实施方式中,可以在框510的过程之前执行框520的过程。附加地或备选地,可以并行地执行方法500的两个或多个框。
[0041] 前述公开内容提供了说明和描述,但并不旨在穷举或将实施方式限制为所公开的精确形式。鉴于以上公开,修改和变化是可能的,或者可以从对实施方式的实践中获得修改和变化。
[0042] 如本文所使用的,术语“部件”旨在被广义地解释为硬件、固件,或硬件和软件的组合。
[0043] 尽管在权利要求中陈述和/或在说明书中公开了特征的特定组合,但这些组合不旨在限制可能的实施方式的公开。实际上,许多这些特征可以以权利要求书中未具体叙述和/或说明书中未公开的方式组合。尽管下面列出的每个从属权利要求可能仅直接从属于一个权利要求,但可能的实施方式的公开内容包括每个从属权利要求与权利要求集中的每个其他权利要求的组合。
[0044] 除非明确地如此描述,否则本文中使用的元件、动作或指令均不应当被解释为关键或必要的。另外,如本文所使用,冠词“一”和“一个”旨在包括一个或多个项目,并且可以与“一个或多个”互换使用。另外,如本文所使用的,术语“组”旨在包括一个或多个项目(例如,相关项目、不相关项目、相关和不相关项目的组合等),并且可以与“一个或多个”互换使用。在旨在使用仅一个项目的情况下,使用术语“一个”或类似的语言。而且,如本文所使用的,术语“具有”、“包括”、“包含”等旨在是开放式术语。另外,短语“基于”旨在意指“至少部分地基于”,除非另有明确说明。
[0045] 示例
[0046] 1.一种集成电路(IC)封装,包括:
[0047] 第一半导体芯片,包括第一金属氧化物半导体场效应晶体管(MOSFET);以及[0048] 第二半导体芯片,安装在所述IC封装的壳体内,
[0049] 其中所述第二半导体芯片包括:
[0050] 第二MOSFET;以及
[0051] 控制电路,配置有用于所述第一MOSFET的第一驱动器和用于所述第二MOSFET的第二驱动器,
[0052] 其中所述第一半导体芯片与所述IC封装的基部相对地被安装到所述第二半导体芯片。
[0053] 2.根据示例1所述的IC封装,其中所述第二半导体芯片包括导电层,并且所述第一半导体芯片被安装到所述导电层。
[0054] 3.根据示例2所述的IC封装,其中所述导电层对应于由所述第一MOSFET和所述第二MOSFET形成的半桥电路的输出。
[0055] 4.根据示例2-3中任一项所述的IC封装,其中通过将所述第一半导体芯片焊接、烧结或胶合到所述导电层中的至少一项,将所述第一半导体芯片安装到所述导电层。
[0056] 5.根据示例2-4中任一项所述的IC封装,其中所述第一MOSFET对应于半桥电路的低侧MOSFET,并且所述第二MOSFET对应于所述半桥电路的高侧MOSFET。
[0057] 6.根据示例2-5中任一项所述的IC封装,其中所述第一MOSFET是n型MOSFET(NMOS),并且所述第二MOSFET是NMOS。
[0058] 7.根据示例2-6中任一项所述的IC封装,其中所述第一MOSFET是n型MOSFET(NMOS),并且所述第二MOSFET是p型MOSFET(PMOS)。
[0059] 8.根据示例2-7中任一项所述的IC封装,其中所述第一半导体芯片仅包括所述第一MOSFET以及到所述第一MOSFET的连接。
[0060] 9.根据示例2-8中任一项所述的IC封装,其中所述第二半导体芯片包括第三MOSFET,并且所述控制电路包括用于所述第三MOSFET的第三驱动器。
[0061] 10.根据示例2-9中任一项所述的IC封装,其中所述IC封装的所述基部对应于所述IC封装的引线框侧,
[0062] 其中所述IC封装的引线框连接到所述IC封装的一个或多个端子。
[0063] 11.一种系统,包括:
[0064] 第一金属氧化物半导体场效应晶体管(MOSFET);
[0065] 第二MOSFET,
[0066] 其中所述第一MOSFET的源极连接到所述第二MOSFET的漏极;以及
[0067] 控制电路,用于控制到所述第一MOSFET或所述第二MOSFET的信号,
[0068] 其中所述第一MOSFET在第一半导体芯片上,并且所述第二MOSFET和所述控制电路在与所述第一半导体芯片分离的第二半导体芯片上,
[0069] 其中所述第一半导体芯片在IC封装的壳体内被安装在所述第二半导体芯片上。
[0070] 12.根据示例11所述的系统,其中所述第一半导体芯片包括导电层,并且所述第二半导体芯片被安装到所述导电层。
[0071] 13.根据示例11至12中任一项所述的系统,其中所述第一MOSFET的所述漏极和所述第二MOSFET的所述源极连接到所述导电层。
[0072] 14.根据示例11-13中任一项所述的系统,其中所述导电层对应于由所述第一MOSFET和所述第二MOSFET形成的半桥电路的输出。
[0073] 15.根据示例11至14中任一项所述的系统,其中经由将所述第一半导体芯片焊接、烧结或胶合到所述导电层中的至少一种,而将所述第一半导体芯片安装到所述导电层。
[0074] 16.根据示例11-15中任一项所述的系统,所述控制电路包括:
[0075] 用于驱动所述第一MOSFET的第一驱动器;以及
[0076] 用于驱动所述第二MOSFET的第二驱动器。
[0077] 17.根据示例11-16中任一项所述的系统,还包括:
[0078] 第三MOSFET,
[0079] 其中所述第三MOSFET的源极连接到所述第二MOSFET的漏极,所述第三MOSFET在所述第二半导体芯片上,并且所述控制电路被配置成控制到所述第三MOSFET的信号。
[0080] 18.一种方法,包括:
[0081] 将第一半导体芯片安装到第二半导体芯片的导电层上,使得所述第一半导体芯片和所述第二半导体芯片被配置成装配在集成电路(IC)封装的壳体内,
[0082] 其中所述第一半导体芯片包括第一金属氧化物半导体场效应晶体管(MOSFET);以及
[0083] 将所述第二半导体芯片固定在所述IC封装的基部上,
[0084] 其中所述IC封装的所述基部对应于所述IC封装的引线框侧,
[0085] 其中所述导电层与所述IC封装的所述基部相对,并且
[0086] 其中所述第二半导体芯片包括:
[0087] 第二MOSFET,以及
[0088] 控制电路,包括用于所述第一MOSFET的第一驱动器和用于所述第二MOSFET的第二驱动器。
[0089] 19.根据示例18所述的方法,其中在将所述第二半导体芯片固定到所述IC封装的所述基部之后,通过将所述第一半导体芯片焊接、烧结或粘附到所述导电层中的至少一项,将所述第一半导体芯片安装到所述导电层,
[0090] 其中所述第一半导体芯片的周界在所述第二半导体芯片的周界内。
[0091] 20.根据示例18-19中的任一项所述的方法,其中所述第二MOSFET对应于半桥电路的高侧MOSFET,并且所述第一MOSFET对应于所述半桥电路的低侧MOSFET。
[0092] 21.一种方法,包括:
[0093] 将第一半导体芯片固定在集成电路(IC)封装的基部上,
[0094] 其中所述IC封装的所述基部对应于所述IC封装的引线框侧,并且
[0095] 其中所述第一半导体芯片包括:
[0096] 与所述第一半导体芯片的所述基极相对的导电层,
[0097] 第一金属氧化物半导体场效应晶体管,以及
[0098] 包括用于所述第一MOSFET的第一驱动器的控制电路系统;
[0099] 将第二半导体芯片安装到所述第一半导体芯片的所述导电层,使得所述第一半导体芯片和所述第二半导体芯片被配置成装配在所述IC封装的壳体内,
[0100] 其中所述第二半导体芯片包括第二MOSFET,并且所述第一半导体芯片还包括用于所述第二MOSFET的第二驱动器。
[0101] 22.根据示例21所述的方法,其中通过将所述第二半导体芯片焊接、烧结或粘附到所述导电层中的至少一项,将所述第二半导体芯片安装到所述导电层,
[0102] 其中所述第二半导体芯片的周界在所述第一半导体芯片的周界内。
[0103] 23.根据示例21至22中任一项所述的方法,其中所述第一MOSFET对应于半桥电路的高侧MOSFET,并且所述第二MOSFET对应于所述半桥电路的低侧MOSFET。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈