首页 / 国际专利分类库 / 电学 / 基本电子电路 / 放大器 / 涉及放大器的索引表 / .混合耦合器用作耦合电路用在放大器的电路级之间
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
81 Low-noise amplifier JP16381599 1999-06-10 JP2000031752A 2000-01-28 JUNG CHAN KOOK; PARK JONG HWA; PARK SANG HYUN; KIM SIN JAE; CHOI JIN HYOUNG
PROBLEM TO BE SOLVED: To provide a low-noise amplifier capable of being operated without causing serious route loss even in the case that abnormality is generated in a main amplifier circuit and it can not be normally operated by providing at least one standby circuit arranged parallelly to the main amplifier circuit. SOLUTION: A control signal generation circuit 42 monitors whether or not a first amplifier circuit 24 is abnormally operated and generates the switching control signals different in level in accordance with a monitored result. A first switch 22 supplies signals from an input impedance matching circuit 20 to the first amplifier circuit 24 or the standby circuit 30 corresponding to the switching control signals. When the first amplifier circuit 24 is abnormally operated, the signals from the input impedance matching circuit 20 are supplied to the standby circuit 30. The standby circuit 30 uses a microstrip transmission line 32 and acts as a low loss route. A second switch 38 supplies the signals outputted from the first amplifier circuit 24 or the standby circuit 30 to an output impedance matching circuit 40 based on the switching control signals.
82 Multi-beam antenna feed JP25677490 1990-09-25 JP2662084B2 1997-10-08 ANTOWAANU ROEDERAA
83 Signal amplifier JP11037987 1987-05-06 JP2624678B2 1997-06-25 ジヨン プール ジヨセフ
84 Multi-level beam forming network JP50296088 1988-02-26 JPH07105659B2 1995-11-13 トンプソン,ジエームス・デイ
85 Matrix structure mixer JP33699890 1990-11-30 JPH03188702A 1991-08-16 WAADO ESU TEITASU; POORU EI BAANKOFU
PURPOSE: To provide a distribution frequency conversion circuit having matrix structure by constituting the circuit of plural field effect transistors(FETs) combined with 1st and 2nd propagation networks and plural non-linear elements connected between 2nd and 3rd propagation networks. CONSTITUTION: A mixer 10 has an intermediate propagation network 13 consisting of transmission line parts T5, 1 to T5, 5 including the 1st terminal of the line part T5, 1 connected to a terminal 13a. The network 13 also provides an input propagation network so as to continuously connect the input electrodes, i.e., gates, of non-linear elements FET5, 1 to FET5, 4. A terminal 17b provides an input or 1F port to the mixer 10 and is terminated by matching characteristic impedance applied by a drain bias network 27. An input signal V is amplified by field effect transistors FET1, 1 to FET1, 4, an input signal level to be supplied to the mixer elements FET5, 1 to FET5, 4 are increased and the switching efficiency of the mixer 10 is improved. COPYRIGHT: (C)1991,JPO
86 Signal repeater for space flying body JP19278189 1989-07-27 JPH0292029A 1990-03-30 EI ESU ROTSUKUUTSUDO
PURPOSE: To reduce the weight, the size and its output loss of a repeater and the complicated configuration of the repeater by designing the signal repeater for space flying body provided with a channel selection circuit network CSN having lots of 1st ports and a distribution output amplifier SRAM having a circuit network consisting of balanced amplifiers. CONSTITUTION: A CSN 2 acts like delivering a signal from any selected port among input ports 24-31 to any selected port among output ports 24-31. An SPAM 3 is acted such that a signal received by any of input ports 44-51 from the CSN output ports 24-31 is distributed to all amplifiers 61 and all available amplified outputs are used by any of 2nd output ports 52-59 or their combinations. Thus, band width and output resources are distributed with more flexibility at less installation cost through the combination of the SPAM and the CSN. COPYRIGHT: (C)1990,JPO
87 JPH01503666A - JP50453388 1988-02-19 JPH01503666A 1989-12-07
88 Microwave amplifying circuit JP14578377 1977-12-06 JPS5370745A 1978-06-23 KURARENSU BAAKU SUWAN
89 JPS503205A - JP2377974 1974-03-02 JPS503205A 1975-01-14
90 JPS4911777B1 - JP3436970 1970-04-23 JPS4911777B1 1974-03-19
91 디지털 전치 왜곡 파라미터를 산출하는 방법 및 전치 왜곡 시스템 KR1020167020510 2014-12-24 KR101680207B1 2016-11-28 시옹준; 왕신민; 듀안타오; 왕징이
본발명의실시예는전치왜곡파라미터를산출하는방법및 전치왜곡시스템을개시하며, 디지털전치왜곡처리분야에관한것으로서, 양요한신호처리효과를가져오는동시에모델의계산복잡도를간소화하고자한다. 해당방법에는주기적인필터링처리가개시된후, 전치왜곡처리를거친후의전치왜곡신호와전력증폭처리를거친후의제1 피드백신호를획득하는단계(S101); 상기제1 피드백신호에대해정격선형이득소거를수행하여제2 피드백신호를획득하는단계(S102); 상기제2 피드백신호에의해형성된매트릭스및 상기전치왜곡신호에의해형성된매트릭스에따라전치왜곡파라미터를확정하는단계(S103); 및확정된전치왜곡파라미터에따라전치왜곡파라미터인덱스테이블을업데이트하는단계(S104)가포함된다.
92 증폭기 모듈 KR1020137025555 2012-03-01 KR1020140010964A 2014-01-27 쉬미드함머,에드가
본 발명은 적어도 하나의 증폭기(PA), 안테나 포트(ANT), 송신 포트(TX), 수신 포트(RX) 및 적어도 3개의 90°하이브리드(HYB1, HYB2, HYB3)를 가진 회로 장치를 포함하는 증폭기 모듈에 관한 것으로, 하이브리드는 각각 입력 신호를 2개의 출력 신호들로 나누고, 이때 두 출력 신호는 상호 90°의 상대적 위상 이동을 포함하고, 안테나 포트, 송신 포트 및 수신 포트(ANT, TX, RX)는 각각 적어도 하나의 90°하이브리드(HYB1, HYB2, HYB3)와 연결된다.
93 통신 시스템에서 다중 포트 증폭 장치 및 방법 KR1020120034039 2012-04-02 KR1020130111839A 2013-10-11 문성모; 신동환; 염인복; 이문규
PURPOSE: A multiport amplifying device in a communications system and a method thereof are provided to normally transmit and receive signals being transmitted through multiple beams. CONSTITUTION: A multiport amplifying device comprises amplifying parts (420,422), an calculating part (430), and a correcting part (410). The amplifying part amplifies an input signal inputted through the multiple input ports for outputting the amplified signals to multiple output ports. The amplifying part amplifies the input signal in which phase errors or amplitude errors are corrected for outputting to the multiple output ports. The calculating part detects the phase errors or amplitude errors of the input signal for calculating the phase error value or amplitude error value of the input signal. The correcting part corrects the phase errors or amplitude errors of the input signal through the phase error value or amplitude error value of the input signal.
94 고주파 증폭기의 비선형성을 보정하기 위한 장치 KR1020050123011 2005-12-14 KR1020070063110A 2007-06-19 김한석
An apparatus for compensating non-linearity of an amplifier is provided to improve linearity by reducing the distortion of an output signal at an output terminal. An apparatus for compensating non-linearity of an amplifier includes an error signal detector(401), an optimized error signal calculator(403), a gain controller(420), and a phase controller(430). The error signal detector includes a lookup Table, detects a required error signal by using a digital input signal inputted from a baseband, and outputs a detected error signal to the optimized error signal calculator(403). The optimized error signal calculator(403) calculates an optimized error signal through the adaptive algorithm by using the detected error signal and feedback information of a non-linear characteristic of an inputted output signal, and outputs a calculated error signal to the gain controller(420). The gain controller(420) controls a gain of the calculated error signal and outputs the gain to the phase controller(430). The phase controller controls a phase of the error signal and outputs the phase to an up-converter.
95 일체형 저잡음 증폭기 및 이를 이용한 시분할 이중통신시스템의 수신 장치 KR1020050068210 2005-07-27 KR1020070013689A 2007-01-31 안정학
An one-body low noise amplifier and a receiver of a time division duplex communication system using the same are provided to prevent an interference signal from being intermixed with a circulating unit by enabling the circulating unit to have a high isolation property in case of a transmitting mode. In an one-body low noise amplifier(100), a first coupling unit(110) detects a signal, inputted from the outside, diverges the signal. A path control unit(110) controls a receiving path of the signal, diverged by the first coupling unit(110). A receipt amplifying unit(185) amplifies the signal transferred to the receiving path by the path control unit(110). A second coupling unit(195) detects a signal outputted from the receipt amplifying unit(185), and couples the signal.
96 비대칭 전력 구동을 이용한 전력 증폭 장치 KR1020040117788 2004-12-31 KR1020060077818A 2006-07-05 김범만; 차정현; 김장헌; 김일두
본 발명은 비대칭 전력 구동을 이용한 전력 증폭 장치에 관한 것이다. 초고주파 도허티 증폭기(microwave Doherty amplifier)는 효율을 높일 수 있는 전력 증폭기(power amplifier)로 알려져 왔으며, 현재까지 많은 연구가 진행되고 있다. 도허티 증폭기는 동일한 전력 용량(또는 동일한 사이즈)의 디바이스를 이용하여 이동통신 기지국 및 단말기의 도허티 증폭기를 구현한 경우에 있어서 피킹(peaking) 증폭기가 캐리어(carrier) 증폭기보다 낮게 바이어스 되어 있기 때문에, 전력 레벨에 따라 피킹(peaking) 증폭기의 전류 레벨이 캐리어(carrier)보다 항상 낮게 나타나는 현상이 발생한다. 이러한 문제점은 피킹(peaking) 전력 증폭기의 낮은 전류 레벨로 인해 부적절한 로드 모듈레이션(load modulation) 현상을 야기하게 된다. 따라서 도허티 증폭기의 최대 출력을 내지 못할 뿐만 아니라 선형성이나 비용적인 측면에서 나쁜 영향을 끼치게 된다. 포락선 트랙킹(enveloper tracking) 또는 평균 입력 전력 트랙킹 장치를 통해 낮은 바이어스의 피킹 증폭기의 전류를 파워 레벨이 증가함에 따라서 끌어올리는 연구 결과는 부적절한 로드 모듈레이션을 해결하고, 고 효율 및 고 선형화를 이루었었다. 본 발명은 앞서 문제가 되는 부적절한 로드 모듈레이션 현상을 비대칭 전력 구동과 정합 회로를 최적으로 구성하여 해결할 뿐만 아니라 기존의 도허티 증폭기의 특징인 고 효율화 및 고 선형화를 달성하여 기존의 유사한 전력 증폭기보다 더욱 성능이 증가 시킬 수 있고, 모든 종류의 도허티 증폭기에 응용 가능하다는 장점이 있다. 부가적으로 포락선 트랙킹 또는 평균 입력 전력의 트랙킹과 같은 별도의 제어회로가 필요치 않으므로, 가격 경쟁력과 함께 전력 증폭기를 단순하게 구현이 가능하다는 장점을 지닌다. 도허티 증폭기, 로드 모듈레이션, 투톤 시뮬레이션, IM3, ACLR
97 하이브리드 커플러가 없는 직렬구조의 도허티 증폭기 KR1020040097460 2004-11-25 KR1020060058423A 2006-05-30 김정현; 정주민
본 발명은 하이브리드 커플러가 없는 직렬구조의 전력증폭기로 구성된 도허티 증폭기에 관한 것이다. 본 발명에 의한 하이브리드 커플러가 없는 직렬구조의 도허티 증폭기는 제1 전력증폭기와 제2 전력증폭기가 직렬로 구성되고, 상기 제2 전력증폭기와 제1 트랜스포머가 직렬로 구성되고, 상기 제1 전력증폭기와 제2 전력증폭기 사이의 접점에서 제1 경로로 분기되어 위상지연소자와 제2 트랜스포머가 직렬 연결되고, 상기 제2 트랜스포머의 출력단을 상기 제2 전력증폭기의 출력단의 제2 경로의 접점에 연결되어 구성되고, 상기 제1 전력증폭기와 제2 전력증폭기에 있어서 각각의 마지막 스테이지의 크기 비(1:M)에 따라 전력증폭기의 효율이 결정됨을 특징으로 한다. 본 발명에 의하면, 하이브리드 커플러가 없이 복수개의 전력증폭기를 직렬로 구성함으로써 작은 사이즈의 수동소자를 이용한 집적화가 쉬우며, 증폭기의 전력효율을 높일 수 있다. 또한, 일반 증폭기구조에서 패스(path)추가로 간단히 도허티 증폭기 기능을 구현할 수 있다.
98 고 효율 증폭기 KR1020050067734 2005-07-26 KR1020060046777A 2006-05-17 루이스에드워드브이.
증폭기는 입력 및 출력을 가진 주 증폭기를 포함한다. 하나 이상의 보조 증폭 회로는 입력 및 출력을 가져, 선택적으로 주 증폭 회로와 조합하여 동작하도록 할 수 있다. 신호 조합 네트워크는 주 증폭 회로 및 보조 증폭 회로의 출력에 결합되어, 출력 포트에서 증폭 회로의 출력 신호를 조합하도록 동작할 수 있다. 주 및 보조 증폭 회로는 동작 주파수 대역 내에서 동작하고, 지연 소자는 보조 증폭기의 입력에 결합되어, 동작 주파수 대역 내의 주파수에서 파장의 정수배인 지연을 도입하기 위해 구성되는 입력에 대한 지연을 도입한다. 주 증폭 회로, 보조 증폭 회로, 신호 조합 네트워크, 지연 소자.
99 자체-생성 얼라인먼트 리스트들을 채용하는 피드 포워드증폭기 및 적응 제어기 KR1020057013576 2004-01-22 KR1020050094876A 2005-09-28 브라이스웨이트,리차드,네일
A method and apparatus for rapid alignment of adaptive feed forward power amplifiers are disclosed. Successful alignment settings are correlated with the operating conditions that affect the gain and phase of an amplifier. These operating conditions may include input power level (228), carrier frequency (230), temperature (236), DC supply voltage, or others. The successful alignment settings along with the corresponding operating conditions are stored in a list (224) that is indexed using multi- dimensional attribute vectors. The elements of the list are generated automatically.
100 도허티 전력 증폭 장치 KR1020030067889 2003-09-30 KR1020050031663A 2005-04-06 김종헌; 조경준; 숀스태플턴
A doherty power amplifying apparatus is provided to obtain maximum efficiency characteristics by optimizing a gate-source voltage and the length of a peaking compensation line of a peaking amplifier. A doherty power amplifying apparatus comprises a main amplifier(310m) and a peaking amplifier(310p) connected in parallel each other by using a quarter wavelength impedance converter. The main amplifier and the peaking amplifier are constituted with a single push-pull package type power amplifier device. A peaking compensation line(307) is intervened at an output port of the main amplifier and the peaking amplifier. A peaking point for optimized doherty operation is obtained by controlling the length of the peaking compensation line.
QQ群二维码
意见反馈