首页 / 专利分类库 / 基本电子电路 / 电子振荡器或脉冲发生器的自动控制、起振、同步或稳定 / 用于NFC的时钟恢复电路及方法、装置、通信设备

用于NFC的时钟恢复电路及方法、装置、通信设备

申请号 CN202311481976.0 申请日 2023-11-08 公开(公告)号 CN117639770A 公开(公告)日 2024-03-01
申请人 北京紫光青藤微系统有限公司; 发明人 孙志亮; 朱永成; 黄金煌;
摘要 本 申请 涉及 近场通信 技术领域,公开一种用于NFC的时钟恢复 电路 ,包括:时钟恢复电路,被配置为读取NFC卡天线的 信号 ,并生成参考 时钟信号 ; 锁 相环,与时钟恢复电路连接,被配置为接收参考时钟信号以生成本地时钟信号,将本地时钟信号分频生成多路子时钟信号; 相位 判断模 块 ,与时钟恢复电路和 锁相环 连接,被配置为比较参考时钟信号和多路子时钟信号的相位关系,并输出对应的相位指示信号; 数据处理 模块,与相位判断模块和锁相环连接,被配置为根据多个相位指示信号,输出锁相环的 控制信号 ,以控制锁相环的工作状态。该电路可保证本地时钟的 稳定性 。本申请还公开一种用于NFC的时钟恢复方法及装置、通信设备、计算机可读存储介质。
权利要求

1.一种用于NFC的时钟恢复电路,其特征在于,包括:
时钟恢复电路,被配置为读取NFC卡天线的信号,并生成参考时钟信号
相环,与时钟恢复电路连接,被配置为接收参考时钟信号以生成本地时钟信号,将本地时钟信号分频生成多路子时钟信号;
相位判断模,与时钟恢复电路和锁相环连接,被配置为比较参考时钟信号和多路子时钟信号的相位关系,并输出对应的相位指示信号;
数据处理模块,与相位判断模块和锁相环连接,被配置为根据多个相位指示信号,输出锁相环的控制信号,以控制锁相环工作于开环状态或闭环状态。
2.一种用于NFC的时钟恢复方法,基于如权利要求1所述的时钟恢复电路,其中,所述方法包括:
读取NFC卡天线的信号,并生成参考时钟信号;
根据参考时钟信号生成本地时钟信号,并将本地时钟信号分频生成多路子时钟信号;
比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号;
在相位指示信号表明参考时钟信号发生变化的情况下,控制锁相环处于开环状态。
3.根据权利要求2所述的方法,其特征在于,将本地时钟信号分频生成多路子时钟信号包括:
将本地时钟信号分频生成N路频率相同、相位间隔相同的子时钟信号;
其中,N大于等于12。
4.根据权利要求2所述的方法,其特征在于,比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号,包括:
比较参考时钟信号和多路子时钟信号的相位差
赋予相位差最小的子时钟信号的相位指示信号为第一电平信号,其他子时钟信号的相位指示信号为第二电平信号,并输出;
其中,在第一电平信号为高电平时,第二电平信号为低电平;或者,在第一电平信号为低电平时,第二电平信号为高电平。
5.根据权利要求4所述的方法,其特征在于,通过以下方式确定相位指示信号表明参考时钟信号发生变化:
在任意一个子时钟信号的相位指示信号由第二电平信号变化为第一电平信号的情况下,确定参考时钟信号发生变化。
6.根据权利要求2所述的方法,其特征在于,控制锁相环处于开环状态之后,还包括:
在多次监测的子时钟信号的相位指示信号均未发生变化的情况下,控制锁相环处于闭环状态。
7.根据权利要求2至6任一项所述的方法,其特征在于,还包括:
在相位指示信号表明参考时钟信号未发生变化的情况下,保持锁相环处于闭环状态。
8.一种用于NFC的时钟恢复装置,包括处理器和存储有程序指令的存储器,其特征在于,所述处理器被配置为在运行所述程序指令时,执行如权利要求1至7任一项所述的用于NFC的时钟恢复方法。
9.一种通信设备,其特征在于,包括:
设备本体,具有NFC功能;
如权利要求8所述的用于NFC的时钟恢复装置,安装于所述设备本体。
10.一种计算机可读存储介质,存储有程序指令,其特征在于,所述程序指令在运行时,用以使得计算机执行如权利要求1至7任一项所述的用于NFC的时钟恢复方法。

说明书全文

用于NFC的时钟恢复电路及方法、装置、通信设备

技术领域

[0001] 本申请涉及近场通信技术领域,例如涉及一种用于NFC的时钟恢复电路及方法、装置、通信设备、计算机可读存储介质。

背景技术

[0002] 在NFC(Near Field Communication,近距离无线通信)中一般采用无源或有源负载调制来实现应答器(如邻近卡PICC,Proximity Card)与读卡器(邻近耦合设备PCD,Proximity Coupling Device)之间的数据反馈。相比于无源负载调制,有源负载调制具有更强的抗金属屏蔽能以及更长的通信距离。有源负载调制的应答器用于维持本地时钟产生与读取器装置发射的载波信号同步的时钟信号,由于ISO‑14443标准中定义的TYPE A通信协议中,读卡器向应答器传送信号(PCD至PICC通信)时是通过调制载波进行的。载波信号的调制原理是产生一个暂停PUASE信号进行通信;然而PUASE信号具有较深的深度,因此在PUASE信号处应答器从天线端恢复的参考时钟信号CR将会发生变化。
[0003] 相关技术中公开一种用于NFC卡收发器中的卡时钟恢复系统,其中NFC卡收发器可耦合到NFC读取器。卡时钟恢复系统具有:相环具有:相位/频率检测器,相位/频率检测器被配置成在NFC收发器的接收模式期间接收在匹配网络的RX端口处提供的参考信号或在NFC收发器的发送模式期间接收在匹配网络的RX端口处提供的参考信号,接收环路反馈信号并提供表示参考信号与环路反馈信号之间的相位差的相位误差信号;环路滤波器,被配置成接收来源于相位误差信号的已校正相位误差信号并提供经过滤波的已校正相位误差信号;可控振荡器,被配置成接收经过滤波的已校正相位误差信号并提供受控频率输出信号
[0004] 在实现本公开实施例的过程中,发现相关技术中至少存在如下问题:
[0005] 相关技术中,卡时钟恢复方式是针对PICC的发送模式,并不适应于PICC的接收模式。
[0006] 需要说明的是,在上述背景技术部分公开的信息仅用于加强对本申请的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。发明内容
[0007] 为了对披露的实施例的一些方面有基本的理解,下面给出了简单的概括。所述概括不是泛泛评述,也不是要确定关键/重要组成元素或描绘这些实施例的保护范围,而是作为后面的详细说明的序言。
[0008] 本公开实施例提供了一种用于NFC的时钟恢复电路及方法、装置、通信设备、计算机可读存储介质,以在卡接收模式下提供一种较为简单的方式恢复时钟。
[0009] 在一些实施例中,所述用于NFC的时钟恢复电路,包括:
[0010] 时钟恢复电路,被配置为读取NFC卡天线的信号,并生成参考时钟信号;锁相环,与时钟恢复电路连接,被配置为接收参考时钟信号以生成本地时钟信号,将本地时钟信号分频生成多路子时钟信号;相位判断模,与时钟恢复电路和锁相环连接,被配置为比较参考时钟信号和多路子时钟信号的相位关系,并输出对应的相位指示信号;数据处理模块,与相位判断模块和锁相环连接,被配置为根据多个相位指示信号,输出锁相环的控制信号,以控制锁相环工作于开环状态或闭环状态。
[0011] 在一些实施例中,所述用于NFC的时钟恢复方法,基于如前述的时钟恢复电路,其中,所述方法包括:
[0012] 读取NFC卡天线的信号,并生成参考时钟信号;根据参考时钟信号生成本地时钟信号,并将本地时钟信号分频生成多路子时钟信号;比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号;在相位指示信号表明参考时钟信号发生变化的情况下,控制锁相环处于开环状态。
[0013] 在一些实施例中,所述装置包括:处理器和存储有程序指令的存储器,所述处理器被配置为在运行所述程序指令时,执行如前述的用于NFC的时钟恢复方法。
[0014] 在一些实施例中,所述通信设备包括:
[0015] 设备本体,具有NFC功能;及如前述的用于NFC的时钟恢复装置,安装于所述设备本体。
[0016] 在一些实施例中,所述计算机可读存储介质,存储有程序指令,所述程序指令在运行时,用以使得计算机执行如前述的用于NFC的时钟恢复方法。
[0017] 本公开实施例提供的用于NFC的时钟恢复电路及方法、装置、通信设备、计算机可读存储介质,可以实现以下技术效果:
[0018] 针对卡接收模式,通过参考时钟和锁相环分频输出的子时钟相位的判断,确定参考时钟信号的变化。并基于参考时钟信号的变化即相位指示信号的变化,控制锁相环的工作状态。如此,可以保证参考时钟信号变化时,锁相环的工作状态使得输出信号被锁定,本地时钟不被发生较大的偏移。这样,保证本地时钟信号的稳定性
[0019] 以上的总体描述和下文中的描述仅是示例性和解释性的,不用于限制本申请。附图说明
[0020] 一个或多个实施例通过与之对应的附图进行示例性说明,这些示例性说明和附图并不构成对实施例的限定,附图中具有相同参考数字标号的元件示为类似的元件,附图不构成比例限制,并且其中:
[0021] 图1是本公开实施例提供的一个用于NFC的时钟恢复电路的示意图;
[0022] 图2是本公开实施例提供的一个用于NFC的时钟恢复方法的示意图;
[0023] 图3是本公开实施例提供的另一个用于NFC的时钟恢复方法的示意图;
[0024] 图4是本公开实施例提供的另一个用于NFC的时钟恢复方法的示意图;
[0025] 图5是本公开实施例提供的方法中各个信号变化的示意图;
[0026] 图6是本公开实施例提供的一个用于NFC的时钟恢复装置的示意图;
[0027] 图7是本公开实施例提供的一个通信设备的示意图。
[0028] 附图标记:
[0029] 10:钟恢复电路;20:锁相环;30:相位判断模块;40:数据处理模块;200:时钟恢复装置;100:处理器;101:存储器;102:通信接口;103:总线;300:通信设备。

具体实施方式

[0030] 为了能够更加详尽地了解本公开实施例的特点与技术内容,下面结合附图对本公开实施例的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本公开实施例。在以下的技术描述中,为方便解释起见,通过多个细节以提供对所披露实施例的充分理解。
然而,在没有这些细节的情况下,一个或多个实施例仍然可以实施。在其它情况下,为简化附图,熟知的结构和装置可以简化展示。
[0031] 本公开实施例的说明书权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本公开实施例的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含。
[0032] 除非另有说明,术语“多个”表示两个或两个以上。
[0033] 本公开实施例中,字符“/”表示前后对象是一种“或”的关系。例如,A/B表示:A或B。
[0034] 术语“和/或”是一种描述对象的关联关系,表示可以存在三种关系。例如,A和/或B,表示:A或B,或,A和B这三种关系。
[0035] 术语“对应”可以指的是一种关联关系或绑定关系,A与B相对应指的是A与B之间是一种关联关系或绑定关系。
[0036] 在ISO‑14443标准中定义的TYPE A通信协议中,读卡器向应答器传送信号(PCD至PICC通信)时是通过13.56Mhz的载波传送信号。载波信号的调制原理是产生一个暂停PUASE信号进行通信;然而PUASE信号具有较深的深度(即脉冲宽度较宽),因此在PUASE信号处应答器从天线端恢复的参考时钟信号将会发生变化。
[0037] 针对上述问题,结合图1,本公开实施例提供一种用于NFC的时钟恢复电路,包括时钟恢复电路10、锁相环20、相位判断模块30和数据处理模块40。时钟恢复电路10的输入端连接PICC的天线输入端即图1中L2的RXIN,以将基于读取的天线信号生成的参考时钟信号。时钟恢复电路10的输出端与锁相环20的输入端连接,锁相环20基于参考时钟信号以生成本地时钟信号,将本地时钟信号分频生成多路子时钟信号。锁相环20的输出端与相位判断模块30连接,且时钟恢复电路10的输出端也与相位判断模块连接。相位判断模块30比较参考时钟信号和多路子时钟信号的相位关系,基于相位关系输出每路子时钟信号对应的相位指示信号。其中,相位关系是指参考时钟信号和子时钟信号的相位差大小,相位差越小,表明子时钟信号越接近参考时钟信号。数据处理模块40与相位判断模块30的输出端连接,记录各个子时钟信号对应的相位指示信号;并根据相位指示信号的变化情况,输出相应的锁相环的控制信号,以控制锁相环工作于开环状态或闭环状态。即数据处理模块的输出端与锁相环的工作状态指示信号端连接。
[0038] 具体地,锁相环输出多路频率和相位间隔相同的子时钟信号,相位判断模块30将每路子时钟信号和参考时钟信号比较,确定与参考时钟信号相位最接近的一路子时钟信号,并赋予该子时钟信号的相位指示信号一个电平值,其他子时钟信号的相位指示信号赋予另一个不同的电平值。这样,数据处理模块可记录每路子时钟信号的相位指示信号。可以理解地,从天线读取数据是周期性的,如按照一定的频率。每次从天线读取数据均会产生对应的相位指示信号。数据处理模块可以记录同一子时钟信号对应的相位指示信号的变化情况。如果相位指示信号发生变化,则表明参考时钟信号发生了变化。此时,本地时钟存在不稳定的险。故通过输出锁相环的控制信号,以控制锁相环的工作状态。从而将锁相环的输出信号维持在变化前的参考时钟信号处,保证本地时钟信号不会发生较大的偏移。此外,上述电路结构简单,易于集成,可广泛应用于NFC的SOC(System on Chip,片上系统)。
[0039] 此外需要说明的是,存在几路子时钟信号,则相位判断模块输出几路相位指示信号。因TYPE A通信协议中,读卡器向应答器传送信号(PCD至PICC通信)时是通过13.56Mhz的载波传送信号。故这里子时钟信号为13.56Mhz的信号。图1中天线L1是指读卡机的天线。
[0040] 采用本公开实施例提供的用于NFC的时钟恢复电路,通过参考时钟和锁相环分频输出的子时钟相位的判断,确定参考时钟的变化。并基于参考时钟的的变化即相位指示信号,控制锁相环的工作状态。如此,可以保证参考时钟变化时,锁相环的工作状态使得输出信号被锁定,本地时钟不被发生较大的偏移。这样,保证本地时钟的稳定性。
[0041] 基于上述用于NFC的时钟恢复电路,结合图2所示,本公开实施例提供一种用于NFC的时钟恢复方法,包括:
[0042] S101,处理器读取NFC卡天线的信号,并生成参考时钟信号。
[0043] S102,处理器根据参考时钟信号生成本地时钟信号,并将本地时钟信号分频生成多路子时钟信号。
[0044] S103,处理器比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号。
[0045] S104,处理器在相位指示信号表明参考时钟信号发生变化的情况下,控制锁相环处于开环状态。
[0046] 这里,按照一定的频率读取NFC卡即PICC天线的信号。然后利用时钟恢复电路将读取的天线信号生成参考时钟信号。而后,根据参考时钟信号生成本地时钟信号,并将本地时钟信号分成多路子时钟信号。将每路子时钟信号和参考时钟信号比较,确定与参考时钟信号相位最接近的一路子时钟信号,并为该子时钟信号对应的相位指示信号赋值,其他子时钟信号赋予另一个不同的值。作为一种示例,赋予与参考时钟信号相位最接近的一路子时钟信号对应的相位指示信号值为高电平,则赋予其他子时钟信号对应的相位指示信号为低电平。这里不局限于上述赋值方式,只要能将相位最近的子时钟信号和其他子时钟信号区分即可。如此,在多次读取天线信号后,可通过相位指示信号的变化情况,反映参考时钟信号的变化情况。从而在参考时钟信号发生变化时,控制锁相环处于开环状态。具体地,可以通过控制锁相环的控制信号实现锁相环工作状态的控制。作为一种示例,在控制信号为低电平时,锁相环处于闭环状态。在控制信号为高电平时,锁相环处于开环状态。
[0047] 其中,锁相环的初始状态为闭环状态,在由闭环状态变为开环状态后,锁相环的输出信号即本地时钟信号可以继续维持在闭环状态的参考时钟信号处。即开环状态后的本地时钟信号可以基于开环状态之前的参考时钟信号生成,从而避免参考时钟变化导致本地时钟信号发生较大偏移。同时,参考时钟信号发生变化的时间相对较短,即PUASE信号的时长相对较短;开环状态不影响本地时钟信号的准确性。
[0048] 采用本公开实施例提供的用于NFC的时钟恢复方法,通过参考时钟信号和锁相环分频输出的子时钟信号相位的判断,确定参考时钟信号的变化。并基于参考时钟信号的变化即相位指示信号,控制锁相环的工作状态。如此,可以保证参考时钟信号变化时,锁相环处于开环工作状态使得输出信号被锁定,本地时钟信号不被发生较大的偏移。这样,保证本地时钟信号的稳定性。
[0049] 可选地,步骤S102,处理器将本地时钟信号分频生成多路子时钟信号包括:
[0050] 处理器将本地时钟信号分频生成N路频率相同、相位间隔相同的子时钟信号。
[0051] 其中,N大于等于12。
[0052] 这里,N越大,越有助于提高参考时钟信号是否变化判断的准确性。可选地,N=36。此时,锁相环分频输出36路频率相同,相位间隔2ns的13.56Mhz子时钟信号。
[0053] 可选地,步骤S103,处理器比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号,包括:
[0054] 处理器比较参考时钟信号和多路子时钟信号的相位差。
[0055] 处理器赋予相位差最小的子时钟信号的相位指示信号为第一电平信号,其他子时钟信号的相位指示信号为第二电平信号,并输出。
[0056] 其中,在第一电平信号为高电平时,第二电平信号为低电平;或者,在第一电平信号为低电平时,第二电平信号为高电平。
[0057] 这里,利用高低电平表示相位指示信号的值。如前文所述在具有36路子时钟信号的情况下,比较参考时钟信号和每路子时钟信号的相位差。相位差取绝对值,确定最小的相位差的子时钟信号。而后将最小相位差的子时钟信号对应的相位指示信号赋予第一电平信号,其余的35路子时钟信号对应的相位指示信号赋予第二电平信号。作为一种示例,用CKO<0>至CKO<35>分别表示36路子时钟信号。在比较相位差确定CKO<0>为最接近参考时钟信号的子时钟信号的情况下,将CKO<0>对应的相位指示信号Q<0>赋予高电平信号1(即Q<0>=
1);其余的相位指示信号均为0。
[0058] 可选地,步骤S104,处理器通过以下方式确定参考时钟信号发生变化:
[0059] 在任意一个子时钟信号的相位指示信号由第二电平信号变化为第一电平信号的情况下,处理器确定参考时钟信号发生变化。
[0060] 这里,相比上一次从天线读取的数据,当前读取的数据生成的子时钟信号的相位指示信号发生变化,即上一次任意一个值为第二电平信号的相位指示信号发生变化时,确定参考时钟信号发生变化。作为一种示例,在上一次天线数据读取后,CK0<0>对应的相位指示信号Q<0>=1。当前天线数据读取后,CK0<35>对应的相位指示信号Q<35>=1,或者,其他非CK0<0>的子时钟信号对应的相位指示信号变为高电平信号。则表明参考时钟信号发生了变化,即调制信号的PUASE的下降沿出现。
[0061] 此外,需要说明的是,因锁相环初始状态为闭环状态即锁定状态,确定的CK0<0>对应的相位指示信号Q<0>=1被锁定,故PUASE的下降沿出现时,其他的相位指示信号会发生变化,被锁定的相位指示信号不发生变化。故这里判断具有第二电平信号的子时钟信号的相位指示信号是否发生变。
[0062] 可选地,在大于第一数量的子时钟信号的相位指示信号由第二电平信号变化为第一电平信号的情况下,处理器确定参考时钟信号发生变化。
[0063] 这里,考虑到信号干扰或突变等造成的参考时钟信号变化的误判。在相位指示信号变化的数量大于第一数量时,判定参考时钟信号发生变化。作为一种示例,第一数量可取值2或3。
[0064] 结合图3所示,本公开实施例提供另一种用于NFC的时钟恢复方法,包括:
[0065] S101,处理器读取NFC卡天线的信号,并生成参考时钟信号。
[0066] S102,处理器根据参考时钟信号生成本地时钟信号,并将本地时钟信号分频生成多路子时钟信号。
[0067] S103,处理器比较参考时钟信号信号和多路子时钟信号的相位关系,以输出对应的相位指示信号。
[0068] S104,处理器在相位指示信号表明参考时钟信号发生变化的情况下,控制锁相环处于开环状态。
[0069] S205,处理器在多次监测的所有子时钟信号的相位指示信号均未发生变化的情况下,控制锁相环处于闭环状态。
[0070] 这里,因PUASE信号引起参考时钟信号变化,进而导致本地时钟信号的不稳定。在PUASE信号的下降沿控制锁相环开环,则在参考时钟信号稳定后,需要将锁相环切换为闭环状态。故在多次监测到的所有子时钟信号的相位指示信号均未发生变化时,确定处于PUASE的上升沿。此时参考时钟信号逐步恢复至稳定状态,所以控制锁相环处于闭环状态。从而使得本地时钟信号基于稳定的参考时钟信号生成。
[0071] 可选地,在监测的子时钟信号的相位指示信号均未发生变化的次数大于第二数量的情况下,控制锁相环处于闭环状态。
[0072] 这里,第二数量的取值范围大于或等于5,例如可取值6。则在监测到6次相位指示信号不发生变化时,判定参考时钟信号稳定。进而控制锁相环处于闭环状态。从而避免误判引起本地时钟信号的不稳定。
[0073] 结合图4所示,本公开实施例提供另一种用于NFC的时钟恢复方法,包括:
[0074] S101,处理器读取NFC卡天线的信号,并生成参考时钟信号。
[0075] S102,处理器根据参考时钟信号生成本地时钟信号,并将本地时钟信号分频生成多路子时钟信号。
[0076] S103,处理器比较参考时钟信号和多路子时钟信号的相位关系,以输出对应的相位指示信号。
[0077] S104,处理器在相位指示信号表明参考时钟信号发生变化的情况下,控制锁相环处于开环状态。
[0078] S205,处理器在多次监测的子时钟信号的相位指示信号均未发生变化的情况下,控制锁相环处于闭环状态。
[0079] S306,处理器在相位指示信号表明参考时钟信号未发生变化的情况下,保持锁相环处于闭环状态。
[0080] 这里,如果相位指示信号表明参考时钟信号未发生变化,则保持锁相环处于闭环状态。如前文示例,在信号监测过程中,如果CKO<0>对应的相位指示信号始终保持Q<0>=1,且其他相位指示信号时钟保持为0,则表明参考时钟信号稳定,PUASE未到来。故保持锁相环处于闭环状态。
[0081] 进一步地,结合图5对本发明进行说明。图中RXIN为卡天线的信号,CKREF为参考时钟信号,CK0为本地时钟信号,HOLD为锁相环的控制信号。
[0082] 在卡天线信号中的PAUSE信号下降沿处,参考时钟信号CKREF开始变化(从图中看脉宽逐步变宽)。在该状态下,控制信号HOLD变为高电平,使锁相环开环工作。这样,使得本地时钟信号CK0基于变化前的参考时钟信号生成。随着PAUSE信号上升沿的到来,参考时钟信号开始变化(从图中看脉宽逐步变窄以恢复至正常的脉宽)。在确定参考时钟信号不再变化的情况下,控制HOLD变为低电平,使锁相环闭环工作。如此,在参考时钟信号CKREF发生变化的情况下依然保持本地时钟的稳定,为NFC的SOC系统提供稳定的时钟进行信号发射。
[0083] 结合图6所示,本公开实施例提供一种用于NFC的时钟恢复装置200,包括处理器(processor)100和存储器(memory)101。可选地,该装置200还可以包括通信接口(Communication Interface)102和总线103。其中,处理器100、通信接口102、存储器101可以通过总线103完成相互间的通信。通信接口102可以用于信息传输。处理器100可以调用存储器101中的逻辑指令,以执行上述实施例的用于NFC的时钟恢复方法。
[0084] 此外,上述的存储器101中的逻辑指令可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。
[0085] 存储器101作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序,如本公开实施例中的方法对应的程序指令/模块。处理器100通过运行存储在存储器101中的程序指令/模块,从而执行功能应用以及数据处理,即实现上述实施例中用于NFC的时钟恢复方法。
[0086] 存储器101可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端设备的使用所创建的数据等。此外,存储器101可以包括高速随机存取存储器,还可以包括非易失性存储器
[0087] 结合图7所示,本公开实施例提供了一种通信设备300,包括:具有NFC功能的设备本体,以及上述的用于NFC的时钟恢复装置200。用于NFC的时钟恢复装置200安装于设备本体。这里所表述的安装关系,并不仅限于在设备本体的内部放置,还包括了与通信设备300的其他元器件的安装连接,包括但不限于物理连接、电性连接或者信号传输连接等。本领域技术人员可以理解的是,用于NFC的时钟恢复装置200可以适配于可行的产品主体,进而实现其他可行的实施例。
[0088] 本公开实施例提供了一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令设置为执行上述用于NFC的时钟恢复方法。
[0089] 本公开实施例的技术方案可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括一个或多个指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开实施例所述方法的全部或部分步骤。而前述的存储介质可以是非暂态存储介质,例如:U盘、移动硬盘只读存储器(ROM,Read‑Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等多种可以存储程序代码的介质。
[0090] 以上描述和附图充分地示出了本公开的实施例,以使本领域的技术人员能够实践它们。其他实施例可以包括结构的、逻辑的、电气的、过程的以及其他的改变。实施例仅代表可能的变化。除非明确要求,否则单独的部件和功能是可选的,并且操作的顺序可以变化。一些实施例的部分和特征可以被包括在或替换其他实施例的部分和特征。而且,本申请中使用的用词仅用于描述实施例并且不用于限制权利要求。如在实施例以及权利要求的描述中使用的,除非上下文清楚地表明,否则单数形式的“一个”(a)、“一个”(an)和“所述”(the)旨在同样包括复数形式。类似地,如在本申请中所使用的术语“和/或”是指包含一个或一个以上相关联的列出的任何以及所有可能的组合。另外,当用于本申请中时,术语“包括”(comprise)及其变型“包括”(comprises)和/或包括(comprising)等指陈述的特征、整体、步骤、操作、元素,和/或组件的存在,但不排除一个或一个以上其它特征、整体、步骤、操作、元素、组件和/或这些的分组的存在或添加。在没有更多限制的情况下,由语句“包括一个…”限定的要素,并不排除在包括所述要素的过程、方法或者设备中还存在另外的相同要素。本文中,每个实施例重点说明的可以是与其他实施例的不同之处,各个实施例之间相同相似部分可以互相参见。对于实施例公开的方法、产品等而言,如果其与实施例公开的方法部分相对应,那么相关之处可以参见方法部分的描述。
[0091] 本领域技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,可以取决于技术方案的特定应用和设计约束条件。所述技术人员可以对每个特定的应用来使用不同方法以实现所描述的功能,但是这种实现不应认为超出本公开实施例的范围。所述技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
[0092] 本文所披露的实施例中,所揭露的方法、产品(包括但不限于装置、设备等),可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,可以仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例。另外,在本公开实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
[0093] 附图中的流程图框图显示了根据本公开实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这可以依所涉及的功能而定。在附图中的流程图和框图所对应的描述中,不同的方框所对应的操作或步骤也可以以不同于描述中所披露的顺序发生,有时不同的操作或步骤之间不存在特定的顺序。例如,两个连续的操作或步骤实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这可以依所涉及的功能而定。框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
QQ群二维码
意见反馈