显示装置

申请号 CN202410242954.7 申请日 2024-03-04 公开(公告)号 CN118015960A 公开(公告)日 2024-05-10
申请人 友达光电股份有限公司; 发明人 连翔琳; 锺岳宏; 何国蔚;
摘要 一种显示装置,包含 基板 、 像素 阵列以及第一栅极驱动 电路 。像素阵列形成于基板。像素阵列包含多条栅极线以及多条 连接线 。多条栅极线沿第一方向延伸。多条连接线沿与第一方向相异的第二方向延伸。第一栅极驱动电路包含多个第一虚设扫描 驱动器 以及第一起始级扫描驱动器至第一尾级扫描驱动器。多个第一虚设扫描驱动器以及第一起始级扫描驱动器至第一尾级扫描驱动器沿与第一 信号 传递方向相同的方向依序排列于基板。
权利要求

1.一种显示装置,包含:
基板
像素阵列,形成于该基板,包含:
多条栅极线,沿一第一方向延伸;以及
多条连接线,沿与该第一方向相异的一第二方向延伸;以及
一第一栅极驱动电路,形成于该基板,该第一栅极驱动电路包含一第一起始级扫描驱动器至一第一尾级扫描驱动器以及多个第一虚设扫描驱动器,其中该第一起始级扫描驱动器至该第一尾级扫描驱动器分别经由多条所述连接线连接至多条所述栅极线,其中多个所述第一虚设扫描驱动器以及该第一起始级扫描驱动器至该第一尾级扫描驱动器沿与一第一信号传递方向相同的方向依序排列于该基板。
2.如权利要求1所述的显示装置,其中多个所述第一虚设扫描驱动器与该第一起始级扫描驱动器至该第一尾级扫描驱动器的续传线电性隔绝。
3.如权利要求1所述的显示装置,其中多个所述第一虚设扫描驱动器的每一个包含:
一上拉控制电路,该上拉控制电路与对应于该上拉控制电路的一第一时脉信号的信号线电性隔绝,使该上拉控制电路不作动;以及
一上拉电路,该上拉电路与对应于该上拉电路的一第二时脉信号的信号线电性隔绝,且该上拉电路的控制端电性耦接该上拉控制电路,以使该上拉电路不作动。
4.如权利要求1所述的显示装置,其中多条所述连接线依据多条所述栅极线与该第一栅极驱动电路由近至远的距离将多条所述栅极线依序连接至第一该起始级扫描驱动器至该第一尾级扫描驱动器。
5.如权利要求1所述的显示装置,还包含:
一第一源极驱动器组,包含多个第一源极驱动器,其中多个所述第一源极驱动器用以与该第一栅极驱动电路的一第一元件布局区域扇出对接,并且其中多个所述第一源极驱动器的数量是该第一栅极驱动电路的该第一起始级扫描驱动器至该第一尾级扫描驱动器以及多个所述第一虚设扫描驱动器的总数的因数。
6.如权利要求1所述的显示装置,还包含:
一第二栅极驱动电路,其中该第二栅极驱动电路以及该第一栅极驱动电路形成于该基板的相对侧,该第二栅极驱动电路包含一第二起始级扫描驱动器至一第二尾级扫描驱动器以及多个第二虚设扫描驱动器,其中该第二起始级扫描驱动器至该第二尾级扫描驱动器分别对应于多条所述栅极线,
其中该第二起始级扫描驱动器至该第二尾级扫描驱动器以及多个所述第二虚设扫描驱动器沿与一第二信号传递方向相同的方向依序排列于该基板,并且其中该第二信号传递方向与该第一信号传递方向相反。
7.如权利要求6所述的显示装置,其中该第二起始级扫描驱动器至该第二尾级扫描驱动器与多条所述栅极线电性隔绝。
8.如权利要求6所述的显示装置,其中该第二起始级扫描驱动器至该第二尾级扫描驱动器分别电性连接至多条所述栅极线,其中该显示装置的一显示周期中包含一逐行扫描期间以及一垂直消隐期间,其中该第二起始级扫描驱动器至该第二尾级扫描驱动器在该逐行扫描期间扫描多条所述栅极线,其中多个所述第二虚设扫描驱动器在该垂直消隐期间内被致能,并且其中该垂直消隐期间的时间长度大于一平扫描期间与多个所述第二虚设扫描驱动器的数量的乘积。
9.如权利要求6所述的显示装置,其中在进入多个所述第二虚设扫描驱动器的作动期间之前,可将各个时脉信号的电位改变至禁能位准,以使多个所述第二虚设扫描驱动器不作动。
10.如权利要求1所述的显示装置,还包含:
多条虚设连接线,分别对应于多个所述虚设扫描驱动器,其中多条所述虚设连接线用以接收直流信号。

说明书全文

显示装置

技术领域

[0001] 本发明涉及一种显示装置,尤其涉及一种由适用于以多种比例裁切的基板所构成的显示装置。

背景技术

[0002] 现今,显示面板的应用相当广泛。对显示面板的解析度以及边框宽窄有更高的需求。然而,传统上设计在基板的左右侧的栅极驱动器无法支持任意裁切的需求。因此,如何提供一种显示装置以解决上述问题为本领域中重要的议题。

发明内容

[0003] 本发明的目的在于提出一种显示装置,以解决上述至少一个问题。
[0004] 本公开文件提供一种显示装置。显示装置包含基板、像素阵列以及第一栅极驱动电路。像素阵列形成于基板。像素阵列包含多条栅极线以及多条连接线。多条所述栅极线沿第一方向延伸。多条所述连接线沿与第一方向相异的第二方向延伸。第一栅极驱动电路包含多个第一虚设扫描驱动器以及第一起始级扫描驱动器至第一尾级扫描驱动器。多个所述第一虚设扫描驱动器以及第一起始级扫描驱动器至第一尾级扫描驱动器沿与第一信号传递方向相同的方向依序排列于基板。
[0005] 本公开文件提供一种显示装置。显示装置包含基板、像素阵列、第一栅极驱动电路以及第二栅极驱动电路。像素阵列形成于基板。像素阵列包含多条栅极线以及多条连接线。多条所述栅极线沿第一方向延伸。多条所述连接线沿与第一方向相异的第二方向延伸。第一栅极驱动电路,形成于基板,第一栅极驱动电路包含第一起始级扫描驱动器至第一尾级扫描驱动器以及多个第一虚设扫描驱动器,其中第一起始级扫描驱动器至第一尾级扫描驱动器分别经由多条所述连接线连接至多条所述栅极线,其中多个所述第一虚设扫描驱动器以及第一起始级扫描驱动器至第一尾级扫描驱动器沿与第一信号传递方向相同的方向依序排列于该基板。第二栅极驱动电路形成于基板。第二栅极驱动电路包含第二起始级扫描驱动器至第二尾级扫描驱动器以及多个第二虚设扫描驱动器,其中第二起始级扫描驱动器至第二尾级扫描驱动器以及多个所述第二虚设扫描驱动器沿与第二信号传递方向相同的方向依序排列于基板,并且其中第二信号传递方向与第一信号传递方向相反。
[0006] 综上所述,本公开的显示装置的基板能够符合多种尺寸的裁切需求,且具有窄边框的效果,从而降低制造成本及提高产品的适应性。附图说明
[0007] 为使本公开的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
[0008] 图1为依据本公开一些实施例的显示装置的示意图。
[0009] 图2为依据本公开一些实施例的显示装置的基板的示意图。
[0010] 图3至图10为依据本公开一些实施例的基板以不同比例裁切的示意图。
[0011] 图11为依据本公开一些实施例的显示装置的示意图。
[0012] 图12为依据本公开一些实施例的基板上的像素阵列中的像素电路的示意图。
[0013] 图13以及图14为依据本公开一些实施例的扫描驱动器的示意图。
[0014] 图15为依据本公开一些实施例的扫描驱动器的示意图。
[0015] 图16为依据本公开一些实施例的显示装置的示意图。
[0016] 图17为依据本公开一些实施例的显示装置的示意图。
[0017] 图18为依据本公开一些实施例的扫描驱动器的示意图。
[0018] 图19为依据本公开一些实施例的显示装置的显示周期的示意图。
[0019] 附图标记如下:
[0020] 100,200i,200j,300:显示装置
[0021] 110,210a,210b,210c1,210c2:基板
[0022] 210d1,210d2,210e,210f,210i,210j:基板
[0023] 310,310a,310b,310c1,310c2:基板
[0024] 310d1,310d2,310e,310f:基板
[0025] 120,220i,220j,320:像素阵列
[0026] 410,510:上拉控制电路
[0027] 420,520:上拉电路
[0028] 430,440,530,540:下拉电路
[0029] 450,460,550,560:下拉控制电路
[0030] F1,F2:软性电路印刷版
[0031] SD1,SD2:源极驱动器
[0032] FLS1,FLS2:扇出走线
[0033] DRu1,DRu2,DRu3,DRb1,DRIb2,DRb3:驱动电路
[0034] GSD1,GSD2,GSD3:源极驱动器组
[0035] SD11,SD12,SD31,SD32,SD41:源极驱动器
[0036] SD11~SD1m,SD21~SD2m,SD31~SD3m:源极驱动器
[0037] G1~G2q,Gb1~Gbk,GDb1~GDbz:扫描驱动器
[0038] Gu1~Guk,GDu1~GDuz:扫描驱动器
[0039] G1~G2n,GLs,G1~Gy:栅极线
[0040] L1~L2n,Ls,Lds,L1~Ly,Ld1~Ldz:连接线
[0041] D1~D2p,D1,D2:数据线
[0042] Dh:平方向
[0043] Dv:垂直方向
[0044] TFT:晶体管
[0045] Td:驱动晶体管
[0046] LED:发光元件
[0047] VDD:系统高电压
[0048] VSS,VSSQ:系统低电压
[0049] P11~Py1,P12~Py2:像素电路
[0050] Dst1,Dst2:信号传递方向
[0051] SC1~SCy,SCd1~SCdz,SCa:控制信号
[0052] STV:起始信号
[0053] PDS:扫描期间
[0054] PEM:发光期间
[0055] S1:第一侧
[0056] S2:第二侧
[0057] T11~T12,T21,T32~T34:晶体管
[0058] T41~T45,T51~T56,T61~T65:晶体管
[0059] P(n),K(n):稳压节点
[0060] Q(n):操作节点
[0061] Q(n‑6),Q(n‑2),S(n):节点
[0062] HC1,HC7,LC1,LC2:时脉信号
[0063] Sr:稳压信号
[0064] Vf:预设电压
[0065] CUT1,CUT2:切割线
[0066] DC:直流信号
[0067] TL:续传线
[0068] SL:稳压走线

具体实施方式

[0069] 下列举实施例配合所附图示做详细说明,但所提供的实施例并非用以限制本公开所涵盖的范围,而结构运作的描述非用以限制其执行顺序,任何由元件重新组合的结构,所产生具有均等功效的装置,皆为本公开所涵盖的范围。另外,图示仅以说明为目的,并未依照原尺寸作图。为使便于理解,下述说明中相同元件或相似元件将以相同的符号标示来说明。
[0070] 在全篇说明书权利要求所使用的用词(terms),除有特别注明除外,通常具有每个用词使用在此领域中、在此公开的内容中与特殊内容中的平常意义。此外,在本文中所使用的用词“包含”、“包括”、“具有”、“含有”等等,均为开放性的用语,即意指“包含但不限于”。此外,本文中所使用的“及/或”,包含相关列举项目中一或多个项目的任意一个以及其所有组合。
[0071] 请参阅图1,图1为依据本公开一些实施例的显示装置100的示意图。如图1所示,显示装置100包含基板110、扫描驱动器G1~G2q、像素阵列120以及源极驱动器SD11以及SD12。在一些实施例中,扫描驱动器G1~G2q是由阵列上栅极驱动技术实施(gate driver on array;GOA),以形成于基板110的元件布局区域。在一些实施例中,将扫描驱动器G1~G2q以及源极驱动器SD11以及SD12设置于基板110的相同侧可达到窄边框的功效。
[0072] 在一些实施例中,源极驱动器SD11以及SD12可通过薄膜倒装芯片技术(chip on film;COF)封装于软性电路印刷版F1以及F2。在一些实施例中,源极驱动器SD11以及SD12分别经由多条扇出走线FLS1及FLS2与基板110上扫描驱动器G1~Gq以及Gq+1~G2q的元件布局区域中的线路扇出对接。
[0073] 在一些实施例中,由于像素阵列120中的传输线(例如,数据线DL1~DL2p以及连接线L1~L2q)、像素以及扫描驱动器G1~G2q的图样有重复性。通过适当的光罩以相同的曝光图样对不同曝光区域进行曝光能够降低制造成本。在一些实施例中,为了使各个曝光区域中的布线均能与各个源极驱动器(例如,源极驱动器SD11及SD22)扇出对接,每一个源极驱动器电性连接的多条扇出走线连接的数据线之间会穿插相同数量的扫描驱动器。
[0074] 举例而言,源极驱动器SD11经由多条扇出走线FLS1与扫描驱动器G1~Gq的元件布局区域上的数据线DL1~DLp电性连接。再举一个例子,源极驱动器SD12经由多条扇出走线FLS2与扫描驱动器Gq+1~G2q的元件布局区域上的数据线DLp+1~DL2p电性连接。
[0075] 在一些实施例中,栅极线GL1~GL2q沿第一方向(例如,水平方向Dh)延伸,并且数据线DL1~DL2p沿第二方向(例如,垂直方向Dv)延伸。在一些实施例中,扫描驱动器G1~G2q沿水平方向Dh排列。在一些实施例中,沿垂直方向Dv延伸的连接线L1~Lq将相应的栅极线GL1~GLq连接至扫描驱动器G1~Gq。类似地,连接线Lq+1~L2q将相应的栅极线GLq+1~GL2q连接至扫描驱动器Gq+1~G2q。
[0076] 请参阅图2。图2为依据本公开一些实施例的显示装置100的基板110的示意图。如图2所示,基板110的第一侧S1具有三个栅极驱动电路GDb1~GDb3。在一些实施例中,根据基板110的水平解析度可设置更多或更少的栅极驱动电路,从而避免栅极线较长造成的阻抗压降。
[0077] 在一些实施例中,一个栅极驱动电路(例如,栅极驱动电路DRb1)的元件布局区域会与多个源极驱动器(例如,m个源极驱动器)扇出对接。为了符合前述曝光以及对接的需求,一个栅极驱动电路(例如,栅极驱动电路DRb1)中的扫描驱动器(例如,扫描驱动器Gb1~Gbk以及GDb1~GDbz)的总数为所述m个源极驱动器的数量的倍数。换言之,所述多个源极驱动器的数量是个栅极驱动电路(例如,栅极驱动电路DRb1)中的扫描驱动器(例如,扫描驱动器Gb1~Gbk以及GDb1~GDbz)的总数的因数。
[0078] 在一些实施例中,假设基板110上的栅极线GLs的总数为“k”。为了驱动k条栅极线GLs,栅极驱动电路DRb1至少会具有k个扫描驱动器Gb1~Gbk。在一些情形中,所述的数量“k”通常无法被前述m个源极驱动器的数量整除,造成k个扫描驱动器无法被平均分配至m个源极驱动器扇出走线连接的数据线之间。因此,会在栅极驱动电路DRb1额外配置扫描驱动器GDb1~GDbz,以使一个栅极驱动电路(例如,栅极驱动电路DRb1)中的扫描驱动器(例如,扫描驱动器Gb1~Gbk以及GDb1~GDbz)的总数为前述m个源极驱动器的数量的倍数。
[0079] 举例而言,与栅极驱动电路DRb1的元件布局区域对接m个(例如,5个)源极驱动器,并且基板110上具有k条(例如,1456条)栅极线GLs。在一些实施例中,基板110可以由多种比例裁切,以获取具有期望尺寸的基板。在一些实施例中,为了符合多种比例裁切需要预留裁切空间,基板110上的栅极线GLs总数需要多于实际扫描的栅极线的最大数量。举例而言,若欲裁切出垂直解析度为1440像素的一基板(或者是垂直解析度为720像素的两块基板),会需要在垂直方向上预留16个像素的裁切空间,因此基板110上包含1456条栅极线GLs,1456条栅极线GLs中的16条栅极线可以由虚设栅极线理解。在一些实施例中,栅极驱动电路DRb1至少会被配置1456个扫描驱动器以驱动1456条栅极线GLs。在一些实施例中,由于1456无法平均分配至5个源极驱动器扇出走线连接的数据线之间,因此栅极驱动电路DRb1所包含的扫描驱动器Gb1~Gbk以及GDb1~GDbz的总数会被设置为大于基板110上的栅极线GLs的数量(例如,1456)且能够被源极驱动器的数量(例如,5)整除。在一些实施例中,栅极驱动电路DRb1所包含的扫描驱动器的数量为1520,并且1520个扫描驱动器平均分配在5个源极驱动器的扇出走线对接的线路(例如,数据线)之间。在此情形中,一个源极驱动器的扇出走线连接的数据线之间会被分配304驱动器。
[0080] 在一些实施例中,一个源极驱动器驱动320个像素通道(960个子像素)。在一些实施例中,5个源极驱动器驱动1600个像素通道,并且5个源极驱动器与一个栅极驱动电路DRb1的元件布局区域对接,所述栅极驱动电路DRb1包含的扫描驱动器Gb1~Gbk以及GDb1~GDbz的总数为1520。
[0081] 在一些实施例中,连接线Ls将扫描驱动器Gb1~Gbk电性连接至相应的栅极线GLs。在一些实施例中,扫描驱动器GDb1~GDbz对应于相应的连接线Lds。在一些实施例中,连接线Lds与像素阵列120电性隔绝,也就是说,连接线Lds不会将扫描驱动器GDb1~GDbz电性连接至像素阵列120。在一些实施例中,连接线Lds可以由虚设连接线理解。
[0082] 在一些实施例中,扫描驱动器GDb1~GDbz可以由虚设扫描器理解,并且扫描驱动器Gb1~Gbk可以由起始级扫描驱动器至尾极扫描驱动器理解。在一些实施例中,扫描驱动器Gb1为起始级扫描驱动器,并且扫描驱动器Gbk为尾级扫描驱动器。在一些实施例中,扫描驱动器GDb1~GDbz以及扫描驱动器Gb1~Gbk沿与信号传递方向Dst1相同的方向依序排列于基板110的第一侧S1。
[0083] 在一些实施例中,栅极驱动电路DRb2以及DRb3的配置类似于栅极驱动电路DRb1,并且栅极驱动电路DRb2以及DRb3经由相应的连接线分别连接至栅极线GLs的连接关系类似于栅极驱动电路DRb1经由连接线Ls分别连接至栅极线GLs的连接关系,在此不再赘述。
[0084] 在一些实施例中,栅极驱动电路DRb1~DRb3与栅极驱动电路DRu1~DRu3设置在基板110的相对侧(例如,基板110的第一侧S1以及第二侧S2)。在一些实施例中,由于基板110的相对侧均具有栅极驱动电路DRb1~DRb3以及DRu1~DRu3,因此,自基板上下两侧(第一侧S1以及第二侧S2)中的任一侧裁切出的基板都可被驱动。
[0085] 在一些实施例中,栅极驱动电路DRu1至少会具有k个扫描驱动器Gu1~Guk,以驱动k条栅极线GLs。在一些实施例中,栅极驱动电路DRu1的元件布局区域用以与m个源极驱动器对接。在一些情形中,所述的数量“k”通常无法被前述m个源极驱动器的数量整除,造成k个扫描驱动器无法被平均分配至m个源极驱动器扇出走线连接的数据线之间。因此,会在栅极驱动电路DRu1额外配置扫描驱动器GDu1~GDuz,以使一个栅极驱动电路(例如,栅极驱动电路DRu1)中的扫描驱动器(例如,扫描驱动器Gu1~Guk以及GDu1~GDuz)的总数为前述m个源极驱动器的数量的倍数。
[0086] 在一些实施例中,连接线Ls将扫描驱动器Gu1~Guk电性连接至相应的栅极线GLs。在一些实施例中,扫描驱动器GDu1~GDuz对应于相应的连接线Lds。在一些实施例中,连接线Lds与像素阵列120电性隔绝,也就是说,连接线Lds不会将扫描驱动器GDb1~GDbz电性连接至像素阵列120。在一些实施例中,连接线Lds可以由虚设连接线理解。
[0087] 在一些实施例中,扫描驱动器GDu1~GDuz可以由虚设扫描器理解,并且扫描驱动器Gu1~Guk可以由起始级扫描驱动器至尾级扫描驱动器理解。在一些实施例中,扫描驱动器Gu1为起始级扫描驱动器,并且扫描驱动器Guk为尾级扫描驱动器。在一些实施例中,扫描驱动器Gu1~Guk以及扫描驱动器GDu1~GDuz沿与信号传递方向Dst1相同的方向依序排列于基板110的第二侧S2。在一些实施例中,信号传递方向Dst1与信号传递方向Dst2方向相反。
[0088] 在一些实施例中,栅极驱动电路DRu2以及DRu3的配置类似于栅极驱动电路DRu1,并且栅极驱动电路DRu2以及DRu3经由相应的连接线分别连接至栅极线GLs的连接关系类似于栅极驱动电路DRu1经由连接线Ls分别连接至栅极线GLs的连接关系,在此不再赘述。
[0089] 值得注意的是,在基板110的第一侧S1的栅极驱动电路DRb1~DRb3每一个之中,虚设扫描驱动器(扫描驱动器GDb1~GDbz)以及起始级扫描驱动器至尾级扫描驱动器(扫描驱动器Gb1~Gbk)沿信号传递方向Dst1排列,并且虚设扫描驱动器(扫描驱动器GDb1~GDbz)排列在起始级扫描驱动器至尾级扫描驱动器(扫描驱动器Gb1~Gbk)之前。在基板的第二侧S2的栅极驱动电路DRu1~DRu3每一个之中,起始级扫描驱动器至尾级扫描驱动器(扫描驱动器Gu1~Guk)以及虚设扫描驱动器(扫描驱动器GDu1~GDuz)沿信号传递方向Dst2排列,并且虚设扫描驱动器(扫描驱动器GDu1~GDuz)排列在起始级扫描驱动器至尾级扫描驱动器(扫描驱动器Gu1~Guk)之后。如此,连接线Ls能将两侧(第一侧S1及第二侧S2)的栅极驱动电路DRb1以及DRu3所包含的起始级扫描驱动器至尾级扫描驱动器(扫描驱动器Gb1~Gbk以及Gu1~Guk)完整的连接至栅极线GLs。
[0090] 请参阅图3,图3至图10为依据本公开一些实施例的基板110以不同比例裁切的示意图。在一些实施例中,基板110的尺寸是以5120*1456像素为例,在其他实施例中,基板110可以由其他合适的尺寸实施,本发明不以此为限。
[0091] 如图3及图4所示,基板110的上下侧可分别裁切出一块基板(例如,自基板110的第一侧S1裁切出基板210a或210b,并且自基板110的第二侧S2裁切出基板310a或310b)在一些实施例中,基板210a以及310a的尺寸为3840像素*720像素。在一些实施例中,基板210b以及310b的尺寸为3840像素*540像素。在其他实施例中,裁切出的基板可以由其他合适的尺寸实施,本发明不以此为限。
[0092] 如图5及图6所示,基板110的上下侧可分别裁切出两块基板(例如,自基板110的第一侧S1裁切出210c1~210c2或210d1~210d2,并且自基板110的第二侧S2裁切出基板310c1~310c2或310d1~310d2)在一些实施例中,基板210c1~210c2以及出310c1~310c2的尺寸为1920像素*720像素。在一些实施例中,基板210d1~210d2以及310d1~310d2的尺寸为1920像素*540像素。在其他实施例中,裁切出的基板可以由其他合适的尺寸实施,本发明不以此为限。
[0093] 如图7及图8所示,可自基板110的一侧裁切出一块基板(例如,自基板110的第一侧S1裁切出基板210e或210f)。在一些实施例中,基板210e的尺寸为5140像素*1440像素。在一些实施例中,基板210f的尺寸为3840像素*1080像素。在其他实施例中,裁切出的基板可以由其他合适的尺寸实施,本发明不以此为限。
[0094] 如图9及图10所示,可自基板110的一侧裁切出一块基板(例如,自基板110的第二侧S2裁切出基板310e或310f)。在一些实施例中,基板310e的尺寸为5140像素*1440像素。在一些实施例中,基板310f的尺寸为3840像素*1080像素。在其他实施例中,裁切出的基板可以由其他合适的尺寸实施,本发明不以此为限。
[0095] 请参阅图11,图11为依据本公开一些实施例的显示装置200i的示意图。在一些实施例中,显示装置200i的基板210i自图2中的基板110的第一侧S1裁切出,因此图3至图8中基板210a~210f每一个的扫描驱动器的排列方式类似于图11中的基板210i上的栅极驱动电路中的扫描驱动器的排列方式。
[0096] 如图11所示,显示装置200a包含基板210i、栅极驱动电路DRb1~DRb3、像素阵列220i、源极驱动器组GSD1~GSD2以及源极驱动器SD31~SD32。在一些实施例中,栅极驱动电路DRb1包含扫描驱动器GDb1~GDbz、Gb1~Gby以及Gby+1~Gbk。在一些实施例中,扫描驱动器GDb1~GDbz为虚设扫描驱动器,并且扫描驱动器Gb1~Gby为起始级扫描驱动器至尾级扫描驱动器,其中扫描驱动器Gb1为起始级扫描驱动器,并且扫描驱动器Gby为尾级扫描驱动器。在一些实施例中,扫描驱动器为虚设扫描驱动器。在一些实施例中,扫描驱动器GDb1~GDbz(虚设扫描驱动器)以及扫描驱动器Gb1~Gby(起始级扫描驱动器至尾级扫描驱动器)沿信号传递方向Dst1依序排列于基板210i的第一侧S1。
[0097] 在一些实施例中,像素阵列220i包含栅极线GL1~GLy以及连接线Ld1~Ldz、L1~Ly以及Ly+1~Lk。在一些实施例中,像素阵列220i的垂直解析度是由栅极线GL1~GLy的数量决定。在一些实施例中,连接线Ld1~Ldz为虚设连接线,连接线L1~Ly将扫描驱动器Gb1~Gby连接至相应的栅极线GL1~GLy。在一些实施例中,栅极线GL1~GLy沿垂直方向基于与栅极驱动电路DRb1由近至远的距离依序排列于基板210i,并且连接线L1~Ly根据栅极线GL1~GLy距离栅极驱动电路DRb1由近至远的距离将栅极线GL1~GLy依序连接至扫描驱动器Gb1~Gby。举例而言,连接线L1将距离栅极驱动电路DRb1最近的栅极线GL1连接至扫描驱动器Gb1,连接线L2将距离栅极驱动电路DRb1次近的栅极线GL2连接至扫描驱动器Gb2,并且连接线L3将距离栅极驱动电路DRb1第三近的栅极线GL3连接至扫描驱动器Gb3,如图11所示。在另一些实施例中,连接线L1~Ly根据栅极线GL1~GLy距离栅极驱动电路DRb1由近至远的距离部分交错地将栅极线GL1~GLy连接至扫描驱动器Gb1~Gby,本发明不以此为限。举例而言,假设将每三条栅极线以交错的次序连接至栅极驱动电路,距离栅极驱动电路最近的栅极线经由一连接线连接至起始级扫描驱动器,距离栅极驱动电路第三近的栅极线经由再一连接线连接至第二级扫描驱动器,并且距离栅极驱动电路次近的栅极线经由再一连接线连接至第三级扫描驱动器。类似地,距离栅极驱动电路第四近的栅极线经由再一连接线连接至第四级扫描驱动器,距离栅极驱动电路第六近的栅极线经由再一连接线连接至第五级扫描驱动器,并且距离栅极驱动电路第五近的栅极线经由另一连接线连接至第六级扫描驱动器,依此类推。
[0098] 在一些实施例中,栅极驱动电路DRb2的配置类似于栅极驱动电路DRb1,并且栅极驱动电路DRb2经由相应的连接线分别连接至栅极线GL1~GLy的连接关系类似于栅极驱动电路DRb1经由连接线L1~Lu分别连接至栅极线GL1~GLy的连接关系,在此不再赘述。
[0099] 在一些实施例中,源极驱动器组GSD1用以与栅极驱动电路DRb1的元件布局区域对接。在一些实施例中,源极驱动器组GSD1包含m个源极驱动器SD11~SD1m。在一些实施例中,为了m个源极驱动器SD11~SD1m的扇出走线能与栅极驱动电路DRb1的元件布局区域完整对接,栅极驱动电路DRb1中所有的扫描驱动器GDb1~GDbz以及Gb1~Gbk的总数为所述“m”的倍数。换言之,所述“m”为栅极驱动电路DRb1中所有的扫描驱动器GDb1~GDbz以及Gb1~Gbk的总数的因数。
[0100] 在一些实施例中,源极驱动器SD11~SD1m每一个连接的线路之间穿插q个扫描驱动器(例如,304个扫描驱动器),并且,源极驱动器SD11~SD1m每一个用以驱动p个像素通道(例如,320个像素通道或960个子像素通道)。
[0101] 在一些实施例中,显示装置200i包含源极驱动器组GSD1~GSD2以及源极驱动器SD31~SD32。源极驱动器组GSD1包含5个源极驱动器SD11~SD1m,并且源极驱动器组GSD2包含5个源极驱动器SD21~SD2m,并且前述的每一个源极驱动器用以驱动320个像素通道。换言之,显示装置200i的水平解析度为3840像素。在其他实施例中,显示装置200i的水平解析度会根据基板210i的尺寸以及相应配置的源极驱动器的数量而有不同数值,本发明不以此为限。
[0102] 请参阅图12,图12为依据本公开一些实施例的基板210i上的像素阵列220i中的像素电路P11~Py2的示意图。如图12所示,像素阵列220i包含像素电路P11~Py1以及P12~Py2。
[0103] 在一些实施例中,栅极线G1~G3以及数据线D1~D2决定了像素电路位于第几列以及第几行。举例而言,数据线D1将位于第一行的像素电路P11~Py1连接至源极驱动器SD1,并且数据线D2将位于第二行的像素电路P12~Py2连接至源极驱动器SD1。栅极线G1将位于第一列的像素电路P11~P12经由连接线L1连接至扫描驱动器GOA1,并且栅极线G2将位于第二列的像素电路P21~P22经由连接线L2连接至扫描驱动器GOA2。栅极线Gy将位于第Y列的像素电路Py1~Py2经由连接线Ly连接至相应的扫描驱动器。
[0104] 在一些实施例中,像素电路P11~Py1以及P12~Py2每一个包含晶体管TFT、驱动晶体管Td以及发光元件LED。晶体管TFT用以将数据电压设定至驱动晶体管Td的栅极端。在一些实施例中,驱动晶体管Td以及发光元件LED电性耦接在系统高电压端VDD以及系统低电压端VSS之间。在一些实施例中,驱动晶体管Td的导通程度是根据驱动晶体管Td的栅极端的电位决定,以控制自系统高电压端VDD经由驱动晶体管Td、发光元件LED至系统低电压端VSS的驱动电流,进而控制发光元件LED发光的亮度
[0105] 请参阅图11、图13以及图14。图13以及图14为依据本公开一些实施例的扫描驱动器Gn以及GDn的示意图。在一些实施例中,扫描驱动器Gn会输出扫描信号SCa至相应的连接线La。在一些实施例中,扫描驱动器GDn不会作动。
[0106] 在一些实施例中,显示装置200i的扫描驱动器Gb1~Gby(起始级扫描驱动器至尾级扫描驱动器)每一个可以由图13的扫描驱动器Gn实施,并且扫描驱动器GDb1~GDbz以及Gby+1~Gbk(虚设扫描驱动器)每一个可以由图14的扫描驱动器Gn实施。
[0107] 如图13所示,扫描驱动器Dn包含上拉控制电路410、上拉电路420、下拉控制电路450以及460、下拉电路430以及下拉电路440。
[0108] 在一些实施例中,通过施加节点Q(n‑6)的电压至上拉控制电路410中的晶体管T12的栅极端,使晶体管T12开起,并且将时脉信号HC7传送至晶体管T11的栅极端,以使晶体管T11开启,从而将系统高电压端VDD的电压经由晶体管T11传送至操作节点Q(n)。在一些实施例中,节点S(n)位于晶体管T11的栅极端与晶体管T12的一端的连接处。
[0109] 在一些实施例中,当上拉电路420中的晶体管T21根据操作节点Q(n)的电位开启时,时脉信号HC1经由晶体管T21经传送至连接线La,使扫描驱动器Gn将时脉信号HC1作为扫描信号SCa输出。
[0110] 在一些实施例中,扫描信号SCa会经由连接线(例如,连接线L1)传送至相连的栅极线(例如,栅极线GL1),从而开启位于像素阵列220i的同一列中的像素电路P11以及P22的晶体管TFT,进而经由数据线D1及D2传送相应的数据电压至像素电路P11以及P22中的驱动晶体管Td的栅极端,如图11以及图12所示。
[0111] 在一些实施例中,通过将操作节点Q(n)的电位施加至下拉控制电路450中的晶体管T52的栅极端,以将晶体管T52开启,且使系统低电压端VSSQ的电位经由晶体管T52传送至晶体管T53的栅极端,以关断晶体管T53。在一些实施例中,通过将时脉信号LC1施加至下拉控制电路450中的晶体管T51的栅极端,以将晶体管T51开启,且使时脉信号LC1经由晶体管T51传送至晶体管T53的栅极端,以将晶体管T53开启,使时脉信号LC1经由晶体管T53传送至稳压节点P(n),从而上拉稳压节点P(n)的电位,以使下拉电路430中的晶体管T32~T34开启,从而进行稳压操作。
[0112] 在一些实施例中,通过将节点Q(n‑2)以及Q(n)的电位分别施加至晶体管T55以及T52的栅极端,以将晶体管T55或T52开启,使系统低电压端VSSQ的电位经由晶体管T55或T52传送至晶体管T53的栅极端,从而将晶体管T53关断。在一些实施例中,通过将节点Q(n‑2)以及Q(n)的电位分别施加至晶体管T56以及T54的栅极端,以将晶体管T56以及T54开启,使系统低电压端VSSQ的电位经由晶体管T56以及T54传送至稳压节点P(n),以使下拉电路430中的下拉电路430中的晶体管T32~T34关断。
[0113] 在一些实施例中,当稳压节点P(n)的电位具有致能位准时,晶体管T32开启,使系统低电压端VSSQ的电位经由晶体管T32传送至操作节点Q(n),以将晶体管T21关断。此时,扫描驱动器Gn将系统低电压端VSS的电压作为扫描信号SCa输出。
[0114] 在一些实施例中,下拉控制电路460根据时脉信号LC2改变稳压节点K(n)的电位,以使下拉电路440根据稳压节点K(n)作动。在一些实施例中,下拉控制电路460中的晶体管T61~T66类似于下拉控制电路450中的晶体管T51~56,并且下拉电路440中的晶体管T42~T44类似于下拉电路430中的晶体管T32~T34,在此不再赘述。
[0115] 在一些实施例中,通过将控制信号ST以及S(n+6)分别施加至晶体管T45以及晶体管T41,以将晶体管T45、T41导通,使系统电压端VSSQ的电位经由晶体管T45或T41传送至操作节点Q(n),以将晶体管T21关断。
[0116] 如图14所示,扫描驱动器GDn包含上拉控制电路510、上拉电路520、下拉控制电路550以及560、下拉电路530以及540。相较于图13的扫描驱动器Gn,扫描驱动器GDn的差异在于,上拉控制电路510与用于传送时脉信号HC7以及系统高电压端VDD的导线电性隔绝,并且上拉电路520与用于传送时脉信号HC1的导线电性隔绝,使上拉控制电路510以及上拉电路
520不作动。在一些实施例中,上拉控制电路510的晶体管T12以及T11以及上拉电路520的晶体管T21的第一端是浮接导电。在另一些实施例中,上拉控制电路510的晶体管T12以及T11以及上拉电路520的晶体管T21的第一端用以接收预设电压Vf。在再一些实施例中,扫描驱动器GDn的下拉控制电路550以及560、下拉电路530以及540会作动以输出稳压信号Sr至相应的连接线Lb,本发明不以此为限。图14的扫描驱动器GDn的其他细部电路连接关系类似于图13的扫描驱动器GD的细部电路连接关系,在此不再赘述。
[0117] 请参阅图15,图15为依据本公开一些实施例的扫描驱动器GDb1~GDbz以及Gb1~Gby的示意图。在一些实施例中,图11的显示装置200i的栅极驱动电路DRb1的扫描驱动器GDb1~GDbz以及Gb1~Gby均是由图13中的扫描驱动器Gn实施。在此情形中,可通过激光切割技术沿切割线CUT1将扫描驱动器GDb1~GDbz与扫描驱动器Gb1~Gby之间的续传线TL切断,使扫描驱动器GDb1~GDbz与扫描驱动器Gb1~Gby之间的续传线TL电性隔绝,并且将起始信号STV提供至扫描驱动器Gb1,使扫描驱动器Gb1~Gby依序是起始级扫描驱动器至尾级扫描驱动器。在一些实施例中,扫描驱动器Gb1~Gby分别经由连接线L1~Ly输出扫描信号SC1~SCy至相应的栅极线G1~Gy。需要说明的是,扫描驱动器GDb1~GDbz与扫描驱动器Gb1~Gby之间的续传线TL之间的可能包含更多的续传线(例如,7条),这会根据扫描驱动器的信号配置周期决定。在此情形中,可通过激光切割技术沿切割线CUT1将扫描驱动器GDb1~GDbz与扫描驱动器Gb1~Gby之间所有的续传线切断。因此,本发明不以此为限。
[0118] 请参阅图16,图16为依据本公开一些实施例的显示装置200j的示意图。如图16所示,显示装置200j包含基板210j、像素阵列220j以及栅极驱动电路GDb1~GDb3以及GDu1~GDu3。
[0119] 在一些实施例中,栅极驱动电路GDb1~GDb3设置基板220j的第一侧S1,并且栅极驱动电路GDb1~GDb3每一个中的扫描驱动器GDb1~GDbz(虚设扫描驱动器)以及扫描驱动器Gb1~Gbk(起始级扫描驱动器至尾级扫描驱动器)沿与信号传递方向Dst1相同的方向依序排列于基板220j的第一侧S1。在一些实施例中,栅极驱动电路GDu1~GDu3设置基板220j的第二侧S2,并且栅极驱动电路GDu1~GDu3每一个中的扫描驱动器Gu1~Guk(起始级扫描驱动器至尾级扫描驱动器)以及扫描驱动器GDu1~GDuz(虚设扫描驱动器)沿与信号传递方向Dst2相同的方向依序排列于基板220j的该侧S2。
[0120] 在一些实施例中,显示装置200j的基板210j是未裁切的基板。在一些实施例中,显示装置200j的基板210j对应于图2中的基板110。在一些实施例中,在显示装置200j的基板210j上的元件排列相似/相等于图2中的基板110上的元件排列,在此不再赘述。
[0121] 在一些实施例中,若显示装置200j中直接使用未裁切的基板210j,仅需一侧的栅极驱动电路进行扫描,故可将另一侧的栅极驱动电路与连接线Ls电性隔绝。举例而言,可沿切割线CUT2将基板210j的第二侧S2的栅极驱动电路DRu1~DRu3的输出与连接线Ls切断,并使用第一侧S1的栅极驱动电路DRb1~DRb3扫描栅极线GLs。再举一个例子,可沿水平方向将基板的第一侧S1的栅极驱动电路DRb1~DRb3的输出与连接线切断,并使用第二侧S2的栅极驱动电路DRb1~DRb3扫描栅极线GLs。
[0122] 在一些实施例中,可将部分的扫描驱动器GDb1~GDbz(虚设扫描驱动器)的输出端与稳压走线SL电性连接,以稳定连接线Lds(虚设连接线)的电位。
[0123] 请参阅图17,图17为依据本公开一些实施例的显示装置300的示意图。如图17所示,显示装置300的基板310自图2中的基板110的第二侧S2裁切出,因此图3至图6以及图9至图10中基板310a~310f每一个的扫描驱动器的排列方式类似于图11中的基板310上的栅极驱动电路中的扫描驱动器的排列方式。
[0124] 如图11所示,显示装置300包含基板310、栅极驱动电路DRu1~DRu3、像素阵列320、源极驱动器组GSD1~GSD3以及源极驱动器SD41。在一些实施例中,栅极驱动电路DRu1包含扫描驱动器Gu1~Guy、Guy+1~Guk以及GDu1~GDuz。在一些实施例中,扫描驱动器GDu1~GDuz为虚设扫描驱动器,并且扫描驱动器Gu1~Guy为起始级扫描驱动器至尾级扫描驱动器,其中扫描驱动器Gu1为起始级扫描驱动器,并且扫描驱动器Guy为尾级扫描驱动器。在一些实施例中,扫描驱动器Guy+1~Guk为虚设扫描驱动器。在一些实施例中,扫描驱动器Gu1~Guy(起始级扫描驱动器至尾级扫描驱动器)以及扫描驱动器GDu1~GDuz(虚设扫描驱动器)沿信号传递方向Dst2依序排列于基板310的第二侧S2。
[0125] 在一些实施例中,像素阵列320包含栅极线GL1~GLy以及连接线Ld1~Ldz、L1~Ly以及Ly+1~Lk。在一些实施例中,连接线Ld1~Ldz为虚设连接线,连接线L1~Ly将扫描驱动器Gb1~Gby连接至相应的栅极线GL1~GLy。在一些实施例中,连接线L1~Ly根据栅极线GL1~GLy距离栅极驱动电路DRu1由近至远的距离将栅极线GL1~GLy依序连接至扫描驱动器Gu1~Guy。在另一些实施例中,连接线L1~Ly根据栅极线GL1~GLy距离栅极驱动电路DRu1由近至远的距离部分交错地将栅极线GL1~GLy连接至扫描驱动器Gu1~Guy,本发明不以此为限。
[0126] 在一些实施例中,源极驱动器组GSD1用以与栅极驱动电路DRu1的元件布局区域对接。在一些实施例中,源极驱动器组GSD1包含m个源极驱动器SD11~SD1m。在一些实施例中,为了m个源极驱动器SD11~SD1m的扇出走线能与栅极驱动电路DRu1的元件布局区域完整对接,栅极驱动电路DRb1中所有的扫描驱动器GDu1~GDuz以及Gu1~Guk的总数为所述“m”的倍数。换言之,所述“m”为栅极驱动电路DRu1中所有的扫描驱动器GDu1~GDuz以及Gu1~Guk的总数的因数。
[0127] 在一些实施例中,源极驱动器SD11~SD1m每一个连接的线路之间穿插q个扫描驱动器(例如,304个扫描驱动器),并且,源极驱动器SD11~SD1m每一个用以驱动p个像素通道(例如,320个像素通道或960个子像素通道)。
[0128] 在一些实施例中,显示装置300包含源极驱动器组GSD1~GSD3以及源极驱动器SD41。源极驱动器组GSD1~GSD3每一个包含5个源极驱动器,并且前述的每一个源极驱动器用以驱动320个像素通道。换言之,显示装置300的水平解析度为5120像素。在其他实施例中,显示装置300的水平解析度会根据基板310的尺寸以及相应配置的源极驱动器的数量而有不同数值,本发明不以此为限。
[0129] 请参阅图18以及图19。图18为依据本公开一些实施例的扫描驱动器Gu1~Guk以及GD1~GDuz的示意图。图19为依据本公开一些实施例的显示装置300的显示周期的示意图。
[0130] 在一些实施例中,图17中的栅极驱动电路DRu1中的扫描驱动器Gu1~Guy、Guy+1~Guk以及GDu1~GDuz每一个可由图13的扫描驱动器Gn实施。也就是说,扫描驱动器Gu1~Guy(起始级扫描驱动器至尾级扫描驱动器)会输出扫描信号SC1~SCk,并且扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)会输出扫描信号SCy+1~SCk以及SCd1~SCdz。在这样的情形中,可将由扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)所产生的扫描信号SCy+1~SCk以及SCd1~SCdz在致能电压的时间设定在显示装置300的垂直消隐期间,进而不对像素阵列310进行扫描。在一些实施例中,显示装置300的一个显示周期包含逐行扫描期间以及垂直消隐期间。在一些实施例中,扫描驱动器Gu1~Guy(起始级扫描驱动器至尾级扫描驱动器)在逐行扫描期间扫描栅极线G1~Gy。在一些实施例中,所述垂直消隐期间的时间长度长于扫描驱动器GDu1~GDuz(虚设扫描驱动器)的总数与一个水平扫描期间的乘积。在另一些实施例中,所述垂直消隐期间的时间长度长于扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)的总数与一个水平扫描期间的乘积。在一些实施例中,扫描驱动器Gu1~Guy输出的扫描信号SC1~SCk在相应像素列的扫描期间PDS具有致能位准,从而对像素阵列320进行扫描。在一些实施例中,显示装置300的各像素列于发光期间EM逐行发光。在其他实施例中,显示装置300的各像素列同时发光,本发明不以此为限。
[0131] 在另一些实施例中,图17中的栅极驱动电路DRu1中的扫描驱动器Gu1~Guy、Guy+1~Guk以及GDu1~GDuz每一个可由图13的扫描驱动器Gn实施。在进入扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)的作动期间之前,可将各个时脉信号(例如,时脉信号HC1以及HC7)的电位改变至禁能位准(例如,低逻辑位准),以使扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)不作动。
[0132] 在再一些实施例中,图17中的栅极驱动电路DRu1中的扫描驱动器Gu1~Guy(起始级扫描驱动器至尾级扫描驱动器)每一个可以由图13中的扫描驱动器Gn实施,并且图17中的栅极驱动电路DRu1中的扫描驱动器Guy+1~Guk以及GDu1~GDuz(虚设扫描驱动器)可以由图14中的扫描驱动器GDn实施,以使虚设扫描驱动器不作动。
[0133] 综上所述,本公开提供的显示装置100、200i、200j以及300能符合源极驱动器与阵列上的扫描驱动器之间的曝光及对接需求,且具有窄边框的效果。并且,基板110能够提供多种尺寸的裁切,从而降低制造成本及提高产品的适应性。
[0134] 虽然本公开已以实施方式公开如上,然而其并非用以限定本公开,本领域技术人员在不脱离本公开的精神和范围内,当可作各种的更动与润饰,因此本公开的保护范围当视随附的权利要求所界定者为准。
QQ群二维码
意见反馈