启动电路

阅读:102发布:2020-05-12

专利汇可以提供启动电路专利检索,专利查询,专利分析的服务。并且本 发明 公开了一种 启动 电路 ,包括晶体管M(34)、M(3)及M(4),所述晶体管M(34)的栅极与晶体管M(4)的漏极连接,漏极与外接电路连接,源极与 低 电压 Vss连接,晶体管M(4)与外接电路的晶体管M(0)连接接收启动电路的控制 信号 ,晶体管M(3)及M(4)的源极分别与高电压Vdd及低电压Vss连接,所述电路还包括晶体管M(42),所述晶体管M(42)串接在晶体管晶体管M(3)与晶体管M(4)之间。本发明的启动电路在晶体管M(3)与晶体管M(4)之间串接晶体管M(41)及M(42),增大了启动电路的阻抗,减小电路处于非零 电流 稳态时经过晶体管M(3)及M(4)的静态电流,从而降低功耗。,下面是启动电路专利的具体信息内容。

1、一种启动电路,包括晶体管M(34)、M(3)及M(4),所述晶体管 M(34)的栅极与晶体管M(4)的漏极连接,晶体管M(34)漏极与外接电 路连接,源极与电压Vss连接,晶体管M(4)与外接电路的晶体管M(0) 连接接收启动电路的控制信号,晶体管M(3)及M(4)的源极分别与高电 压Vdd及低电压Vss连接,其特征在于,所述电路还包括晶体管M(42),所 述晶体管M(42)串接在晶体管晶体管M(3)与晶体管M(4)之间。
2、如权利要求1所述的启动电路,其特征在于,所述电路还包括晶体管 M(41),所述晶体管M(41)及M(42)均为PMOS晶体管。
3、如权利要求2所述的启动电路,其特征在于,所述晶体管M(3)、M (41)及M(42)与外部电路控制信号连接,由外部信号控制关断,晶体管 M(4)的栅极与外部电路连接。
4、如权利要求3所述的启动电路,其特征在于,所述晶体管M(34)的 栅极与低电压Vss之间连接有晶体管M(0)。
5、如权利要求1所述的启动电路,其特征在于,所述电路还包括晶体管 M(41),所述晶体管M(41)为NMOS晶体管,晶体管M(42)为PMOS 晶体管。
6、如权利要求5所述的启动电路,其特征在于,所述晶体管M(3)及 M(42)与外部电路控制信号连接,由外部信号控制关断,晶体管M(41) 及M(4)的栅极与外部电路连接。
7、如权利要求6所述的启动电路,其特征在于,所述所述晶体管M(34) 的栅极与低电压Vss之间连接有晶体管M(10)。

说明书全文

【技术领域】

发明涉及启动电路,尤其涉及可以降低处于非零电流稳态时的静态电 流的启动电路。

【背景技术】

在自偏置(bootstrap)电压/电流源和电压基准源(Bandgap)中一般都要用到 启动电路(startup circuits)。

现有的启动电路的电路结构如图1的虚线框内部所示。图1中PD代表关 断(PowerDown)信号,PDN是PD信号的反相信号,Vdd与Vss分别代表电 源的高低电压。在上电过程中PD为低等于Vss,PDN为高等于Vdd,因此在 上电过程中M2、M9、M10始终关断。图1和图2所示启动电路的启动原理 为,在上电过程中硬性给需要启动的电路注入或者拉出一定的电流从而消除 需要启动点电路的零电流稳态。

在电源上电过程中,假如图1虚线框外所示电路存在零电流稳态,由于 流过晶体管M1的电流为零,则晶体管M1的漏极与栅极电压等于电压Vdd; 由于流过晶体管M7的电流为零,则晶体管M7的漏极与栅极电压等于电压 Vss。此时图1虚线框内启动电路中晶体管M3与M4的栅极电位等于Vss, 晶体管M4关闭,M3打开,晶体管M5与M3漏极相连,其电压此时等于Vdd, 因此,此时晶体管M5打开,并且其漏源间电压分别是Vdd和Vss,导致有电 流从M5源漏两极流过。因而有电流流过晶体管M1,M1打开。由于晶体管 M1与M8镜像,因此也有电流流过晶体管M8,M8打开,此时晶体管M7、 M6、M4打开,晶体管M5栅极电压降低导致晶体管M5关断。电流平衡时流 过晶体管M8的电流与流过晶体管M1的电流相等,此时即为电路的另一个稳 态(参考文献1)。图2是图1的另一种拓扑表达,其原理相同,区别在于当 电路处于零电流稳态时M76关闭,M77打开,M74打开,因此有电流流过 M66,从而消除了零电流稳态。

但,当电流处于非零电流稳态时,由于晶体管M3和M4处于高电压Vdd 和低电压Vss之间,因此有电流流过晶体管M3和M4,有较大的静态电流。 为了降低静态电流,常规的处理是尽可能缩小M3的宽长比W/L。但是沟道 调制效应和工艺条件限制了晶体管宽长比W/L的缩小,因此为了获得尽可能 小的静态电流,一个可以想到的手段是给M3漏极与M4漏极之间串接大电阻 限制电路处于非零电流稳态时的静态电流(如图3)。不过由于电阻面积较大, 要想获得比较小的静态电流(比如1μA),会极大地增加电路面积,这对电 路成本十分不利,并且此时的静态电流也不是很理想。

【发明内容】

本发明所要解决的技术问题在于,提供一种启动电路,解决现有的启动 电流有较大的静态电流的问题,降低电路的功耗。

本发明所采用的技术方案为:提供一种启动电路,包括晶体管M(34)、 M(3)及M(4),所述晶体管M(34)的栅极与晶体管M(4)的漏极连接, 晶体管M(34)漏极与外接电路连接,源极与低电压Vss连接,晶体管M(4) 与外接电路的晶体管M(0)连接接收启动电路控制信号,晶体管M(3)及 M(4)的源极分别与高电压Vdd及低电压Vss连接,所述电路还包括晶体管 M(42),所述晶体管M(42)串接在晶体管晶体管M(3)与晶体管M(4) 之间。

更具体地,所述电路还包括晶体管M(41),所述晶体管M(41)及M (42)均为PMOS晶体管。

更具体地,所述晶体管M(3)、M(41)及M(42)与外部电路控制信 号连接,由外部信号控制关断,晶体管M(4)的栅极与外部电路连接。

更具体地,所述晶体管M(34)的栅极与低电压Vss之间连接有晶体管 M(0)。

更具体地,所述电路还包括晶体管M(41),所述晶体管M(41)为NMOS 晶体管,晶体管M(42)为PMOS晶体管。

更具体地,所述晶体管M(3)及M(42)与外部电路控制信号连接,由 外部信号控制关断,晶体管M(41)及M(4)的栅极与外部电路连接。

更具体地,所述所述晶体管M(34)的栅极与低电压Vss之间连接有晶 体管M(10)。

本发明与现有技术相比,有益效果在于:本发明的启动电路中在晶体管 M(3)与晶体管M(4)之间串接有晶体管M(41)及M(42),增大了启动 电路的阻抗,减小启动电路处于非零电流稳态时经过晶体管M(3)及M(4) 的静态电流,从而降低功耗。

附图说明】

图1为现有的启动电路与外接电路连接关系示意图。

图2为图1的另一种拓扑结构示意图。

图3为增加电阻的现有改进示意图,

图4为本发明的启动电路与外接电路连接关系示意图。

图5为本发明的另一种实施例的启动电路与外接电路连接关系示意图。

图6为本发明的启动电路增加外部控制时的电路示意图。

图7为本发明的启动电路增加外部控制时的另一种形式的电路示意图。

图8为现有的现有的启动电路仿真结果示意图。

图9为本发明的启动电路仿真结果示意图。

【具体实施方式】

本发明的启动电路通过在晶体管M3与M4之间串接晶体管M41与M42, 在极大地减小启动电路静态电流的同时不影响芯片的面积成本。

如图4所示,本发明的启动电路包括晶体管M34、晶体管M3、晶体管 M4、晶体管M41、晶体管M42及晶体管M4,所述晶体管M34的栅极与晶 体管M4的漏极连接,所述晶体管M34的漏极与外接的自偏置电压的晶体管 M14的漏极与栅极连接,晶体管M34的源极与低电压Vss连接。所述晶体管 M42及M41串接在晶体管M3与M4之间,晶体管M3、M42、M41及M4 的栅极连接,并与外接电路的晶体管M0的栅极连接。晶体管M3的源极与高 电压Vdd连接,晶体管M4的源极与低电压Vss连接。

在本发明的第一种实施例当中,所述晶体管M42和M41为PMOS管。 在电源上电过程中,图4的虚线框外的电路存在零电流稳态,由于流过晶体 管M14的电流为零,则晶体管M14的漏极与栅极电压等于电压Vdd;由于流 过M0的电流为零,则M0的漏极与栅极电压等于电压Vss。此时,因为晶体 管M0的栅极与晶体管M3、M42、M41及M4的栅极连接,电位相同,因此 图4虚线框内启动电路中晶体管M3、M42、M41及M4的栅极电位等于Vss, 因此PMOS管晶体管M3、M42及M41打开,NMOS管晶体管M4没有打开。 因晶体管M4没有打开,M4的漏极有高电位Vdd,晶体管M34的栅极与晶体 管M4的漏极相连,此时M34的栅极产生一个大于其阈值电压的高电位Vdd 导致M34被打开,并且M34其漏源间电压分别是Vdd和Vss,导致有电流从 M34源漏两极流过,从而有电流流过外接电路的晶体管M14,使晶体管M14 打开。由于晶体管M14与M13镜像,因此也有电流流过M13,使M13打开。 此时晶体管M0、M16、M4打开,M34栅极电压降低导致M34关断,电路处 于另一个稳态。电流平衡时流过M13的电流与流过M1的电流相等。

所述启动电路处于稳态时,因为晶体管M3与M4分别与高电压Vdd与 低电压Vss,因此有电流通过晶体管M3与M4之间,但晶体管M3与M4之 间串接有晶体管M41及M42,增大了启动电路中高电压Vdd和低电压Vss 之间的阻抗,从而减小了静态时流过晶体管M3和M4的电流。

如图5所示,本发明的第二种实施例当中所述晶体管M42为PMOS管, 晶体管M41可以为NMOS管。此时,在上电过程与第一种实施例当中的上电 过程相似,只是M0的漏极与栅极电压等于电压Vss时,因为晶体管M0的栅 极与晶体管M3、M42、M41及M4的栅极连接,电位相同,PMOS管晶体 管M3、M42打开,NMOS管晶体管M41、NMOS管晶体管M4没有打开。

但本发明的第二种实施例的上电过程中,如图5所示启动电路启动后只 有外接电路的晶体管M7栅极电压到达一定值(大于Vth(M43)+Vds(M4))后 M43导通,M3、M42、M43、M4组成的通路才会完全打开,并有电流流过, 而图4所示的启动电路中当晶体管M0栅极电压大于Vth(M4)后M3、M42、 M41、M4组成的通路就会打开有电流流过。因此,如图5所示电路中的启动 电路进一步提高了翻转阈值电压。

在本发明的启动电路中,如图6所示,晶体管M3、M42、M41可以由外 部电路控制关断,增加电路控制的灵活性。其具体连接方式如图4所示。此 时,所述晶体管M3、M42及M41串接,外部电路控制信号PDN与三个晶体 管M3、M42及M41的栅极连接,晶体管M4的栅极与外接电路的晶体管M0 的栅极连接,从而将电压传输给晶体管M3、M42及M41。所述晶体管M34 与低电压Vss之间连接有晶体管M10,所述晶体管M10的栅极与外部电路控 制信号PDN连接,对晶体管M10进行PowerDown(关断)控制。

在本发明的启动电路中,晶体管M3及M42可以由外部电路控制关断, 增加电路控制的灵活性。其具体连接方式如图7所示。此时,所述晶体管M3 与M42串接,晶体管M43与M4串接。晶体管M42的漏极与晶体管M43的 漏极连接。即,晶体管M3、M42、M43、M4均串接。晶体管M34的栅极 与晶体管M42的漏极连接,晶体管M4的栅极与外接电路的晶体管M0的栅 极连接,从而将电压传输给晶体管M3、M42及M41。所述晶体管M3及M42 与外部电路控制信号PDN连接。晶体管M34的栅极与低电压Vss之间连接有 晶体管M10,所述晶体管M10的栅极与外部电路控制信号PDN连接。

请参阅图8及图9,图8及图9为图3所示的启动电路与图4所示的启动电路 的仿真结果对比示意图。在图3所示电路中电阻R2取1MΩ,/M42/D代表从图4 中MOS管M42漏极流出的电流。在图8中/M18/D代表从图3中电阻R2流向Vss 的电流。在图9所示图中/net091代表图4中MOS管M34栅极电压,/net062代表 图3中MOS管M5栅极电压。

从图8和图9中可以看到采用本发明提出的技术后静态电流降低,而启动 功能不变,与图3已有方案相比也降低了芯片面积的同时,减小了启动电路处 于非零电流稳态时的静态电流。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本 发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本 发明的保护范围之内。

相关专利内容
标题 发布/更新时间 阅读量
启动电路 2020-05-11 419
启动电路及其启动方法 2020-05-12 117
启动电路 2020-05-11 566
启动电路 2020-05-11 56
缓启动电路 2020-05-12 975
启动电路 2020-05-11 159
启动电路 2020-05-12 273
启动电路 2020-05-13 618
启动电路 2020-05-12 967
启动电路 2020-05-12 773
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈