首页 / 技术领域 / 迟滞 / 专利数据
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
1 迟滞电路 CN201110076223.2 2011-03-29 CN102111133A 2011-06-29 王钊; 尹航; 杨晓东
发明提供一种迟滞电路,其包括:依次串联在第一节点和第二节点之间的第一电阻、第二电阻和第三电阻;比较器,其包括有两个输入端和一个输出端,其中一个输入端与第一电阻和第二电阻之间的中间节点相连接,另一个输入端接参考电压;连接在第二节点和第二电阻和第三电阻之间的中间节点之间的开关电路及第四电阻,所述开关电路与第四电阻串联,所述开关电路的控制端与所述比较器的输出端相连。这样,可以减小开关的导通电阻对翻转阈值的影响。
2 迟滞比较器 CN201911000669.X 2019-10-21 CN112769419B 2022-09-27 李超; 王正香; 郝报田; 王维铁
发明公开了一种迟滞比较器,其包含有一输入级、一迟滞电流产生电路以及一输出级。在迟滞比较器的操作中,该输入级用于接收一差动输入信号以产生至少一差动电流信号;该迟滞电流产生电路用于产生至少一迟滞电流以调整该差动电流信号以产生一调整后差动电流信号,其中该迟滞电流产生电路包含一共模电压侦测电路,用于侦测该差动输入信号的一共模电压以产生该迟滞电流;以及该输出级用于根据该调整后差动电流信号以产生一输出信号。本发明所提出的迟滞比较器仅需要使用较低面积的共模电压侦测电路便可以使得迟滞电压维持在一个固定值。
3 迟滞比较器 CN201811387728.9 2018-11-20 CN109818597A 2019-05-28 若姆·托尼拉·奥立弗
申请涉及迟滞比较器,其包括迟滞比较器电路和迟滞产生电路。所述迟滞比较器电路包括两个比较器支路,其各自具有差分晶体管和负载晶体管。所述差分晶体管接收比较器偏压电流,所述比较器偏压电流基于施加到所述差分晶体管的控制端的电压信号的相对电平可变地划分。提供输出级以用于基于流动通过所述负载晶体管的电流产生输出电压信号。所述迟滞产生电路被布置成用于依据所述输出电压信号的电平,选择性地在所述两个比较器支路中的任一个中引入迟滞电流,或选择性地从所述两个比较器支路中的任一个汲取迟滞电流。
4 迟滞比较器 CN202310195779.6 2023-02-24 CN116318082A 2023-06-23 张林
发明公开了一种迟滞比较器,包括输入级电路、比较级电路、迟滞输出级电路和阈值控制电路,输入级电路用于根据输入电压生成中间级电压,比较级电路用于根据该中间级电压生成第三电压,当该中间级电压等于设定的基准电压时,该第三电压发生预设的电平变化,迟滞输出级电路用于根据第三电压得到输出电压,并根据输出电压在迟滞比较器中提供迟滞量,阈值控制电路用于根据一使能信号向比较级电路提供控制信号,以调整该基准电压的电压值,从而使得迟滞比较器的正向阈值电压和负向阈值电压被调整。本发明的迟滞比较器无需重新设计就可以调整滞回区间的电压范围,与传统的迟滞比较器相比成本更低。
5 迟滞比较器 CN201911000669.X 2019-10-21 CN112769419A 2021-05-07 李超; 王正香; 郝报田; 王维铁
发明公开了一种迟滞比较器,其包含有一输入级、一迟滞电流产生电路以及一输出级。在迟滞比较器的操作中,该输入级用于接收一差动输入信号以产生至少一差动电流信号;该迟滞电流产生电路用于产生至少一迟滞电流以调整该差动电流信号以产生一调整后差动电流信号,其中该迟滞电流产生电路包含一共模电压侦测电路,用于侦测该差动输入信号的一共模电压以产生该迟滞电流;以及该输出级用于根据该调整后差动电流信号以产生一输出信号。本发明所提出的迟滞比较器仅需要使用较低面积的共模电压侦测电路便可以使得迟滞电压维持在一个固定值。
6 迟滞比较器 CN201010580797.9 2010-12-09 CN102571043A 2012-07-11 马和良; 倪昊; 景一欧
发明公开了一种迟滞比较器,包括一个差分输入、单端输出的运算放大器、四个电阻、一个电容、信号输入端、信号输出端。所述运算放大器的正输入端一方面通过电阻一连接信号输入端,另一方面还通过电阻二连接运算放大器的输出端。所述运算放大器的负输入端一方面通过电阻三连接信号输入端,另一方面还通过电阻四接地,再一方面还通过电容接地。所述运算放大器的输出端作为信号输出端。本发明迟滞比较器具有输入信号范围大,抗干扰能强等优点。
7 迟滞比较器电路 CN201911300369.3 2019-12-17 CN110729989B 2020-05-05 崔瑜强; 胡术云; 毕磊; 毕超
发明公开一种迟滞比较器电路,其中,该迟滞比较器电路包括比较器、反相器、第一阻抗器、第二阻抗器、第三阻抗器、第四阻抗器、第一开关、第二开关、第三开关、第四开关;比较器,用于根据其正输入端和负输入端的差值,分别控制第一开关和第二开关的开启/关断;反相器,用于根据比较器的输出,以分别控制第三开关和第四开关的开启/关断。本发明技术方案降低了迟滞比较器电路的成本。
8 动态迟滞电路 CN201910258907.0 2019-04-02 CN110347627A 2019-10-18 P·奥列加斯; D·萨里; A·阿拉克廉
本公开涉及动态迟滞电路。描述一种方法并且在一个实施方案中包括:在电路处于第一滞后模式时,检测包括在所述电路处接收的数据包的数据信号的转变;在所述检测之后将所述电路置于第二滞后模式;和在完成接收所述数据包之后使接收器返回第一滞后模式以等待接收下一个数据包。在某些实施方案中,第一滞后模式是高滞后模式,并且所述第二滞后模式是标准滞后模式。在一些实施方案中,第一和第二滞后模式中的每一个的级别是动态可调的。
9 一种迟滞比较器 CN201610074392.5 2016-02-02 CN105763177B 2018-09-07 王硕; 唐涛; 石广; 刘海林
发明公开了一种迟滞比较器,包括两级运算放大器,用于提供增益;正反馈电路,用于根据其设置参数获取对应的阈值电压;使能控制电路,用于通过输出使能信号控制所述迟滞比较器处于工作状态或静态。该迟滞比较器,在运算放大器的内部引入正反馈电路有利于集成,通过正反馈电路相关参数的调整可以获取不同的阈值电压,使得迟滞比较器具有良好的输出特性。此外,由于加入了使能控制电路,通过使能控制电路的输出信号可以控制迟滞比较器的状态,有利于降低迟滞比较器的功耗。
10 一种迟滞比较器 CN201610074392.5 2016-02-02 CN105763177A 2016-07-13 王硕; 唐涛; 石广; 刘海林
发明公开了一种迟滞比较器,包括两级运算放大器,用于提供增益;正反馈电路,用于根据其设置参数获取对应的阈值电压;使能控制电路,用于通过输出使能信号控制所述迟滞比较器处于工作状态或静态。该迟滞比较器,在运算放大器的内部引入正反馈电路有利于集成,通过正反馈电路相关参数的调整可以获取不同的阈值电压,使得迟滞比较器具有良好的输出特性。此外,由于加入了使能控制电路,通过使能控制电路的输出信号可以控制迟滞比较器的状态,有利于降低迟滞比较器的功耗。
11 迟滞电压比较器 CN201410612343.3 2014-11-04 CN105630054A 2016-06-01 肖骏
发明公开了一种迟滞电压比较器,包括:第一和二PMOS管,两个栅极输入一对差分信号,漏极分别连接第一和二负载MOS管;第三PMOS管和第一NMOS管分别和第一和二负载MOS管的电流呈镜像关系;第三PMOS管和第一NMOS管的漏极连接在一起并作为第一输出端;第一输出端依次连接第一和二CMOS反相器并分别形成第二输出端和第三输出端;第四PMOS开关管连接在第二电流源和第一PMOS管的漏极之间且栅极连接第二输出端;第五PMOS开关管连接在第三电流源和第二PMOS管的漏极之间且栅极连接第三输出端。本发明能采用开关电路实现阈值电压调节,不仅有利用集成,而且迟滞宽度调节方便,应用方便。
12 电压迟滞比较器 CN202311808534.2 2023-12-26 CN117833877A 2024-04-05 请求不公布姓名
本公开的实施例提供一种电压迟滞比较器,包括:电流偏置电路、差分输入级电路、输出级电路,其中,所述电流偏置电路,被配置为向所述差分输入级电路提供偏置电流;所述差分输入级电路,被配置通过差分输入对接收输入电压和基准电压,并在通过电流源负载后得到输入级的输出电压;所述输出级电路,被配置为根据电平转换电路将所述输入级的输出电压转换为电源电压或接地端电压,得到所述电压迟滞比较器的输出电压。解决现有的电压迟滞比较器存在的驱动能小、速度慢、静态电流偏大的问题。
13 动态迟滞电路 CN201910258907.0 2019-04-02 CN110347627B 2024-03-19 P·奥列加斯; D·萨里; A·阿拉克廉
本公开涉及动态迟滞电路。描述一种方法并且在一个实施方案中包括:在电路处于第一滞后模式时,检测包括在所述电路处接收的数据包的数据信号的转变;在所述检测之后将所述电路置于第二滞后模式;和在完成接收所述数据包之后使接收器返回第一滞后模式以等待接收下一个数据包。在某些实施方案中,第一滞后模式是高滞后模式,并且所述第二滞后模式是标准滞后模式。在一些实施方案中,第一和第二滞后模式中的每一个的级别是动态可调的。
14 一种迟滞比较器 CN202310775347.2 2023-06-28 CN116781046A 2023-09-19 程君永
申请公开了一种迟滞比较器,包括:偏置电流,用于为迟滞量控制模块、比较模块以及驱动模块提供偏置电流;比较模块,用于接收从第一外部接口输入的电压信号,根据电压信号,生成比较信号,并将比较信号输出至驱动模块;迟滞量控制模块,用于接收从第二外部接口输入的迟滞量控制信号,根据迟滞量控制信号产生迟滞时长,并将迟滞时长输出至比较模块;比较模块,还用于确定接收到迟滞时长的第一时刻,在迟滞时长内,持续输出第一时刻的比较信号至驱动模块;驱动模块,用于输出比较信号至第三外部接口。采用本申请的迟滞比较器可以根据实际情况调节迟滞量。
15 迟滞比较器电路 CN201911292690.1 2019-12-16 CN110708048B 2020-04-24 崔瑜强; 胡术云; 毕磊; 毕超
发明公开一种迟滞比较器电路,其中,该迟滞比较器电路包括第一比较器、第二比较器、反相器、RS触发器、第一阻抗器、第二阻抗器、第三阻抗器、第四阻抗器、第五阻抗器、第六阻抗器、第七阻抗器、第八阻抗器;反相器,用于根据第一比较器的输出,以控制输出至RS触发器的电平信号;RS触发器,用于根据反相器和第二比较器的输出电平信号,以调节比较器电路的迟滞电压值。本发明技术方案解决了迟滞比较器电路中迟滞电压值的自由调节。
16 迟滞比较器电路 CN201911292690.1 2019-12-16 CN110708048A 2020-01-17 崔瑜强; 胡术云; 毕磊; 毕超
发明公开一种迟滞比较器电路,其中,该迟滞比较器电路包括第一比较器、第二比较器、反相器、RS触发器、第一阻抗器、第二阻抗器、第三阻抗器、第四阻抗器、第五阻抗器、第六阻抗器、第七阻抗器、第八阻抗器;反相器,用于根据第一比较器的输出,以控制输出至RS触发器的电平信号;RS触发器,用于根据反相器和第二比较器的输出电平信号,以调节比较器电路的迟滞电压值。本发明技术方案解决了迟滞比较器电路中迟滞电压值的自由调节。
17 迟滞型电源电路 CN201610536928.0 2016-07-08 CN106026656B 2019-01-25 易先君; 陈黎俊; 银英君
发明揭示了种迟滞型电源电路,包括:输入电路、开关组合电路、采样与控制电路、反馈电路和输出电路。输入电路连接至电源输入端,对电源输入进行整流并提供输入端的隔离保护。开关组合电路连接到输入电路,开通或者关断以控制电源输出端的输出功率。采样与控制电路采样输出电压并将输出电压与基准电压比较,根据比较的结果控制开关组合电路的开通或者关断。反馈电路连接在开关组合电路和采样与控制电路之间,开关组合电路通过反馈电路向采样与控制电路输出正反馈信号,正反馈信号使得基准电源芯片的比较动作产生迟滞效应。输出电路连接到开关组合电路,对开关组合电路的输出进行滤波并提供输出端的隔离保护,其输出作为迟滞型电源电路的输出。
18 一种迟滞比较器 CN201610321791.7 2016-05-16 CN106027000B 2018-08-10 周泽坤; 何烨; 李要; 张波
发明属于模拟集成电路技术领域,涉及一种迟滞比较器。本发明与传统的迟滞比较器相比,主要是通过增加一个与X点电位相关的动态电流,当X点电压增加时,X点的下拉能增强,因此相对于传统的迟滞比较器,改善了上述的那种情况,动态增强了比较器的稳定性;此外,该动态电流并不会影响比较器的迟滞量要求。本发明的有益效果为,通过提出的动态增强迟滞比较器架构,既保证了比较器所需的迟滞量,也同时改善了迟滞比较器的可靠性。该动态增强迟滞比较器结构简洁,易于实现,具有实用价值。
19 一种迟滞比较器 CN201710991998.X 2017-10-23 CN107634741A 2018-01-26 黄世震; 洪尔曦; 罗志聪; 林伟; 林锦州
发明公开了一种迟滞比较器,包括电压比较器、RS触发器和电压复用器,电压比较器的正输入端作为迟滞比较器的输入端,电压比较器的正输出端连接RS触发器的 输入端,其负输出端连接RS触发器的 输入端,RS触发器的Q端作为迟滞比较器的输出端,其 端连接电压复用器的时钟输入端;电压复用器的输出端连接电压比较器的负输入端。本发明避免使用电阻和外部电压来确定参考电压,根据输入信号巧妙地通过电压复用器动态选择输出参考电压,能大幅度的减小芯片面积,提高精确度。
20 迟滞电压比较器 CN201410612343.3 2014-11-04 CN105630054B 2017-06-06 肖骏
发明公开了一种迟滞电压比较器,包括:第一和二PMOS管,两个栅极输入一对差分信号,漏极分别连接第一和二负载MOS管;第三PMOS管和第一NMOS管分别和第一和二负载MOS管的电流呈镜像关系;第三PMOS管和第一NMOS管的漏极连接在一起并作为第一输出端;第一输出端依次连接第一和二CMOS反相器并分别形成第二输出端和第三输出端;第四PMOS开关管连接在第二电流源和第一PMOS管的漏极之间且栅极连接第二输出端;第五PMOS开关管连接在第三电流源和第二PMOS管的漏极之间且栅极连接第三输出端。本发明能采用开关电路实现阈值电压调节,不仅有利用集成,而且迟滞宽度调节方便,应用方便。
QQ群二维码
意见反馈