361 |
标准化的硬件控制机制 |
CN03108888.0 |
2003-04-04 |
CN1536478A |
2004-10-13 |
陈建安 |
本发明为一种标准化的硬件控制机制,是将其资料结构、控制程序、系统配置等重新定义规划,使系统中控制主机与装置间不因新装置的开发而需修改控制主机;其中该资料结构是采用可变长度的资料格式来表示硬件描述表及动态硬件描述表,再以标准化硬件控制指令通过该标准化的硬件控制机制的控制程序对装置作控制,以简化硬件的控制方式,使达成容易控制未来的新产品及满足产品版本间的相容性;因此,利用该标准化的硬件控制机制不但可以衍生出许多系统配置的控制应用,同时还可以节省群组产品开发的时间与成本。 |
362 |
自动硬件接口检测 |
CN202380066370.2 |
2023-06-22 |
CN119895727A |
2025-04-25 |
克里斯蒂安·罗克 |
一种处理近场通信类型应用的设备(19),所述设备(19)包括:主机处理器(21),其被构建为处理使用近场通信类型应用的设备应用,并且包括具有编码器(23)的主机有线数据接口级(22),该编码器被构建为基于第一接口协议对数据进行编码并经由N条信息线(5)传输编码数据;NFC控制器(25),其被构建为处理近场通信类型的非接触式接口(4),并且包括具有第一解码器(7)和第二解码器(8)的NFC控制器有线数据接口级(26),第一解码器(7)被构建为基于第一接口协议经由N条信息线(5)与主机有线数据接口级(22)通信,第二解码器(8)被构建为基于第二接口协议经由N条信息线(5)与另一个主机处理器的另一个主机有线数据接口级通信;NFC控制器有线数据接口级(26)的协议选择级(28),其被构建为选择第一解码器(7)或第二解码器(8),以根据所选的第一接口协议或所选的第二接口协议来解码经由N条信息线(5)接收的数据,其中,协议选择级(28)被构建为在NFC控制器(25)通电后的引导过程中基于第一接口协议和第二接口协议中的每一个的固定信息线连接方案来分析N条信息线(5)中的至少一条上的信号,以选择第一解码器(7)或第二解码器(8),用于根据所选的第一接口协议或第二接口协议来解码经由N条信息线(5)接收的数据。 |
363 |
硬件知悉式联合学习 |
CN202380063399.5 |
2023-06-28 |
CN119816840A |
2025-04-11 |
A·陈; V·D·梅尤里 |
一种处理器实现的用于硬件知悉式联合学习的方法包括从服务器接收与联合训练的第一人工神经网络(ANN)相对应的信息。确定设备的用于对联合训练的第一ANN进行设备上训练的当前硬件能力。该设备向该服务器传送对该当前硬件能力的指示。响应于所传送的指示,该设备从该服务器接收与联合训练的第二ANN相对应的信息。联合训练的第二ANN是联合训练的第一ANN的基于对该当前硬件能力的该指示所生成的经适配版本。 |
364 |
自动化硬件资源优化 |
CN202110655321.5 |
2021-06-11 |
CN113807508B |
2025-04-01 |
M·A·法雷·吉乌; M·J·马丁; J·巴迪亚·普霍尔 |
自动化硬件资源优化系统包括具有硬件处理器并具有存储软件代码的系统存储器的计算平台。硬件处理器配置成执行软件代码以执行以下方面:识别用于对基于神经网络的应用进行托管的计算硬件;基于计算硬件的第一性能参数来确定用于使用基于神经网络的应用执行数据处理的批量大小;以及使用具有所确定的批量大小的数据批量来调谐计算硬件的第二性能参数,以使得能够基本上连续地加载其硬件处理器存储器。软件代码还基于所确定的批量大小和调谐后的第二性能参数来优化用于执行数据处理的处理流程,并且生成标识计算硬件、基于神经网络的应用、所确定的批量大小、调谐后的第二性能参数和所优化的处理流程的配置文件。 |
365 |
基于硬件的伽罗瓦乘法 |
CN202380058404.3 |
2023-08-02 |
CN119654617A |
2025-03-18 |
S·穆埃勒; D·查特吉; M·伯尔斯玛; M·贝克斯 |
一种处理器,包括指令获取单元,用于获取要执行的指令;架构寄存器文件,包括多个寄存器,用于存储源和目标操作数;以及执行单元,用于执行伽罗瓦乘法指令。执行单元包括无进位乘法器,被配置为乘以伽罗瓦乘法指令的操作数以生成乘积。执行单元还包括模约简电路,用于接收乘积并基于乘积和固定多项式的逻辑组合确定与乘积相比具有较少位数的约简乘积。执行单元被配置为将约简乘积存储到架构寄存器文件,作为伽罗瓦乘法指令的结果。 |
366 |
硬件看门狗自启电路 |
CN201810795214.0 |
2018-07-19 |
CN108829536B |
2025-03-04 |
王安羽; 陈子栋 |
本发明公开了一种硬件看门狗自启电路,包括主芯片、脉冲检测电路、或门电路、第一或非门电路、延时电路、第二或非门电路、自启电路。当检测到脉冲信号时,或门电路输出低电平,第一或非门电路输出高电平,第二或非门电路输出低电平,自启电路不工作,输出电压正常;当未检测到脉冲信号时,或门电路输出高电平,第一或非门电路输出低电平,第二或非门先输出高电平,自启电路工作,停止输出电压,主芯片暂停工作,延时一定时间后第二或非门电路再输出低电平,输出正常电压,主芯片继续工作。本发明电路结构简单,采用门电路设计,抗干扰能力强,适用范围广,降低了功耗,有效解决干扰引起程序跑飞故障,提高了系统整体的可靠性。 |
367 |
硬件安全模块固件更新 |
CN202411075557.1 |
2024-08-07 |
CN119475442A |
2025-02-18 |
P·程; B·尼萨嘎 |
本公开涉及一种具有包括固件生成器(114)的机器可读指令的非暂时性机器可读介质,用于固件生成器(114)的机器可读指令可由处理器核(112)执行以执行操作,这些操作包括用公钥私钥对的私钥(120)对硬件安全模块(HSM)(106)的固件映像(116)进行签名以提供第一签名,以及用包括第一签名的报头(132)增强固件映像(116)以提供增强的固件映像(126)。所述操作进一步包括用对称密钥(122)加密增强的固件映像(126),以提供加密的增强固件映像(130)。此外,所述操作包括用私钥(120)对加密的增强固件映像(130)进行签名以提供第二签名,并用第二签名增强加密的增强固件映像(126),以提供用于HSM(106)的固件包(108)。 |
368 |
一种硬件在环接口板卡 |
CN202310853714.6 |
2023-07-12 |
CN119310871A |
2025-01-14 |
胡锦汐; 关昕; 李志和; 林鑫; 赵晓民; 刘文魁; 张航; 李潇; 杨帆; 黄敬侠; 庞素敏; 李一林; 吴相杰; 龚炳正; 谭传亮; 李永林; 毕迎华; 刘庆; 李旭旭; 马朝阳; 孙广雷; 高芳; 郑丹阳; 范美琪; 刘心雨 |
本发明属于硬件在环仿真测试技术领域,具体涉及一种硬件在环接口板卡。本发明的硬件在环接口板卡通过信号调理模块中的仿真机信号光电转换发送电路和控制器信号光电转换发送电路,实现了将仿真机开入/开出的低压信号与控制器开出/开入的高压信号的互相转换,使得以仿真机接口输出的低电压信号能够间接控制输入控制器接口的高电压信号,而由控制器接口输出的高电压信号能够转化为匹配仿真机接口的低电压信号,既解决了IO接口和控制器接口存在规格差异、信号匹配不同的问题,又将低电压的仿真机系统与高电压的控制器系统进行电气隔离,避免高电压控制器对仿真机造成影响;且在结构设计方面,硬件在环接口板卡分为上层板和下层板,减小了占地面积。 |
369 |
一种硬件信息访问系统 |
CN202411757065.0 |
2024-12-03 |
CN119248660A |
2025-01-03 |
曹诚; 夏春辉; 甘勇 |
本申请涉及程序验证领域,特别是涉及一种硬件信息访问系统,系统包括:客户端及其对应的驱动程序、显示管理组件、硬件模拟程序,当驱动程序向显示管理组件发送访问请求以获取目标硬件信息时,采用预设的劫持手段劫持访问请求至硬件模拟程序,当访问请求满足预设条件时,由硬件模拟程序将目标硬件信息对应的模拟硬件信息返回至客户端,避免出现由于系统内不存在实体的硬件设备而导致显示管理组件无法获取到目标硬件信息,从而导致驱动程序出现异常的情况,保证了驱动程序运行的稳定性,而且,使用硬件模拟程序无需对驱动程序进行更改,在获取到实体硬件设备之后,可以直接使用驱动程序获取实体硬件设备的硬件信息,提高驱动程序验证的效率。 |
370 |
一种通用硬件加速器 |
CN202411099217.2 |
2024-08-12 |
CN118981594A |
2024-11-19 |
陈亮; 刘昕 |
本公开提供了一种通用硬件加速器,具体包括:向量点积运算阵列,用于对输入数据和参数数据进行点积运算,得到输出数据;数据存储器,用于对输入数据、参数数据和输出数据进行存储;地址计算单元,用于确定输入数据、参数数据和输出数据在数据存储器中的存储地址;地址寄存器,用于存储地址计算单元输出的存储地址;指令存储单元,用于存储调度向量点积运算阵列和地址计算单元实现不同类型的点积运算的控制指令;控制变量和常量寄存器,用于存储调度地址计算单元确定存储地址时的循环变量、常量以及循环条件。本公开将大规模高维度的数据实现降维存储,利用相同硬件加速器结构即可完成多种运算方式的实现,有效提升硬件加速器的通用性和可拓展性。 |
371 |
一种硬件过流保护电路 |
CN201910257186.1 |
2019-04-01 |
CN109980610B |
2024-11-05 |
吴进坤; 唐波; 张林; 董晓勇; 向杨; 皮峰; 冉亚林; 易鑫星 |
本发明公开了一种硬件过流保护电路,其包括:电流采集电路,用于获得采样电压;比较电路,与所述电流采集电路连接,用于将所述采样电压与预设电压进行比较;隔离保护电路,与所述比较电路连接,用于当所述采样电压大于预设电压时切断交流电源相线和零线间的连接回路,以进行保护。与现有技术相比,本发明的硬件过流保护电路中设置有一隔离保护电路,当采样电压大于预设电压时可切断交流电源相线和零线间的连接回路,其相当于在交流电源的零线上增加了一个开关,在过流时打开开关,以切断交流回路,以在电子设备发生异常时及时停止工作,在硬件层面加强对电子设备的保护,可避免电子设备损坏。 |
372 |
电脑主机硬件防盗方法 |
CN202410984218.9 |
2024-07-22 |
CN118886072A |
2024-11-01 |
林征伟; 杨齐; 周磊; 吴志伟 |
本申请涉及计算机技术领域,公开了一种电脑主机硬件防盗方法,即使在电脑关机的情况下,也能重新唤醒主机进行硬件状态的监测和自检,防止客人操控监控软件进行非法操作,从而有效地保护硬件安全。该方法包括:远程服务器收到第一通知时,为第一电脑主机配置第一镜像,所述第一镜像包括自检程序,所述远程服务器唤醒所述第一电脑主机并提供所述第一镜像,所述第一镜像供所述第一电脑主机上电后加载,所述第一电脑主机加载所述第一镜像后自动运行所述自检程序以检测是否有硬件丢失,并将检测结果发送至所述远程服务器,所述远程服务器为所述第一电脑主机配置第二镜像,供所述第一电脑主机下一次上电后加载。 |
373 |
一种计算机硬件装置 |
CN202410816144.8 |
2024-06-24 |
CN118708030A |
2024-09-27 |
汤佳; 钱万万 |
本发明公开了一种计算机硬件装置,涉及计算机设备技术领域,该计算机硬件装置,包括机箱本体和间隔机构,间隔机构安装在机箱本体的第一侧端,所述间隔机构包括间隔板和间隔调节组件,间隔板通过间隔调节组件与机箱本体连接,间隔板与机箱本体的第一侧端间隔设置,所述间隔调节组件用于调节间隔板与第一侧端之间的距离:其中,机箱本体的第一侧端为机箱本体临墙/临桌设置的侧端。该计算机硬件装置通过间隔调节组件的调节,使间隔板移位至展开位置,使用时,借助间隔板将机箱本体的第一侧端与墙面/桌子侧壁之间的距离拉开,保证机箱本体的第一侧端具有足够的空气流通区域,保证机箱本体的散热效果。 |
374 |
一种BIOS硬件适配方法 |
CN202410722582.8 |
2024-06-05 |
CN118567729A |
2024-08-30 |
刘清华 |
本发明涉及计算机领域,具体涉及一种BIOS硬件适配方法,包括:选择本次适配所对应的硬件适配文件,再选择本次待适配的代码的路径;在硬件适配文档中检索BIOS配置项的关键字,将这些关键字对应的信息进行提取与分类处理,并测试代码路径是否有效;将经过处理的信息按照BIOS代码的编写规范进行处理,生成BIOS C语言代码格式的语句,并将这些语句插入到写入BIOS代码文件包的每一个配置项所对应配置文件的指定位置;调用编译环境及命令进行代码编译。本方案直接从硬件适配文档中提取与BIOS适配相关的信息,然后经过处理后直接写入代码文件并进行编译,节省适配时间,减少适配过程中出现问题的概率。 |
375 |
硬件辅助的虚拟交换机 |
CN201780095188.4 |
2017-10-24 |
CN111133417B |
2024-08-06 |
D·P·戴利; 梁存铭; J·王; M·罗伯茨; 简士伟; G·A·罗杰斯 |
公开了一种用于在主机上提供硬件辅助的虚拟交换机的计算装置,包括:硬件虚拟交换机(vSwitch)电路;以及硬件虚拟主机(vHost)电路,该vHost电路具有特定于该硬件vSwitch并且被配置为提供vHost数据平面的接口驱动程序以:提供多个硬件队列,以将硬件vSwitch通信地耦合到客体虚拟功能(VF);并且向客体VF的虚拟网络驱动程序呈现与软件网络接口向后兼容的接口。 |
376 |
将神经网络映射到硬件 |
CN202311719821.6 |
2023-12-14 |
CN118246498A |
2024-06-25 |
黄曦冉 |
描述了将神经网络映射到硬件的方法。定义多个层组,每个层组包括所述神经网络的一个或多个层,所述一个或多个层在通过所述硬件的单个遍次中被处理。将所述层组分组成图块组,每个图块组包括在执行所述神经网络时被评估的层组集合。将所述层组分组成图块组包括选择在所述图块组中的第一层组之前的层组,并且确定从存储器中读取针对所述层组的输入数据的次数。响应于此数量超过阈值,通过确定片上存储器中存储预取输入数据所需的空间量,并且评定与所述层组的输出数据相关的一个或多个标准,来确定是否将所述层组合并到所述图块组中。 |
377 |
一种计算机硬件运输箱 |
CN202410339012.0 |
2024-03-25 |
CN118183017A |
2024-06-14 |
李继超; 陈玉伟; 李浩 |
本发明公开了一种计算机硬件运输箱,包括支撑脚、防挤压机构、防护机构和稳定机构,支撑脚顶部固定连接有运输箱,运输箱背面顶部铰链铰接有防护盖,防挤压机构包括导向柱,导向柱固定连接于防护盖内顶部中间,导向柱前端固定连接有运输箱,固定盘背面固定连接有弹簧一,弹簧一后端固定连接有移动环,移动环背面固定连接有挤压柱。本发明,当防护盖顶部被压住时,使顶部的挤压柱被挤压至与防护盖表面平齐,同时挤压柱带动移动环下移,并对弹簧一进行挤压,使移动环在导向柱外侧移动,并将移动环下移,当挤压柱受到挤压的力较小时,通过设置的弹簧一弹性恢复,可以再度将挤压柱弹出,将防护盖顶部的小件物品弹出,避免防护盖顶部遭受挤压。 |
378 |
一种矩阵乘硬件架构 |
CN202311738376.8 |
2023-12-18 |
CN117806590B |
2024-06-14 |
曾书霖; 颜深根; 李锦涛; 代亚东; 温凯瑞 |
本发明提供了一种矩阵乘硬件架构,包括:规约网络,包括由多个规约网络节点形成的多级树形拓扑,所述规约网络节点包括数据选择器和两条计算通路;数字信号处理单元DSP48链,由多个数字信号处理单元DSP48级联,相邻所述数字信号处理单元DSP48的输出端分别接入首级树形拓扑中的同一规约网络节点的两条计算通路,两条计算通路的输出经数据选择器后连接至上一级树形拓扑中的规约网络节点;本申请将FSB的加法树改为适配DSP48结构的加法链,从而复用DSP48的后加法器,提高了硬件利用率;同时,本申请的硬件架构能够将高位的符号位扩展改为补0,从而大大节省资源和优化时序。 |
379 |
活检装置硬件自检方法 |
CN202311585342.X |
2023-11-24 |
CN117928995A |
2024-04-26 |
郑佰显; 陈洁; 苏定章; 林聪杰; 莫易凡 |
本发明为一种活检装置硬件自检方法,所述活检装置内安装有处理器、真空监测模块、电流检测模块以及穿刺针识别模块;处理器与真空监测模块、电流检测模块以及穿刺针识别器连接,用于收集并处理真空监测模块、电流检测模块以及穿刺针识别器获取的数据;处理器还与活检装置内的真空泵、比例阀、舵机、磁吸阀以及手柄电机连接。本发明通过电流检测环节和压力检测环节,实现对活检装置硬件的自检。本发明能够根据通过检测电流变化以及压力变化,结合预设值数值,对整个活检装置内的全部器件进行检测排查并报错提醒,降低因活检装置内部器件故障造成的风险,并且通过较少的设备,最大程度细化硬件的报错,将降低操作者或维护人员故障排除的难度。 |
380 |
硬件友好的数据解压缩 |
CN202110674195.8 |
2021-06-17 |
CN113315523B |
2024-04-16 |
请求不公布姓名 |
提供了用于解压缩压缩数据的系统、装置和方法。一种方法可以包括:接收要解压缩的编码数据,获得所述编码数据中符号总数的大小"Stotal”,所述编码数据中不同符号的出现次数以及在编码过程中生成的最终状态作为解码的第一个状态,建立解码表,所述解码表包含对应于编码状态的不同符号行、对应于编码状态的要恢复位数的替代行和对应于编码状态的新状态的替代行,使用所述解码表对所述编码数据进行解码,包括:基于当前状态X从所述解码表中获取当前符号,根据对应替代动态地确定要从所述编码数据中恢复的当前位数和新状态X,L可以等于不同符号的出现次数之和。 |