通用电荷抽样电路

申请号 CN00813559.2 申请日 2000-09-25 公开(公告)号 CN1174431C 公开(公告)日 2004-11-03
申请人 艾利森电话股份有限公司; 发明人 J·原;
摘要 一种电荷抽样(CS) 电路 (1),其包括一个用于控制至该电荷抽样电路(1)的模拟输入 信号 的 控制信号 发生器(4),该模拟 输入信号 在抽样阶段期间响应来自该控制信号发生器的抽样信号由一积分器(3)积分,其中该模拟输入信号的 电流 被积分成积分电荷以在抽样阶段结束时于信号输出端生成比例 电压 或电流抽样。
权利要求

1.一种电荷抽样电路(1),其包括一个用于控制至该电荷抽样电 路(1)的模拟输入信号控制信号发生器(4),该模拟输入信号将在 抽样阶段期间响应来自该控制信号发生器(4)的抽样信号由一个积分 器(3)积分,其中该模拟输入信号的电流被积分成积分电荷以在该抽 样阶段结束时于信号输出端生成一比例电压或电流抽样,其特征在于
所述抽样阶段为从时刻t1至时刻t2,其中所述抽样代表所述模拟信 号在时刻ts=(t1+t2)/2处的瞬时值并且与所述瞬时值相差一个包含常 数部分和一个频率相关部分(sin(2πfiΔt))/(2πfiΔt)组成的系数, 其中fi是所述模拟信号的第i个分量的频率并且Δt=(t2-t1)/2,即所 述抽样阶段宽度的一半。
2.依据权利要求1的电荷抽样电路(1),其特征在于包括:一个 抽样开关(2),该抽样开关(2)具有一个用于模拟输入信号的信号输 入端,一个和所述积分器(3)的一个信号输入端连接的信号输出端, 以及一个和所述控制信号发生器(4)的抽样信号输出端连接的控制输 入端,用以控制该开关,使其仅当来自该发生器(4)的所述抽样信号 处于抽样阶段时才接通。
3.依据权利要求1或2的电荷抽样电路(1),其特征在于该控制 信号发生器(4)适用于在把一个来自该发生器(4)的复位信号施加到 该积分器(3)的一个控制输入端上之前控制该积分器(3)以保持该抽 样。
4.一种差分电荷抽样电路,其特征在于包括依据权利要求1-3中 任一权利要求的第一和第二电荷抽样电路,其中所述电荷抽样电路的所 有控制信号发生器由一个公用的控制信号发生器(4)代替,所述第一 电荷抽样电路的信号输入端是所述差分电荷抽样电路的第一模拟输入 端,而所述第二电荷抽样电路的信号输入端是所述差分电荷抽样电路的 用于差分模拟信号的第二输入端,所述第一电荷抽样电路的信号输出端 以及所述第二电荷抽样电路的信号输出端是所述差分电荷抽样电路的 第一信号输出端和第二信号输出端。
5.依据权利要求4的差分电荷抽样电路,其特征在于,所述第一电 荷抽样电路的积分器(3)和所述第二电荷抽样电路的积分器(3)构成 单个具有两个输入端的差分积分器,用以对所述模拟信号的差分电流进 行积分并且在所述第一信号输出端和一个第二信号输出端产生差分抽 样。
6.一种包括若干依据前面的权利要求1-3中任一权利要求的电荷 抽样电路的并联电荷抽样电路,其特征在于,所有第一信号输入端连接 在一起作为所述并联电荷抽样电路的一个第一模拟信号输入端,所述电 荷抽样电路的所有控制信号发生器用一个公用控制信号发生器代替,一 个具有分别和所述电荷抽样电路的信号输出端连接的所述数目个信号 输入端、和所述公用控制信号发生器的多路复用信号输出端连接的控制 输入端、以及一个信号输出端的多路复用器,该多路复用器用于当所述 电荷抽样电路的输出为保持阶段时把所述电荷抽样电路的输出多路复 用到所述并联电荷抽样电路的输出,其中所述并联电荷抽样电路提高抽 样速率并使两个相继抽样点之间的时间间隔变短,并且该并联电荷抽样 电路为单端型。
7.一种包括若干依据权利要求4或5的差分电荷抽样电路的并联电 荷抽样电路,其特征在于,所有第一输入端连接在一起作为所述并联电 荷抽样电路的第一信号输入端,用以接收差分模拟信号的第一端,所有 第二输入端连接在一起作为所述并联电荷抽样电路的第二信号输入 端,用以接收所述差分模拟信号的第二端,所述电荷抽样电路的所有控 制信号发生器用一个公用控制信号发生器代替,一个具有分别和所述电 荷抽样电路的信号输出端对连接的所述若干信号输入端对、和所述公用 控制信号发生器的多路复用信号输出端连接的控制输入端、以及一对信 号输出端的多路复用器,该多路复用器用于当所述电荷抽样电路的输出 端对在保持阶段时把所述电荷抽样电路的输出对多路复用到所述并联 电荷抽样电路的输出对,其中所述并联电荷抽样电路提高抽样速率并使 两个相继抽样点之间的时间间隔变短,并且该并联电荷抽样电路为差分 型。
8.依据权利要求6或7的并联电荷抽样电路,其特征在于,所述控 制信号发生器具有一个时钟输入端,所述若干抽样信号输出端、所述若 干复位信号输出端和所述若干多路复用信号输出端,其用于在分别和所 述电荷抽样电路的开关的控制输入端连接的抽样信号输出端处生成所 述若干抽样信号,并且用于在分别和电荷抽样电路的积分器的控制输入 端连接的所述复位信号输出端处生成所述若干复位信号,并且所述若干 多路复用信号是在多路复用信号输出端处生成的,而且所述复位信号、 所述抽样信号和所述多路复用信号是均匀地时间交织的。
9.依据权利要求1-3或6中任一权利要求的电荷抽样电路,其特 征在于包括一个具有一个用于接收模拟信号的信号输入端和一个信号 输出端、并且具有和(2πfiΔt)/(sin(2πfiΔt))成比例的频率响应 的模拟频率补偿电路,其中该信号输出端和所述电荷抽样电路的信号输 入端连接。
10.依据权利要求4、5、或7中任一权利要求的电荷抽样电路,其 特征在于包括一个具有一对用于接收模拟信号的信号输入端和一对信 号输出端、并且具有和(2πfiΔt)/(sin(2πfiΔt))成比例的频率响 应的模拟频率补偿电路,其中该信号输出端对和所述电荷抽样电路的第 一信号输入端和第二信号输入端连接。
11.依据权利要求1-3或6中任一权利要求的电荷抽样电路,其特 征在于包括一个连接在把所述电荷抽样电路的信号输出转换成数字信 号的A/D转换器后面的、并且具有和(2πfiΔt)/(sin(2πfiΔt))成 比例的频率响应的数字频率补偿电路。
12.依据权利要求4-5或7中任一权利要求的电荷抽样电路,其特 征在于一个连接在把所述电荷抽样电路的信号输出对转换成数字信号 的A/D转换器后面、并且具有和(2πfiΔt)/(sin(2πfiΔt))成比例 的频率响应的数字频率补偿电路。
13.一种电荷抽样方法,特征在于下述步骤:
在抽样阶段期间积分模拟输入信号,其中该模拟输入信号的电流被 积分成积分电荷,以及
在所述抽样阶段结束时产生所述积分电荷的比例电压或电流抽 样,
其中如果所述抽样阶段为从时刻t1至时刻t2,则所述抽样代表所述 模拟信号在时刻ts=(t1+t2)/2处的瞬时值并且与所述瞬时值相差一个 包含常数部分和一个频率相关部分(sin(2πfiΔt))/(2πfiΔt)的系数, 其中fi是所述模拟信号的第i个分量的频率并且Δt=(t2-t1)/2,即 所述抽样阶段宽度的一半。
14.依据权利要求13的方法,其特征在于,所述模拟输入信号是差 分模拟信号,并且所述积分电荷的所述比例电压或电流抽样是差分信 号。

说明书全文

发明背景

电压抽样传统地用于模/数(A/D)转换。在电压抽样器中,在一信 号源和一个电容器之间设置一个抽样开关。在二个抽样时刻之间,该电 容器的电压准确地跟踪信号电压。在抽样时刻,断开该开关以保持电容 器电压。当提高信号频率时,这二个过程变得越加困难。对于给定的精 度,热噪声和切换噪声决定最小容许电容,而跟踪速度决定最大容许电 容或开关电阻。当该最大值小于该最小值时则成为不可能。另外,时钟 抖动和有限关断速度(非零抽样孔径)使抽样计时不准确。事实上,电 压抽样电路的带宽必须远大于信号带宽。这使得高频无线电信号的直接 抽样非常困难。二次抽样可以降低抽样速率,但不能降低抽样电路的带 宽而且不能降低对小的时钟起伏以及小抽样孔径的要求。

发明概述

本发明的目的是提供克服上述问题的一种改进型抽样电路和一种 抽样模拟信号的方法。

为了达到所述目的,本发明提供一种电荷抽样(CS)电路,其包括 一个用于控制一至该电荷抽样电路的模拟输入信号控制信号发生 器,该模拟输入信号在一抽样阶段期间响应一个来自该控制信号发生器 的抽样信号由一积分器积分,其中该模拟输入信号的电流被积分成积分 电荷以在该抽样阶段结束时于信号输出端处生成一比例电压或电流抽 样。

本发明的一个更具体的目的是提供一种用于带通抽样的方法和抽 样电路。

该目的是通过一个带通抽样(BPCS)电路达到的,其包括一个用于 控制一个差分模拟信号的第一端和第二端的控制信号发生器,该差分模 拟信号在一个加权与抽样(W&S)阶段期间响应来自该控制信号发生器 的W&S信号由一个W&S元件加权,其中仅当所述一W&S信号处于W&S阶 段时该模拟信号的电流才通过所述W&S元件,并且所述控制信号发生器 适用于在W&S阶段期间控制该W&S元件的输出信号由一个积分器积分, 其中该W&S元件的输出信号的电流被积分成积分电荷以在该W&S阶段结 束时于信号输出端生成一个比例电压或电流抽样。

本发明另一个更具体的目的是提供一种二级BPCS电路。这是通过 一个依据本发明的二级BPCS电路达到的,其包括:一个依据本发明的 第一BPCS电路,用于生成带有第一抽样速率的信号抽样;一个斩波电 路,用于按和该第一抽样速率相等的时钟信号频率及时对称地在该第一 BPCS电路的信号输出端处或一对输出端处对来自第一BPCS电路的信号 进行斩波;一个差动输出放大器,用于差动地放大来自该斩波电路的信 号;其中所述第二BPCS的第一信号输入端和第二信号输入端与所述放 大器(41)的信号输出端对连接,用以在信号输出端或输出端对处以一 第二抽样速率生成信号抽样。

本发明的再一个具体目的是提供一种前端抽样无线电接收机。这是 通过一种依据本发明的前端抽样无线电接收机达到的,其包括:一个用 于接收并且滤波无线电信号的低通滤波器,其带宽高达时钟频率的二 倍;一个低噪声放大器,用于从该滤波后的信号生成一个差动放大的无 线电信号;一个本地振荡器,用于在其信号输出端生成一个I时钟信号; 一个π/2移相器,其一个信号输入端和该本地振荡器连接,用于在其信 号输出端处生成一个振幅和I时钟信号相同但移相π/2的Q时钟信号; 其中所述低噪声放大器的信号输出对的二端分别都连接到第一BPCS电 路和第二BPCS电路上,所述I时钟信号输出端连接到所述第一BPCS电 路的时钟输入端,而Q时钟信号输出端连接到第二BPCS电路的时钟输 入端,用以在第一BPCS电路的信号输出端或输出端对处生成该无线电 信号的基带I抽样,而在所述第二BPCS电路的信号输出端或输出端对 处生成该无线电信号的基带Q抽样。

依据本发明的电荷抽样电路的优点在于,该电荷抽样电路的带宽不 必必须远大于信号带宽。另一个重要的背景是,对于一无线电信号,不 论载波频率多么高,信号带宽(基带)保持为DC(直流)至载波频率之 间的整个频带的一小部分。从而不必转换整个频带,而是只需要转换带 有信号的频带。

在给定精度下,能由该CS电路或该BPCS电路抽样的信号频率高于 或远高于电压抽样电路能抽样的信号频率。

该CS电路或该BPCS电路中使用的抽样电容大于或者远大于电压抽 样电路中使用的抽样电容,从而给出低噪声和低时钟和电荷馈通的优 点。

每个BPCS电路同时是一滤波器、一混频器和一抽样器,这大大简 化无线电接收机。

该BPCS电路能直接在射频频带上工作,这使得带有前端抽样和A/D 转换的高数字化无线电接收机成为可能。

BPCS电路的中心频率和带宽都很容易被编程。带宽可以按所需的尽 量窄,等同于具有一个无限的Q值。

该CS电路和该BPCS电路是简单的,并且可容易地在CMOS或其它 工艺中实现。

对于需要简单以及高数字化体系结构的单芯片系统目的,该技术是 非常有用的。

要强调指出的是,当在本说明书中使用时术语“包括”用于规定所 提及的特性、整数、步骤或部件的存在,但其不排除存在或添加一个或 多个其它的特性、整数、步骤、部件和它们的组合。

附图的简要说明

为了更详细地解释本发明以及本发明的各种优点和特点,下面参照 各附图详细说明一优选实施例,在附图中:

图1A是依据本发明的一种电荷抽样(CS)电路的一个第一实施例 的方图,

图1B示出图1A中的电荷抽样(CS)电路的工作波形

图1C示出图1A中的电荷抽样(CS)电路的频率响应,

图2A是依据本发明的一种带通电荷抽样(BPCS)电路的一个第一

实施例的方块图,

图2B示出图2A中的带通电荷抽样(BPCS)电路的工作波形,

图3是依据本发明的一种差动BPCS电路的一个第一实施例的方块 图,

图4是依据本发明的一种并联差动BPCS电路的一个第一实施例的 方块图,

图5示出用于依据本发明的BPCS电路的滤波器功能的例图,

图6A是一依据本发明的n=10的常数加权BPCS电路的理想频率响 应,

图6B是n=10的常数加权BPCS电路的输出抽样波形,

图7A是n=50的常数加权BPCS电路的理想频率响应,

图7B是n=500的常数加权BPCS电路的理想频率响应,

图8A是n=50的线性加权BPCS电路的理想频率响应,

图8B是n=500的线性加权BPCS电路的理想频率响应,

图9A是n=75和n=87的高斯加权BPCS电路的理想频率响应,

图9B是n=750和n=870的高斯加权BPCS电路的理想频率响应,

图10是图3中的差动BPCS电路的第一实施例的电路图,

图11A示出依据图10的n=10在1000兆赫下常数加权的电路图,

图11B示出图11A中的电路产生的频率响应,

图12A示出依据图10的n=59在1000兆赫下线性加权的电路图,

图12B是图12A中的电路产生的频率响应,

图13A是依据图10的n=599在1000兆赫下线性加权的电路图,

图13B是图13A中的电路产生的频率响应,

图14A是一种单端有源积分器的电路图,

图14B是一种差动有源积分器的电路图,

图15是二级BPCS电路的方块图,以及

图16是一种前端抽样无线电接收机结构的方块图。

对各附图的详细说明

本发明是一个通过在给定的时间窗口内积分信号的电流以对该信 号抽样的电荷抽样(CS)电路或带通电荷抽样(BPCS)电路,并且所产 生的电荷代表该窗口的中心时间处的信号抽样。

参照图1A,其示出依据本发明的电荷抽样(CS)电路1的一个第一 实施例。它包括抽样开关2,一个积分器3和一个控制信号发生器4。 开关2具有一个信号输入端、一个信号输出端和一个控制输入端。向该 开关的信号输入端施加一个模拟信号,其是该电荷抽样电路1的信号输 入,并且向该控制输入端施加一个来自控制信号发生器4的抽样信号。 仅当抽样信号处于抽样阶段内时,该开关才接通,即该信号输入端和该 开关的信号输出端相连接。积分器3具有一个信号输入端、一个信号输 出端和一个控制输入端。开关2的信号输出施加到积分器3的信号输入 端,并且来自控制信号发生器4的一个复位信号施加到积分器3的控制 输入端。在抽样阶段期间至CS电路1的模拟输入信号的电流被积分, 并且在该抽样阶段结束点处,此积分电荷在该CS电路的信号输出端处 产生一个比例电压或电源抽样。在开始复位信号的复位阶段之前一直保 持该抽样,并且在此期间的时间间隔为保持阶段。当重复这些阶段时产 生序列抽样,并且该信号输出是所述CS电路的信号输出。如前面所述, 控制信号发生器4具有一个作为该CS电路的时钟输入的时钟输入,一 个连接到开关2的控制输入端的抽样信号输出端,和一个连接到积分器 3的控制输入端的复位信号输出端。

在本实施例中,积分器3包括一个电容器3-1,一个复位开关3- 2和一个选用电阻器3-3。然而,在其它实施例中积分器3可具有不同 的配置。对抽样开关2的输入端施加一个模拟信号。如已说明的,电荷 抽样过程涉及三个相继的阶段:复位、抽样(t1至t2)和保持。从t1到 t2的时间定义为抽样窗口。图1B示出该电路的工作波形。在复位阶段期 间,只接通复位开关3-2并且电容器3-1复位。在抽样阶段期间,仅 接通抽样开关2,并且信号电流在电容器3-1上积分。时间常数足够 大,以便当信号从一电压源(通常情况)进入时能得到线性充电。如果 开关2的接通电阻太小,可以附加选用电阻器3-3。在保持阶段期间, 这二个开关都处于断开状态,并且保持积分器3的输出电压供进一步使 用。一对组成一个差动CS电路的互连CS电路通过使用一个差分输入信 号并共享控制信号发生器4,提供差动输出以消除共模效应。这些CS电 路或CS电路对并联使用,以便通过在时间上交错的抽样信号和复位信 号二者来提高抽样速率,并使二个抽样点之间的时间间隔可能小于该抽 样窗口。信号电流可以用I(t)=∑Iisin(ωit+φi)表示,i=1,2,...,m。 总积分电荷为Q=∑Qi,其中Qi=(Ii/ωi)(cos(ωit1+φi)-cos(ωit2+φi))。 若ts为抽样窗口的中心时间并且2Δt=(t2-t1)为窗口宽度,则Q1= (2sin(ωiΔt/ωi)Iisin(ωits+φi)=2Δt(sin(ωiΔt)/(ωiΔt))Iisin(ω its+φi)。

和ts处的第i个分量的瞬时值Ii(ts)=Iisin(ωits+φi)相比, 差ki=2Δt(sin(ωiΔt/ωiΔt)),即一个取决于频率ωi和Δt的抽样 系数。借助于该系数,已经准确地抽样时刻ts处的第i个频率分量。由 于所有的频率分量都在ts时刻抽样,该电容器上的总电荷自然地代表ts 时刻的信号抽样,即ts是等效抽样时间点。该CS电路的频率响应取决 于函数sin(ωiΔt/ωiΔt),如图1C中示出。它的3dB带宽等于Δf3dB= 1.4/(2πΔt),即对于一个450ps的抽样窗口为1GHz,并和分辨率无 关。然而,对于电压抽样,对于一个1GHz时的8比特分辨率,抽样孔 径必须小于1ps。由于函数sin(ωiΔt/ωiΔt)是良好定义的,频率补 偿变成可能。一种方法是抽样前让该模拟信号通过一个频响特性为(ω iΔt)/sin(ωiΔt)的网络。另一种替代是在A/D转换后采用数字信号处 理(DSP)以补偿该频率响应。

此外,一种带通电荷抽样(BPCS)电路包括:二个开关,一个加权 与抽样(W&S)元件,一个积分器和一个生成时钟、反向时钟、W&S信 号和复位信号的控制信号发生器。差分信号的二端分别施加到二个开关 的输入端。这二个分别由该时钟和该反向时钟控制的开关交替地接通。 二个开关的输出馈送到该W&S元件输入端。W&S元件的输出馈送到积分 器的输入端。它工作在三个相继的阶段:复位、抽样和保持。在复位阶 段,该积分器由复位信号复位。每个抽样阶段包括n个时钟周期,在其 期间信号电流在该W&S元件上加权并在该积分器中加以积分。在保持阶 段期间保持积分器的输出。

图2A中示出带通电荷抽样(BPCS)电路5的一个实施例。它包括 二个开关2A和2B,一个加权与抽样(W&S)元件6,一个积分器3以及 一个生成时钟、反向时钟、W&S信号和复位信号的控制信号发生器7。 差分模拟信号的二端分别施加到开关2A和2B的输入端。分别由该时钟 和该反向时钟控制的开关2A和2B交替地接通。开关2A和2B的输出都 馈送到W&S元件6的输入端。通过W&S元件6的电流由W&S信号控制。 W&S元件6的输出馈送到积分器3的输入端。每个BPCS过程涉及三个 相继的阶段:复位、抽样和保持。图2B示出这些工作波形。在复位阶 段期间,积分器被复位。每个抽样阶段包括n个构成一个抽样窗口的时 钟周期。通过W&S元件的信号电流在该抽样窗口之外时等于零,而当在 该抽样窗口内时根据加权函数(常数、线性、高斯或其它函数)加权。 该加权函数取决于W&S元件和W&S信号的组合。图2B示出的三种和三 种加权函数(常数、线性和高斯)对应的W&S信号具体地用于一个W&S 元件的情况,在该元件中电流通过W&S信号线性地控制。在保持阶段期 间,保持积分器3的输出电压以供其它使用。

图3中示出一个差动BPCS电路8。如所连接那样,它包括四个开关 2A、2B、2C、2D,一个差动W&S(D-W&S)元件9,一个差动积分器10 以及一个控制信号发生器7。所示类型的D-W&S元件9包括二个并联 的W&S元件6A和6B,并且所示类型的差动积分器包括二个并联的积分 器3A和3B。D-W&S元件9和差动积分器10可以为其它类型。除了差 分地产生二个输出外,差动BPCS电路8的工作方式和单端BPCS电路5 的工作方式相同。差动BPCS 8有效地消除共模效应并且给出更加准确 的结果。

图4示出一个并联差动BPCS电路11。如所连接的那样,它包括四 个开关2A、2B、2C和2D,若干D-W&S元件9A、9B、...、9X,若干差 动积分器10A、10B、...、10X,一个多路复用器(MUX)12和一个控制 信号生成器13。每对D-W&S元件和差动积分器,9A+10A、9B+10B、 ...、9X+10X,和开关2A、2B、2C、2D一起以和差动BPCS电路8相同 的方式工作。由控制信号发生器13生成的送至这些对中的W&S信号和 复位信号在时间上是均匀交错的。在来自控制信号生成器13的多路复 用信号的控制下,MUX12把处于保持状态下的差动积分器10A、10B、 ...、10X的输出多路复用到差分输出上。总的来说,该并联BPCS电路给 出更高的抽样速率并且使得二个相继抽样点之间的时间间隔可能小于 抽样窗口。如果去掉开关2C和2D,并且用单端型式替代这些差动W&S 元件以及差动积分器,它变成并联式单端BPCS电路。

图5中示出BPCS电路的滤波器功能。从上至下,频率从DC增加到 3fc,其中fc是时钟频率。注意在负时钟阶段相同信号反相连接,在该 图中对此是通过改变信号符号来反映的。在图5中分别地列出在n个时 钟周期中积分产生的各电荷的,即各区域和的,归一化振幅。很明显, 对于频率远高于或远低于fc的输入信号,电荷几乎彼此完全抵消,造成 几乎为零的输出。对于某些频率的镜象fc/4、fc/2、2fc、...、的输入信 号,不论它们的相位如何这些电荷完全抵消。对于频率在fc附近的输入 信号,这些电荷只会部分抵消。当fin=fc时,若和fc同相则电荷彼此全 部相加,而它和fc相位差π/2时(图5中未示出)则彼此全部抵消。存 在一个在其中可以有效地积分信号电荷的带宽。在该带宽以外,信号电 荷或者全部地或者明显地抵消。这明显地是一种滤波器功能。这意味着 在该带宽之外的频率下的噪声也会被抵消。

在图6A中示出BPCS电路的理想频率响应,它对应于抽样窗口中信 号电流的数学上准确的积分。在图6A中,假定n=10并且为常数加权, 这意味着在10个时钟周期的抽样窗口中对电流的加权保持不变。另外, 图6A示出从fin=0到fin=8fc的频率响应,其中y轴是用整个频率范围 中的最大输出振幅归一化后的差分频率分量的最大输出振幅,而x轴是 用fc归一化后的输入频率。可以看出fin>2fc后重复相同的频率响应但振 幅更低。对于2(p-1)fc≤fin≤2pfc,输出频率fout等于|fin-(2p-1)fc|,其 中p是一个整数(≥1)。当fin=(2p-1)fc时,输出是一个DC电压,并 且它的振幅取决于fin和fc的相位关系。对于一个给定的p,当(2p-1) fc-fin1=fin2-(2p-1)fc时,对于输入频率fin1(<(2p-1)fc)和fin2(>(2p- 1)fc),得到相同的输出频率,但是它们的相位不同。图6B示出fc= 1000MHz下和I(实线所示)相位和Q(虚线所示)相位下差分输入频率 处的输出抽样波形。它示出BPCS电路同时是一个滤波器、一个混频器 和一个抽样器。

在图7A和图7B中,分别示出n=50和n=500的常数加权BPCS电路 的理想频率响应。图7A示出n=50的在0<fin<2fc范围内的以及在0.95 fc<fin<1.05fc的小范围内的频率响应。图7B示出n=500的0<fin<2fc范 围内的以及0.995fc<fin<1.005fc小范围内的频率响应。可以看出对于 n=50,Δf3dB=0.018fc而对于n=500,Δf3dB=0.0018fc,即带宽和n 成反正。随着n的增大远端频率分量的振幅减小,但在这二种情况中最 大相邻峰值几乎保持不变,约为-13dB。

图8A和图8B分别示出n=50和n=500的线性加权BPCS电路的理想 频率响应。线性加权意味着在抽样阶段期间,对称于抽样窗口的中心先 线性增加并接着线性减小对电流的加权。图8A示出n=50的0<fin<2fc 范围内的以及0.9fc<fin<1.1fc小范围内的频率响应。图8B示出n=500 的0<fin<2fc范围内的以及0.99fc<fin<1.01fc小范围内的频率响应。可 以看出对于n=50,Δf3dB=0.025fc而对于n=500,Δf3dB=0.0025fc, 和常数加权情况相比略微增大。随着n的增加远端频率分量的振幅迅速 减小。和常数加权情况相比,最大相邻峰值分别下降到-26dB和- 27dB。

在图9A和图9B中,示出高斯加权BPCS电路的理想频率响应。高 斯加权意味着在抽样阶段期间,对称于抽样窗口的中心,对电流的加权 根据一给定σ下的高斯函数exp(-t2/2σ2)变化。比值Δt/σ是加权参 数,其中Δt是抽样窗口的二分之一而σ是标准偏差。图9A分别示出 0<fin<2fc范围内的n=75且Δt/σ=3.5的以及n=87且Δt/σ=4的频率 响应。二者的3dB带宽都是0.025fc。图9B分别示出0.9fc<fin<1.1fc 范围内的n=750且Δt/σ=3.5的以及n=870且Δt/σ=4的频率响应。 二者的3dB带宽都是0.0025fc。在高斯加权下,远端频率分量的振幅以 及相邻峰值明显减小。最大相邻峰值在-61dB至-78dB的范围内。

图10中示出利用n-MOS(N沟道金属半导体)晶体管对差动BPCS 电路8的核心的实现14。这些定时开关是n-MOS晶体管15A、15B、15C 和15D。W&S元件组是n-MOS晶体管16A和16B。复位开关组是n-MOS晶 体管18A和18B。各电容器是单芯片MOS电容器17A和17B。时钟是正 弦波,但是也可以使用准方波。实现14在全部CMOS(互补型金属氧化 物半导体)工艺下完成。然而,在该HSPICE模拟中采用0.8μm CMOS工 艺的参数组。下面三种实现基于实现14但具有特定的元件值及W&S信 号参数。

图11A示出fc=1000MHz下n=10的常数加权的实现19。定时开关 组是n-MOS晶体管20A、20B、20C和20D。W&S元件组是n-MOS晶体管 21A和21B。复位开关组是n-MOS晶体管23A和23B。它们全具有最小化 尺寸,2μm/0.8μm(宽度/长度)。电容器组是MOS电容器22A和22B, 都为40pF。常数加权W&S信号的宽度是10ns,对应于n=10。最大差 分输出抽样电压约为100mV。图11B示出对于fin=900-1100MHz的理论 频率响应(实线)和HSPICE模拟频率响应(虚线)。模拟频率响应紧 密跟随理论频率响应紧密一致。在这二种情况中,最大相邻峰值为- 13dB并且Δf3dB=18MHz。

在图12A中,示出fc=1000兆赫下n=59的线性加权的实现24。定 时开关组是n-MOS晶体管25A、25B、25C和25D,它们的尺寸都增加到 10μm/0.8μm。这使得信号电流由W&S元件而不是由开关主导。W&S元件 组是n-MOS晶体管21A和21B,尺寸为2μm/0.8μm。复位开关是n-MOS 晶体管23A和23B,尺寸为2μm/0.8μm。电容器组是MOS电容器22A和 22B,都为40pF。线性加权W&S信号的宽度是59ns,对应于n=59。最 大差分输出抽样电压约为100mV。图12B示出对于fin=900-1100MHz的 理论频率响应(实线)和HSPICE模拟频率响应(虚线)。模拟频率响 应基本上和理论频率响应相一致。二者都具有Δf3dB=21MHz。但是,对 于实现24其最大相邻峰值为-30dB,这小于理论响应。这是因为n-MOS 晶体管21A或21B的电导对于线性W&S信号不是非常线性的。实际的加 权函数以某种方式在线性加权和高斯加权之间。

在图13A中示出fc=1000MHz下n=599的线性加权的实现26。定时 开关组是n-MOS晶体管25A、25B、25C和25D,尺寸为10μm/0.8μm。W&S 元件是n-MOS晶体管27A和27B,尺寸为2μm/16μm。注意把27A和27B 的长度增加到16μm以限制如此长的充电周期(599ns)期间的信号电 流和电容器电压。复位开关组是n-MOS晶体管23A和23B,尺寸为 2μm/0.8μm。电容器组是MOS电容器28A和28B,都为20pF。线性加 权W&S信号的宽度是599ns,对应于n=599。最大差分输出抽样电压约 为100mV。图13B示出对于fin=990-1010MHz的理论频率响应(实线) 和HSPICE模拟频率响应(虚线)。模拟频率响应基本上和理论频率响 应相一致。二者都具有Δf3dB=2MHz。出于上面提过的相同原因,实现 26的最大相邻峰值为-30dB,这小于理论响应。

图14A和图14B分别示出用于改进输出摆动和线性度的有源积分 器。在图14A中示出单端有源积分器29。如所连接的那样,它包括一个 差动输入单端输出放大器30,一个反相器35,一个电容器31和开关32、 33、34。有源积分器总是把信号输入保持为虚地,以消除电容器电压对 信号电流的影响。放大器30的带宽只需要覆盖信号基带不必覆盖载波, 这使它是行得通的。反相器35利用复位信号作为输入,生成带有延迟 的反相复位信号以控制开关33,同时复位信号控制开关32和34。在复 位阶段期间,开关32和34接通,而开关33断开。电容器31的电压复 位到放大器30的输入偏置电压。在抽样阶段期间,开关32和34断开 而开关33接通。电容器31由信号电流充电。同时,抵消放大器30的 偏置电压。在图14B中示出一个差动有源积分器36。它包括一个差动输 入差动输出放大器37,二个电容器31A和31B,一个反相器35以及开 关32A、32B、33A、33B、34A、34B。除了使用差分输入信号并且给出差 分输出外,它的工作方式基本上和积分器29一样。积分器29可以替代 图1A中的积分器3,而积分器36可以替代图3中的积分器10。

图15示出二级BPCS电路38。它包括一个第一BPCS电路39,一个 斩波电路40,一个放大器41,一个第二BPCS电路42以及一个产生第 二时钟的时钟信号发生器43。第一BPCS电路39和第二BPCS电路42可 以是BPCS电路5、8、11、19、24和26中的任何类型。对于第一BPCS 电路39,分别将一差分模拟信号的二端提供给它的二个输入端,并且将 一个第一时钟信号施加给它的时钟输入端。从第一BPCS电路39产生具 有一第一抽样速率的一些信号抽样并馈入斩波电路40。在第二时钟的控 制下,时间上对称地对这些抽样进行斩波。从斩波电路40把具有等于 斩波频率的新载波频率的斩波后信号馈入放大器41,并把放大后的差分 信号分别馈到第二BPCS电路42的二个输入端。在第二时钟的控制下, 第二BPCS电路42以一第二抽样速率生成最后的抽样输出。二级BPCS 电路38给出了性能替换上的灵活性。可以基于二级BPCS电路38建立 级数更多的BPCS电路。

在图16中示出一种前端抽样无线电接收机结构44。它包括一个具 有fpass<2fc的低通滤波器,一个差动输出低噪声放大器(LNA)46,二个 BPCS电路47A和47B,一个90°移相器48,以及一个本地振荡器49。来 自天线的无线电信号施加到低通滤波器45的输入端。2fc以上的频率分 量大大减少。低通滤波器45的输出馈入LNA46以产生振幅足够大的差 分输出。同时把差分输出馈送到BPCS电路47A和47B的输入端。在此 同时,把本地振荡器49生成的I时钟信号馈入BPCS电路47A而把从该 I时钟信号经90°移相器48后生成的Q时钟信号馈入BPCS电路47B。BPCS 电路47A和47B分别产生I抽样和Q抽样,抽样输出可以或者立即转换 成数字数据或者供作进一步处理。BPCS电路47A和47B可以是BPCS电 路5、8、11、19、24和26之中的任一个。这些电路中的积分器可以是 无源积分器或者可以是有源积分器。无线电接收机结构44同时在前端 具有滤波、混频和抽样功能,这减缓了对A/D转换的性能要求,避免了 模拟滤波器并且高度应用DSP能。原则上,任何窄带宽,即任何高Q 值,是可能的。可以容易地编定滤波功能的中心频率。这的确是一种带 有广泛应用范围的超级无线电接收机结构。

在CS和BPCS电路中使用的抽样电容器比电压抽样电路中使用的电 容器要大得多,从而噪声低、电荷少和时钟馈通低。

BPCS电路同时是滤波器、混频器和抽样器,从而能在射频下工作。 可以通过时钟频率、数n和W&S信号的波形设定中心频率、带宽和相邻 选择性,这尤其适用于前端抽样无线电接收机和单芯片系统。

应理解,尽管在本说明书中阐述了本发明的大量特征和特点以及本 发明的功能细节,但本文之公开仅是示范性的而在下述权利要求书中定 义的本发明的范围内可在细节上做出各种修改

QQ群二维码
意见反馈