信号处理电路、分解器数字转换器和多路径嵌套镜像放大器

申请号 CN201410204362.2 申请日 2014-05-14 公开(公告)号 CN104167996A 公开(公告)日 2014-11-26
申请人 瑞萨电子株式会社; 发明人 船户是宏; 熊本敏夫; 吉泽知晃; 黑冈一晃;
摘要 本 发明 提供了一种 信号 处理 电路 、分解器数字转换器和多路径嵌套镜像 放大器 ,该 信号处理 电路包括:斩波放大器,其具有放大差分 输入信号 Vsp(t)和Vsm(t)的 差分放大器 电路;以及加法器电路,其通过将斩波放大器生成的斩波器 输出信号 Vsub(t)相加来生成相加信号Vfil(t)。针对每个第一 相位 时段和第二相位时段而互换向差分放大器电路中输入的 差分信号 ,并且加法器电路通过将在第一相位时段中和在第二相位时段中的斩波器输出信号相加来生成相加信号。
权利要求

1.一种信号处理电路,包括:
斩波放大器,其通过放大差分输入信号来生成斩波器输出信号;以及
加法器电路,其通过将所述斩波器输出信号相加来生成相加信号,
其中所述斩波放大器包括放大所述差分输入信号的差分放大器电路,并且针对控制时钟的每个第一相位时段和第二相位时段互换向所述差分放大器电路中输入的所述差分输入信号,
其中所述斩波放大器生成分别在所述第一相位时段中和在所述第二相位时段中在其上叠加非反转偏移信号和反转偏移信号的所述斩波器输出信号,并且
其中所述加法器电路通过将在所述第一相位时段中和在所述第二相位时段中的所述斩波器输出信号相加来生成所述相加信号。
2.根据权利要求1所述的信号处理电路,
其中所述斩波放大器包括:
调制斩波器电路,其具有第一输入节点对和第一输出节点对;
所述差分放大器电路,其具有第二输入节点对和第二输出节点对;以及解调斩波器电路,其具有第三输入节点对和第三输出节点对,
其中响应于所述控制时钟,所述调制斩波器电路针对所述每个第一相位时段和第二相位时段而互换向所述第一输入节点对施加的所述差分输入信号,并且从所述第一输出节点对输出调制差分输入信号,
其中所述差分放大器电路通过放大向所述第二输入节点对施加的所述调制差分输入信号来从所述第二输出节点对输出调制差分输出信号,并且
其中响应于所述控制时钟,所述解调斩波器电路针对所述每个第一相位时段和第二相位时段而互换向所述第三输入节点对施加的所述调制差分输出信号,并且从所述第三输出节点对输出所述斩波器输出信号。
3.根据权利要求2所述的信号处理电路,
其中所述加法器电路包括第一切换电路和第一算术电容元件,
其中所述第一切换电路在所述第一相位时段中的第一采样时段内分别向所述第一算术电容元件的一端和另一端施加所述斩波器输出信号和参考电压
并且在所述第二相位时段中的第二采样时段内向所述第一算术电容元件的所述另一端施加所述斩波器输出信号,并且
其中所述加法器电路在所述第二采样时段内从所述第一算术电容元件的所述一端输出所述相加信号。
4.根据权利要求2所述的信号处理电路,还包括:
反馈电路,其向所述第一输入节点对的节点中的任一节点施加所述斩波器输出信号。
5.根据权利要求3所述的信号处理电路,
其中所述加法器电路还包括第二切换电路和第二算术电容元件,
其中所述第二切换电路在所述第一采样时段内向所述第二算术电容元件的另一端施加所述斩波器输出信号,并且在所述第二采样时段内分别向所述第二算术电容元件的一端和所述另一端施加所述斩波器输出信号,并且
其中所述加法器电路在所述第一采样时段内从所述第二算数电容元件的所述另一端输出所述相加信号。
6.根据权利要求2所述的信号处理电路,
其中逻辑电平随着预定周期改变的所述控制时钟被供应至所述调制斩波器电路、所述解调斩波器电路和所述加法器电路,并且
其中所述第一相位时段和所述第二相位时段分别对应于其中所述控制时钟维持一个逻辑电平的时段和其中所述控制时钟维持另一逻辑电平的时段。
7.根据权利要求5所述的信号处理电路,
其中基于在预定延迟时间从所述第一相位时段的开始时间流逝之后生成的第一采样脉冲的宽度来决定所述第一采样时段,并且基于在所述延迟时间从所述第二相位时段的开始时间流逝之后生成的第二采样脉冲的宽度来决定所述第二采样时段。
8.根据权利要求7所述的信号处理电路,
其中恰在所述第一相位时段的结束之前生成所述第一采样脉冲,并且恰在所述第二相位时段的结束之前生成所述第二采样脉冲。
9.根据权利要求5所述的信号处理电路,还包括:
反馈电路,其向所述第一输入节点对的节点中的任一节点施加所述斩波器输出信号。
10.根据权利要求1所述的信号处理电路,
其中所述斩波放大器包括:
调制斩波器电路,其具有第一输入节点对和第一输出节点对;
所述差分放大器,其具有第二输入节点对和第二输出节点对;
以及
放大器电路,其放大所述差分放大器电路的输出信号,
其中响应于所述控制时钟,所述调制斩波器电路针对所述每个第一相位时段和第二相位时段而互换向所述第一输入节点对施加的所述差分输入信号,并且从所述第一输出节点对输出调制差分输入信号,
其中所述差分放大器电路通过放大和解调向所述第二输入节点对施加的所述调制差分输入信号来从所述第二输出节点对输出差分输出信号,并且
其中所述放大器电路通过放大所述差分输出信号来输出所述斩波器输出信号。
11.根据权利要求10所述的信号处理电路,
其中所述加法器电路包括第一切换电路和第一算术电容元件,
其中所述第一切换电路在所述第一相位时段中的第一采样时段内向所述第一算术电容元件的一端和另一端施加所述斩波器输出信号和参考电压,并且在所述第二相位时段中的第二采样时段内向所述第一算术电容元件的所述另一端施加所述斩波器输出信号,并且其中所述加法器电路在所述第二采样时段内从所述第一算术电容元件的一端输出所述相加信号。
12.根据权利要求10所述的信号处理电路,还包括:
反馈电路,其向所述第一输入节点对的节点中的任一节点施加所述斩波器输出信号。
13.根据权利要求1所述的信号处理电路,
其中所述斩波放大器包括:
调制斩波器电路,其具有第一输入节点对和第一输出节点对;
所述差分放大器电路,其具有第二输入节点对和第二输出节点对;以及解调斩波器电路,其具有第三输入节点对和第三输出节点对,
其中响应于所述控制时钟,所述调制斩波器电路针对每个第一相位时段和第二相位时段而互换向所述第一输入节点对施加的所述差分输入信号,并且从所述第一输出节点对输出调制差分输入信号,
其中所述差分放大器电路通过放大向所述第二输入节点对施加的所述调制差分输入信号来分别从所述第二输出节点对中的一个节点和另一节点输出第一调制输出信号和第二调制输出信号,
其中响应于所述控制时钟,所述解调斩波器电路针对每个第一相位时段和第二相位时段而互换所述第一调制输出信号和所述第二调制输出信号,并且分别从所述第三输出节点对的一个节点和另一节点输出第一斩波器输出信号和第二斩波器输出信号,所述第一斩波器输出信号和所述第二斩波器输出信号是所述斩波器输出信号,并且
其中所述加法器电路通过将在所述第一相位时段中和在所述第二相位时段中的所述第一斩波器输出信号和所述第二斩波器输出信号相加来分别生成作为所述相加信号的第一相加信号和第二相加信号。
14.根据权利要求13所述的信号处理电路,
其中所述加法器电路包括第一加法器电路和第二加法器电路,
其中所述第一加法器电路具有第一切换电路和第一算术电容元件,
其中所述第二加法器电路具有第二切换电路和第二算术电容元件,
其中所述第一切换电路在所述第一相位时段中的第一采样时段内分别向所述第一算术电容元件的一端和另一端施加所述第一斩波器输出信号和参考电压,并且在所述第二相位时段中的第二采样时段内向所述第一算术电容元件的所述另一端施加所述第一斩波器输出信号,
其中所述第二切换电路在所述第一相位时段中的所述第一采样时段内分别向所述第二算术电容元件的一端和另一端施加所述第二斩波器输出信号和所述参考电压,并且在所述第二相位时段中的所述第二采样时段内向所述第二算术电容元件的所述另一端施加所述第二斩波器输出信号,并且
其中所述加法器电路在所述第二采样时段内分别从所述第一算术电容元件的一端和从所述第二算术电容元件的一端输出所述第一相加信号和所述第二相加信号。
15.一种分解器数字转换器,包括:
信号处理电路,其将基于分解器的正弦波输出和余弦波输出生成的差分输入信号转换成在所述分解器的度信号与数字角度信号之间的误差确定信号,并且输出所述误差确定信号,
其中所述信号处理电路包括:
斩波放大器,用于通过放大所述差分输入信号来生成斩波器输出信号;
加法器电路,用于通过将所述斩波器输出信号相加来生成相加信号;以及比较器,用于使用所述相加信号来生成所述误差确定信号,
其中所述斩波放大器具有用于放大所述差分输入信号的差分放大器电路,并且针对控制时钟的每个第一相位时段和第二相位时段互换向所述差分放大器电路中输入的所述差分输入信号,
其中所述斩波放大器基于所述差分放大器电路的输出来生成分别在所述第一相位时段中和在所述第二相位时段中在其上叠加非反转偏移信号和反转偏移信号的所述斩波器输出信号,并且
其中所述加法器电路通过将在所述第一相位时段中和在所述第二相位时段中的所述斩波器输出信号相加来生成所述相加信号。
16.根据权利要求15所述的分解器数字转换器,
其中所述斩波放大器包括:
调制斩波器电路,其具有第一输入节点对和第一输出节点对;
所述差分放大器电路,具有第二输入节点对,
其中响应于所述控制时钟,所述调制斩波器电路针对每个第一相位时段和第二相位时段而互换向所述第一输入节点对施加的所述差分输入信号,并且从所述第一输出节点对输出调制差分输入信号,并且
其中所述差分放大器电路通过解调和放大向所述第二输入节点对施加的所述调制差分输入信号来输出所述斩波器输出信号。
17.一种多路径嵌套镜像放大器,包括:
信号处理电路,向其施加差分输入信号并且其输出第一输出信号;
第二放大器,向其施加所述差分输入信号并且其输出第二输出信号;
第三放大器,向其施加所述第二输出信号并且其输出第三输出信号;
第一电容元件;以及
第二电容元件,
其中所述信号处理电路包括:
斩波放大器,其通过放大所述差分输入信号来生成斩波器输出信号;
加法器电路,其通过将所述斩波器输出信号相加来生成相加信号;以及第一放大器,其通过放大所述相加信号来输出所述第一输出信号,
其中所述斩波放大器包括放大所述差分输入信号的差分放大器电路,针对控制时钟的每个第一相位时段和第二相位时段而互换向所述差分放大器电路中输入的所述差分输入信号,
其中所述斩波放大器基于所述差分放大器电路的输出来生成分别在所述第一相位时段中和在所述第二相位时段中在其上叠加非反转偏移电压和反转偏移电压的所述斩波器输出信号,
其中所述加法器电路通过将在所述第一相位时段中和在所述第二相位时段中的所述斩波器输出信号相加来生成所述相加信号,
其中所述第一放大器通过放大所述相加信号来生成所述第一输出信号,其中所述第二放大器通过放大所述差分输入信号来生成所述第二输出信号,其中所述第三放大器通过放大信号以使得将所述第一输出信号、所述第二输出信号和通过所述第一电容元件反馈的所述第三输出信号相加来输出第三输出信号,并且其中所述第三放大器通过所述第二电容元件向所述加法器电路的输入端子反馈所述第三输出信号。
18.根据权利要求17所述的多路径嵌套镜像放大器,
其中所述斩波放大器还包括具有第一输入节点对和第一输出节点对的调制斩波器电路,
其中响应于所述控制时钟,所述调制斩波器电路针对每个第一相位时段和第二相位时段而互换向所述第一输入节点对施加的所述差分输入信号,并且从所述第一输出节点对输出调制差分输入信号,并且
其中在所述差分放大器电路中,所述斩波放大器输出所述斩波器输出信号。

说明书全文

信号处理电路、分解器数字转换器和多路径嵌套镜像放大

[0001] 相关申请的交叉引用
[0002] 包括说明书、说明书附图和说明书摘要的、于2013年5月15日提交的第2013-103150号日本专利申请的公开内容通过完全引用而结合于此。

技术领域

[0003] 本发明涉及一种信号处理电路和包括该信号处理电路的半导体器件,例如包括斩波放大器的半导体器件。

背景技术

[0004] 对于放大器或者比较器而言,由于从它的输入部分器件的不匹配所产生的偏移电压而难以保证放大输入信号和比较的准确性。
[0005] 第2008-219404号日本待审专利申请公开文本公开一种包括斩波放大器和求平均电路的放大器电路。求平均电路在多个采样时间对斩波放大器的输出电压进行采样,并且生成在采样时间的输出电压的平均电压。
[0006] 第2011-135225号日本待审专利申请公开文本公开一种在如下第一定时与如下第二定时之间将斩波放大器的输出电压与第一采样和保持电路的保持电压相加的加法器电路,在该第一定时在斩波放大器的输出电压上叠加偏移电压的正/负值,在该第二定时,第一采样和保持电路执行采样和保持。
[0007] 第7292095号美国专利公开一种包括斩波放大器和开关电容器的放大器电路。放大器电路通过使用开关电容器技术进行斩波来去除正/负极性以预定周期反转的偏移电压。

发明内容

[0008] 第2008-219404号日本待审专利申请公开文本未公开如下配置,该配置通过斩波来去除正/负极性反转的偏移电压的影响。第2011-135225号日本待审专利申请公开文本公开一种旨在通过斩波来去除正/负极性反转的偏移电压的影响的处理电路。然而由于处理电路包括具有运算放大器和加法器的采样保持电路,所以从运算放大器产生的偏移在它的输出信号上被进一步叠加。另外,处理电路的配置变得复杂并且部件数目增加。其它问题和新特征将从本说明的描述和附图中变得清楚。
[0009] 根据本发明的一个方面,一种信号处理电路包括:斩波放大器,其通过放大差分输入信号来生成斩波器输出信号;以及加法器电路,其通过将斩波器输出信号相加来生成相加信号。斩波放大器具有放大差分输入信号的差分放大器电路,针对控制电路的每个第一相位时段和第二相位时段而互换向差分放大器电路中输入的差分输入信号,并且斩波放大器基于差分放大器电路的输出来生成在第一相位时段和第二相位时段中分别在其上叠加非反转偏移信号和反转偏移信号的斩波器输出信号。加法器电路通过将在第一相位时段中和在第二相位时段中的斩波器输出信号相加来生成相加信号。
[0010] 根据本发明的该方面,实现如下信号处理电路,其中去除它的差分放大器电路的偏移电压的影响。

附图说明

[0011] 图1是根据第一实施例的信号处理电路的框图
[0012] 图2A是根据第一实施例的信号处理电路的主要部分的等效电路示意图而图2B和图2C是信号波形曲线图,其中图2B示出斩波时钟、差分输入信号Vsp(t)、差分输入信号Vsm(t)、信号Vsig(t)和斩波器输出信号的波形,并且图2C示出斩波器输出信号的放大波形;
[0013] 图3是在根据第一实施例的信号处理电路中包括的调制斩波器电路和解调斩波器电路的电路图;
[0014] 图4是在根据第一实施例的信号处理电路中包括的加法器电路的电路图;
[0015] 图5是用于向根据第一实施例的信号处理电路供应各种时钟的控制电路的框图;
[0016] 图6是根据第一实施例的信号处理电路的电路图;
[0017] 图7是根据第一实施例的信号处理电路的主要部分的信号波形曲线图;
[0018] 图8是根据第一实施例的信号处理电路的修改的框图;
[0019] 图9是根据第一实施例的信号处理电路的修改的主要部分的信号波形曲线图;
[0020] 图10是根据第二实施例的信号处理电路的框图;
[0021] 图11是在根据第二实施例的信号处理电路中包括的加法器电路的电路图;
[0022] 图12是根据第二实施例的信号处理电路的主要部分的信号波形曲线图;
[0023] 图13是根据第二实施例的信号处理电路的修改的框图;
[0024] 图14是根据第三实施例的信号处理电路的框图;
[0025] 图15是根据第三实施例的信号处理电路的电路图;
[0026] 图16是根据第三实施例的信号处理电路的修改的框图;
[0027] 图17是根据第四实施例的信号处理电路的框图;
[0028] 图18是根据第四实施例的信号处理电路的电路图;
[0029] 图19是根据第四实施例的信号处理电路的框图;
[0030] 图20是根据第五实施例的信号处理电路的框图;
[0031] 图21是根据第五实施例的信号处理电路的电路图;
[0032] 图22是具有根据第六实施例的R/D转换器的半导体器件的框图;
[0033] 图23是在根据第六实施例的R/D转换器中包括的信号处理电路的框图;
[0034] 图24是在根据第六实施例的R/D转换器中包括的信号处理电路的电路图;并且[0035] 图25是根据第七实施例的多路径嵌套镜像放大器电路的框图。

具体实施方式

[0036] 下文将参照附图描述实施例。在实施例的说明中,在提到数目、数量等时,除非另有具体指出,则它未必限于该数目、该数量等。在实施例的附图中,相同引用符号和引用编号应当表达相同部分或者等效部分。另外,在实施例的说明中,有如下情况,其中可以未对被给予相同参考符号等的部分等重复重叠的说明。
[0037] 第一实施例
[0038] 图1示出根据第一实施例的信号处理电路1的框图。
[0039] 信号处理电路1具有斩波放大器1A、加法器电路1B和输出级放大器1C。斩波放大器1A具有调制斩波器电路SA、第一级放大器AMP1和解调斩波器电路SB。在调制斩波器电路SA和解调斩波器电路SB中,它们的斩波操作由控制电路CTL输出的斩波时钟CLK1控制。在加法器电路1B中,它的操作由控制时钟电路CTL输出的控制时钟Ф1和控制时钟Ф2控制。
[0040] 向调制斩波器电路SA中输入差分输入信号Vsp(t)和差分输入信号Vsm(t)。在反转斩波时钟CLK1的逻辑电平时,调制斩波器电路SA在互换向作为第一级放大器AMP1的输入节点对的非反转输入和反转输入施加的差分输入信号Vsp(t)和差分输入信号Vsm(t)之后分别从它的输出节点对输出它们。
[0041] 向解调斩波器电路SB的输入节点对中输入第一级放大器AMP1的第一信号和第二信号。在反转斩波时钟CLK1的逻辑电平时,解调斩波器电路SB从它的输出节点对的一个节点交替地输出从第一级放大器AMP1的输出节点对输出的第一信号和第二信号中的任一信号作为斩波器输出信号Vsub(t)。
[0042] 加法器电路1B基于控制时钟Ф1和控制时钟Ф2对斩波放大器1A输出的斩波器输出信号Vsub(t)进行采样并且通过将采样值相加来输出相加信号Vfil(t)。
[0043] 输出级放大器1C通过放大相加信号Vfil(t)来输出信号处理电路1的输出信号Vout(t)。
[0044] 图2示出根据第一实施例的信号处理电路的主要部分的等效电路示意图和信号波形。
[0045] 图2A示出在图1中所示信号处理电路1中包括的斩波器1A的等效电路和加法器电路1B的耦合关系。
[0046] 通过调制斩波器电路SA向第一级放大器AMP1施加向斩波放大器1A施加的差分输入信号Vsp(t)和差分输入信号Vsm(t)。在调制斩波器电路SA的输出与第一级放大器AMP1的非反转输入之间插入第一级放大器AMP1具有的偏移电压Vos等效地作为电压源Vo。通过解调斩波器电路SB输出第一级放大器AMP1的输出作为斩波器输出信号Vsub(t)。
[0047] 图2B示出斩波时钟CLK1、差分输入信号Vsp(t)、差分输入信号Vsm(t)、信号Vsig(t)和斩波器输出信号Vsub(t)的波形。
[0048] 斩波信号CLK是具有周期T的时钟脉冲串。向信号处理电路1施加的差分输入信号Vsp(t)和差分输入信号Vsm(t)是差分输入信号,每个差分输入信号的幅度相对于斩波时钟CLK1的周期T被缓慢地改变。换而言之,将调制斩波器电路SA和解调斩波器电路SB的切换速度设置成如下速度,该速度高到足以达到差分输入信号Vsp(t)和差分输入信号Vsm(t)的时间变化。
[0049] 信号Vsig(t)具有通过从差分输入信号Vsp(t)减去差分输入信号Vsm(t)而获得的值与第一级放大器AMP1的电压放大率A1的相乘值。也就是说,下式成立:
[0050] Vsig(t)=A1*(Vsp(t)-Vsm(t))...公式1
[0051] 如将描述的那样,斩波器输出信号Vsub(t)是信号Vsig(t)、针对其每个半周期交替地在其上叠加反转偏移电压Vos和非反转偏移电压Vos的斩波器时钟CLK1与参考信号VCOM的相加值。这里,在斩波时钟CLK1中,其中它的逻辑电平在一侧中的半周期称为第一相位时段,而其中它的逻辑电平在另一侧中的半周期称为第二相位时段。作为一个示例,其中斩波时钟CLK1在低电平和在高电平的时段分别称为第一相位时段和第二相位时段。
[0052] 图2C示意地示出斩波器输出信号Vsub(t)的波形。图2C是如下波形曲线图,其中在时间轴中放大斩波时钟CLK1的与三个图2B中所示周期对应的每个波形。
[0053] 斩波放大器1A输出在第一相位时段中和在第二相位时段中分别在其上叠加非反转偏移电压Vos的斩波器输出信号Vsub(t)和在其上叠加反转偏移电压Vos的斩波器输出信号Vsub(t)。
[0054] 这里“在其上叠加非反转/反转偏移电压Vos的斩波器输出信号Vsub(t)”含义如下。暂时地,在第一级放大器AMP1的偏移电压Vos为零时,斩波放大器1A生成具有公式2的值的斩波器输出信号Vsub(t)。
[0055] A1*(Vsp(t)-Vsm(t))+VCOM...公式2
[0056] 其中符号“A1”是第一级放大器AMP1的电压放大率,并且符号“*”是相乘符号。
[0057] 然而,在第一放大器AMP1具有非零的偏移电压Vos时,在第一相位时段中和在第二相位时段中分别将斩波器输出信号Vsub(t)设置成公式21和公式22获得的值。
[0058] A1*(Vsp(t)-Vsm(t))+abs(Vos)+VCOM...公式21
[0059] A1*(Vsp(t)-Vsm(t))-abs(Vos)+VCOM...公式22
[0060] 其中符号abs(Vos)是偏移电压Vos的绝对值。
[0061] 公式21是在其上叠加非反转偏移电压Vos的斩波器输出信号Vsub(t)的计算公式,并且公式22是在其上叠加反转偏移电压Vos的斩波器输出信号Vsub(t)的计算公式。
[0062] 在图2C中,紧接在斩波器输出信号Vsub(t)的改变之后出现的过冲波和欠冲波是随着调制斩波器电路SA和解调斩波器电路SB的切换而出现的噪声。
[0063] 图3是在根据第一实施例的信号处理电路1中包括的调制斩波器电路SA和解调斩波器电路SB的电路图。
[0064] 调制斩波器电路SA和解调斩波器电路SB是具有相同配置的交叉开关。
[0065] 在调制斩波器电路SA和解调斩波器电路SB中,在节点N1与节点N3之间耦合开关SW1,并且在节点N2与节点N4之间耦合开关SW4。在节点N1与节点N4之间耦合开关SW2,并且在节点N2与节点N3之间耦合开关SW3。开关SW1和开关SW4的传导状态以及开关SW2和开关SW3的传导状态由斩波时钟CLK1控制以便彼此相反。
[0066] 在其中斩波时钟CLK1在低电平的时段(第一相位时段)内,将开关SW1和开关SW4设置成在传导状态中,并且将开关SW2和开关SW3设置成在非传导状态中。在其中斩波时钟CLK1在高电平的时段(第二相位时段)内,将开关SW1和开关SW4设置值在非传导状态中,并且将开关SW2和开关SW3设置成在传导状态中。
[0067] 分别向调制斩波器电路SA1的节点N1和节点N2施加差分输入信号Vsp(t)和差分输入信号Vsm(t)。节点N3和节点N4分别与第一级放大器AMP1的非反转输入和反转输入耦合。
[0068] 分别向解调斩波器电路SB的节点N1和节点N2施加第一级放大器AMP1的第一信号和第二信号。从节点N3选择并且输出第一信号和第二信号中的任一信号作为第一级放大器AMP1的斩波器输出信号Vsub(t)。从节点N4选择并且向第一级放大器AMP1反馈第一信号和第二信号中的任一信号。
[0069] 图4是在根据第一实施例的信号处理电路1中包括的加法器电路1B的电路图。加法器电路1B是使用开关电容器技术的加法器。
[0070] 加法器电路1B具有开关SW11、开关SW12、开关SW13、开关SW14、电容元件C0和算术电容元件C1。分别在节点N5与算术电容元件C1的一端和另一端之间耦合开关SW11和开关SW13。在节点N6与算术电容元件C1的一端之间耦合开关SW12。开关SW14的一端耦合到算术电容元件C1的另一端,并且向开关SW14的另一端施加参考信号VCOM。电容元件C0的一端与节点N6耦合,并且向其另一端施加接地电压GDN。电容元件C0保持向节点N6施加的电压。
[0071] 向节点N5中输入斩波器输出信号Vsub(t),并且从节点N6输出相加信号Vfil(t)。开关SW1和开关SW14的传导状态由控制时钟Ф1控制,并且开关SW12和开关SW13的传导状态由控制时钟Ф2控制。此外,控制开关SW11和SW14的传导状态以及开关SW12和开关SW13的传导状态以便彼此相反。
[0072] 例如在其中控制时钟Ф1在高电平的时段(其中控制时钟Ф2在低电平的时段)内,将开关SW11和开关SW14设置成在传导状态中,并且将开关SW12和开关SW13设置成在非传导状态中。在另一方面,在其中控制时钟Ф2在高电平的时段(其中控制时钟Ф1在低电平的时段)内,将开关SW12和开关SW13设置成在传导状态中,并且将开关SW11和开关SW14设置成在非传导状态中。
[0073] 图5示出用于向根据第一实施例的信号处理电路1供应各种时钟的控制电路CTL的框图。
[0074] 控制电路CTL具有斩波时钟生成电路210、延迟电路22、延迟电路23、缓冲器24、NOR25和AND门26。斩波时钟生成电路210基于时钟CLK_EXT生成时钟CLK0。
[0075] 在半导体器件的装配信号处理电路1的逻辑电路区域中形成控制电路CTL作为一个示例。控制电路CTL的配置不限于逻辑电路,而是可以在模拟电路中实现功能的部分或者全部并且可以放置在信号处理电路1周围。另外,可以在与装配数字处理电路的半导体器件不同的半导体器件等中实现控制电路CTL。
[0076] NOR门25输出其定时由延迟电路22调整的时钟CLK0与斩波时钟生成电路210输出的时钟CLK0的NOR处理结果,作为控制时钟Ф1。在延迟电路22的延迟时间从在时钟CLK0从高电平改变成低电平时的时间流逝之后,控制时钟Ф1从低电平改变成高电平。然后,在时钟CLK0从低电平改变成高电平时,控制时钟Ф1从高电平改变成低电平。也就是说,控制时钟Ф1是紧接在时钟CLK0从低电平上升至高电平之前生成的时钟脉冲。
[0077] AND门26输出其定时由延迟电路22调整的时钟CLK0和斩波时钟生成电路210输出的时钟CLK0的AND处理结果,作为控制时钟Ф2。在延迟电路22的延迟时间从在时钟CLK0从低电平改变成高电平时的时间流逝之后,控制时钟Ф2从低电平改变成高电平。然后,在时钟CLK0从高电平改变成低电平时,控制时钟Ф2从高电平改变成低电平。也就是说,控制时钟Ф2是紧接在时钟CLK0从高电平下降至低电平之前生成的时钟脉冲。
[0078] 控制电路CTL通过延迟电路23执行时钟CLK0的定时调整并且从缓冲器24输出它作为斩波时钟CLK1。因此,在斩波时钟CLK1、控制时钟Ф1和控制时钟Ф2之间的关系变成如下。
[0079] 在比斩波时钟CLK1从低电平上升至高电平时的时间早预定时间的时间生成控制时钟Ф1。相似地,在比斩波时钟CLK1从高电平下降至低电平时的时间早预定时间的时间生成控制时钟Ф2。基于延迟电路23的延迟时间决定两个预定时间中的每个预定时间。
[0080] 图6示出根据第一实施例的信号处理电路的电路图。
[0081] 信号处理电路1的配置
[0082] 信号处理电路1具有斩波放大器1A、加法器电路1B和输出级放大器1C。
[0083] 斩波放大器1A具有调制斩波器电路SA、第一级放大器AMP1和解调斩波器电路SB。
[0084] 第一级放大器AMP1具有p型晶体管Mp1、p型晶体管Mp2、p型晶体管Mp3、n型晶体管Mn2、n型晶体管Mn3。向p型晶体管Mp1的源极施加电源电压VCC,并且它的漏极与p型晶体管Mp2和p型晶体管Mp3的源极耦合。向p型晶体管Mp1的栅极施加偏置电压Vb1。
[0085] p型晶体管Mp2和p型晶体管Mp3的漏极通过节点N1a和节点N1b分别与n型晶体管Mn2和n型晶体管Mn3的漏极耦合。向n型晶体管Mn2和n型晶体管Mn3的源极施加电源电压VSS。n型晶体管Mn2和n型晶体管Mn3的栅极相互耦合,并且它们作为电流镜电路操作。
[0086] 向调制斩波器电路SA的一个输入节点和另一输入节点分别施加差分输入信号Vsp(t)和差分输入信号Vsm(t)。调制斩波器电路SA的一个输出节点和另一输出节点分别与p型晶体管Mp2的栅极(该栅极是第一级放大器AMP1的非反转输入)和p型晶体管Mp3的栅极(该栅极是第一级放大器AMP1的反转输入)耦合。
[0087] 解调斩波器电路SB的一个输入节点和另一输入节点分别与节点N1a和节点N1b耦合。解调斩波器电路SB的一个输出节点与加法器电路1B的输入节点耦合。解调斩波器电路SB的另一输出节点与第一级放大器AMP1的n型晶体管Mn2和n型晶体管Mn3的栅极耦合。
[0088] 解调斩波器电路SB耦合电流镜电路包括的n型晶体管Mn2和n型晶体管Mn3的栅极与节点N1a和节点N1b中的任一节点。从节点N1a或者节点N1b中的另一任一节点输出斩波器输出信号Vsub(t)。因此,斩波放大器1A作为单端放大器操作。
[0089] 加法器电路1B具有如以上描述的图4中所示配置。输出级放大器1C通过放大加法器电路1B输出的相加信号Vfil(t)来输出信号处理电路1的输出信号Vout(t)。输出级放大器1C具有p型晶体管Mp4、n型晶体管Mn4、电容元件C4和电阻器R4。分别向p型晶体管Mp4的源极和栅极施加电源电压VCC和偏置电压Vb1。n型晶体管Mn4的漏极与p型晶体管Mp4的漏极耦合并且输出信号处理电路1的输出信号Vout(t)。
[0090] 分别向n型晶体管Mn4的栅极和源极施加加法器电路1B输出的相加信号Vfil(t)和电源电压VSS。在n型晶体管Mn4的栅极与漏极之间串联耦合电容元件C4和电阻器R4。
[0091] 输出级放大器1C通过放大相加信号Vfil(t)来输出信号处理电路1的输出信号Vout(t)。输出级放大器1C可以是比较器或另一算术电路。
[0092] 信号处理电路1的操作
[0093] 调制斩波器电路SA在斩波时钟CLK1的第一相位时段内分别向第一级放大器AMP1的非反转输入和反转输入施加差分输入信号Vsp(t)和差分输入信号Vsm(t)。解调斩波器电路SB输出在节点N1b生成的信号作为斩波器输出信号Vsub(t)。解调斩波器电路SB还向第一级放大器AMP1的n型晶体管Mn2和n型晶体管Mn3的相应栅极施加在节点N1a生成的信号。
[0094] 因此,斩波放大器1A在斩波时钟CLK1的第一相位时段内输出在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)。非反转偏移电压Va具有正值。
[0095] 调制斩波器电路SA在斩波时钟CLK1的第二相位时段内分别向第一级放大器AMP1的反转输入和非反转输入施加差分输入信号Vsp(t)和差分输入信号Vsm(t)。调制斩波器电路SA响应于斩波时钟CLK1的逻辑电平的反转来互换向第一放大器AMP1的非反转输入和反转输入施加的差分输入信号。
[0096] 解调斩波器电路SB在斩波时钟CLK1的第二相位时段内输出在节点N1a生成的信号作为斩波器输出信号Vsub(t)。另外,解调斩波器电路SB向第一级放大器AMP1的n型晶体管Mn2和n型晶体管Mn3的相应栅极施加在节点N1b生成的信号。
[0097] 因此,斩波放大器1A在斩波时钟CLK1的第二相位时段内输出在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)。反转偏移电压Vb具有负值。
[0098] 斩波放大器1A生成在具有周期T的斩波时钟CLK1的第一相位时段中和在第二相位时段中分别在其上叠加非反转偏移电压Va和反转偏移电压Vb的斩波器输出信号Vsub(t)。
[0099] 非反转偏移电压Va和反转偏移电压Vb主要源于第一级放大器AMP1的输入部分器件的不匹配。另外,在其中具有相同配置的另一斩波放大器的输出级耦合到这一斩波放大器1A的前置级的情况下,另一斩波放大器1A的偏移电压具有从在前置级中的另一斩波放大器的偏移电压产生的电压。
[0100] 加法器电路1B生成相加信号Vfil(t),该相加信号Vfil(t)通过将基于参考信号VCOM在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)与相似地在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)相加而获得。虽然非反转偏移电压Va和反转偏移电压Vb的分别具有正值和负值,但是它们的绝对值相互相等。因此,相加信号Vfil(t)具有如下值,从该值去除斩波放大器A的偏移电压等的影响。
[0101] 加法器电路1B的更具体操作如下。在第一相位时段中,响应于控制时钟Ф1,开关SW11和开关SW14从非传导状态改变成传导状态。这时,开关SW12和开关SW13中的每个开关在非传导状态中。作为结果,向算术电容元件C1的一端施加在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t),并且向其另一端施加参考信号VCOM。在算术电容元件C1中积累电荷,这些电荷依赖于在参考信号VCOM与在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)之间的电势差。
[0102] 在时段从第一相位时段向第二相位时段移位时,开关SW12和开关SW13响应于控制时钟Ф2从非传导状态改变成传导状态。这时,开关SW11和开关SW14从传导状态改变成非传导状态。向算术电容元件C1的另一端施加在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)。
[0103] 根据电荷守恒,从算术电容元件C1的一端输出通过将分别在其上叠加非反转偏移电压Va和反转偏移电压Vb的斩波器输出信号Vsub(t)相加而获得的相加信号Vfil(t)。
[0104] 将电容元件C0和算术电容元件C1的电容值设置成如下值,以使得它们可以充分大到影响开关SW11至开关SW14的电荷注入,并且可以在采样时间内完成它们的充电和放电。另外,考虑相加信号Vfil(t)相对于斩波器输出信号Vsub(t)的延迟来选择电容元件C0和算术电容元件C1的电容值,该延迟伴随在开关SW12在传导状态中时执行的在算术电容元件C1与电容元件C0之间的电荷再分配。
[0105] 将参考信号VCOM设置成预定的恒定电压。通过调整参考信号VCOM的设置值,变得有可能设置相加信号Vfil(t)的直流电平。特别地,通过将根据差分输入电压Vsp(t)和差分输入信号Vsm(t)的公共电压决定的、斩波器输出信号Vsub(t)的直流电平与参考信号VCOM设置成相同值,变得有可能使斩波器输出信号Vsub(t)和相加信号Vfil(t)的直流电平相等。
[0106] 图7示出根据第一实施例的信号处理电路1的主要部分的信号波形。在图7中,竖轴示意地示出主要部分的电压变化,并且平轴示出时间。竖轴和水平轴二者按任意尺度。
[0107] 从时间t10到时间t15的时段对应于斩波时钟CLK1的周期T。时间t10到时间t12是其中斩波时钟CLK1变成处于低电平的第一相位时段,并且时间t12到时间t15是其中斩波时钟CLK1变成处于高电平的第二相位时段。在第一时间段中和在第二时间段中,调制斩波器电路SA和解调斩波器电路SB各自互换向相应输入节点施加的信号并且从相应输出节点输出它们。
[0108] 斩波时钟CLK1在时间t12从第一相位时段向第二相位时段移位。具有预定脉冲宽度的控制时钟Ф1在时间t1返回至低电平。斩波时钟CLK1在时间t15从第二相位时段向第一相位时段移位。具有与控制时钟Ф1相同的脉冲宽度的控制时钟Ф2在时间t14返回至低电平。
[0109] 如图6中所示,加法器电路1B在控制时钟Ф1的生成时段内在第一相位时段中对斩波器输出信号Vsub(t)进行采样。加法器电路1B执行算术电容元件C1保持的在控制时钟Ф2的生成时段内在第一相位时段中的斩波器输出信号Vsub(t)与在第二相位时段中的斩波器输出信号Vsub(t)的相加运算。输出相加结果作为相加信号Vfil(t)。
[0110] 将从时间t11到时间t12的延迟时间和从时间t14到时间t15的延迟时间均设置成相同时间。可以基于图5中所示延迟电路23的延迟时间设置这一延迟时间。另外,基于在斩波时钟CLK1的逻辑电平改变时的时间和图5中所示延迟电路22的延迟时间决定控制时钟Ф1和控制时钟Ф2的出现时间。因此,在被相互移位斩波时钟CLK1的半周期(T/2)的定时生成控制时钟Ф1和控制时钟Ф2。
[0111] 在从时间t10到时间t12的第一相位时段内,斩波放大器1A输出在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)。在从时间t12到时间t15的第二相位时段内,斩波放大器1A输出在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)。斩波器输出信号Vsub(t)的竖轴示出在将斩波器输出信号Vsub(t)设置成等于参考信号VCOM的直流电平的情况下的斩波器输出信号Vsub(t)的波形的高度。
[0112] 在时间t10和在时间t12,调制斩波器电路SA和解调斩波器电路SB切换开关SW4至开关SW1的传导状态(参照图3)。在开关的这一切换的时间,在斩波器输出信号Vsub(t)上叠加噪声。这一噪声与在切换的节点之间的迅速电势改变结合出现,并且在其上叠加噪声的斩波器输出信号Vsub(t)随着时间流逝而逐渐返回至稳态。
[0113] 考虑在第一相位时段的开始时间出现的噪声的影响,希望恰在第一相位时段的结束之前根据控制时钟Ф1设置斩波器输出信号Vsub(t)的采样时段。相似地,希望恰在第二相位时段的结束之前根据控制时钟Ф2设置斩波器输出信号Vsub(t)的采样时段。因此,控制电路CTL(参照图5)分别紧接在第一相位时段和第二相位时段的结束时间之前生成控制时钟Ф1和控制时钟Ф2。
[0114] 获得在斩波时钟CLK1的从时间t10到时间t15的一个周期T中的相加信号Vfil(t14)如下。
[0115] 在控制时钟Ф1的脉冲在时间t14下降时,加法器电路1B输出斩波器输出信号Vsub(t)在第一相位时段中的值(公式31)与斩波器输出信号Vsub(t)在第二相位时段中的值(公式32)的相加结果(公式33)作为相加信号Vfil(t14)。
[0116] Vsub(t11)=Vsig(t11)+Va+VCOM...公式31
[0117] Vsub(t14)=Vsig(t14)+Vb+VCOM...公式32
[0118] Vfil(t14)=Vsig(t11)+Vsig(t14)+Va+Vb+VCOM...公式33其中按照公式1中所示计算公式获得Vsig(t)。另外,符号“+”是相加符号。
[0119] 相似地,获得在斩波时钟CLK1的从时间t15到时间t1B的一个周期T中的相加信号Vfil(t1A)如下。
[0120] 在控制时钟Ф1的脉冲在时间t17下降时,加法器电路1B输出斩波器输出信号Vsub(t)在第一相位时段中的值(公式41)与斩波器输出信号Vsub(t)在第二相位时段中的值(公式42)的相加结果(公式43)作为相加信号Vfil(t1A)。
[0121] Vsub(t17)=Vsig(t17)+Va+VCOM...公式41
[0122] Vsub(t1A)=Vsig(t1A)+Vb+VCOM...公式42
[0123] Vfil(t1A)=Vsig(t17)+Vsig(t1A)+Va+Vb+VCOM...公式43其中按照公式1中所示计算公式获得Vsig(t)。另外,符号“+”是相加符号。
[0124] 根据第一实施例的信号处理电路1的效果如下。向第一级放大器AMP1施加的差分输入信号Vsp(t)和Vsm(t)针对每个第一相位时段和第二相位时段而由调制斩波器电路SA互换。通过差分输入信号Vsp(t)和Vsm(t)的这一互换,斩波放大器1A交替地输出在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub(t)。
[0125] 作为结果,将在斩波器输出信号Vsub(t)上叠加从第一级放大器AMP1产生的偏移电压。通过在加法器电路1B中将这一斩波器输出信号Vsub(t)相加,去除从在斩波放大器1A中包括的差分放大器产生的影响,从而用极高准确度去除偏移电压。
[0126] 偏移电压的去除由使用开关电容器技术的加法器电路1B执行。在第一相位时段中,在算术电容元件C1中积累电荷,这些电荷依赖于在参考电压VCOM与在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)之间的电势差。在第二相位时段中,在保存在算术电容元件C1中积累的电荷(即保持在算术电容元件C1的两端的电势差)之时,向算术电容元件C1的另一端施加在其上叠加偏移电压Vb的斩波器输出信号Vsub(t)。
[0127] 在其上叠加非反转偏移电压Va和反转偏移电压Vb的斩波器输出信号Vsub(t)的相加结果由电荷流入/流出算术电容元件C1决定。作为结果,不同于包括运算放大器等的加法器,执行偏移电压的去除而几乎未受其它电路元件影响。
[0128] 分别恰在第一相位时段和第二相位时段的结束之前设置斩波器输出信号Vsub(t)在第一相位时段中和在第二相位时段中的采样时段。也就是说,分别在比第一相位时段和第二相位时段的结束时间早预定时段的时间设置控制时钟Ф1和控制时钟Ф2从高电平返回至低电平的定时。设置这一预定时段以便实现如下定时,在切换第一相位时段和第二相位时段时出现的噪声的影响在该定时变得充分小。作为结果,加法器电路1B输出的相加信号Vfil(t)的值除去了从噪声产生的误差。
[0129] 通过将向加法器电路1B的算术电容元件C1施加的参考信号VCOM设置成与根据差分输入信号Vsp(t)和差分输入信号Vsm(t)的公共电压决定的、斩波器输出信号Vsub(t)的直流电平相同的值,可以使斩波器输出信号Vsub(t)和相加信号Vfil(t)的直流电平相等。这使得易于设计信号处理电路1的电路。
[0130] 第一实施例的修改
[0131] 图8示出信号处理电路11的框图,该信号处理电路是根据第一实施例的信号处理电路1的修改。
[0132] 在图8中,被给予与图6的符号相同的符号的部分具有与图6的配置相同的配置,并且省略这些配置中的每个配置的说明。
[0133] 信号处理电路11具有如下配置,以使得电容元件C3被添加至在图6中所示信号处理电路1中的输出斩波器输出信号Vsub(t)的信号线。在斩波放大器1A中包括的第一放大器AMP1的增益为高并且斩波器输出信号Vsub(t)在斩波时钟CLK1的第一相位时段中和在第二相位时段中在很大程度上接近电源电压VCC或者电源电压VSS变化的情况下,失真在斩波器输出信号Vsub(t)接近电源电压VCC或者电源电压VSS时在斩波器输出信号Vsub(t)中出现。由于斩波器输出信号Vsub的这一失真,加法器电路1B的测量准确性降低。
[0134] 通过在输出斩波器输出信号Vsub(t)的信号线与接地布线之间添加电容元件C3,高增益的第一级放大器AMP1的输出波形变成三波或者可以由三角波近似的波形。
[0135] 图9示出信号处理电路11的主要部分的信号波形,该信号处理电路是根据第一实施例的信号处理电路1的修改。
[0136] 图9中的斩波器输出信号Vsub(t)的波形不同于图8的主要部分的操作波形曲线图。相对其它波形的水平轴(时间)在图9和图8二者中的竖轴(电压)上的变化相同,并且省略它们的重复说明。
[0137] 在信号处理电路11中,通过向输出斩波器输出信号Vsub(t)的信号线添加电容元件C3来将高增益的第一级放大器AMP1的输出波形近似成具有预定梯度的三角波。变得有可能通过适当选择电容元件C3的电容值在与信号处理电路1的情况相同的程度上设置斩波器输出信号Vsub(t)在控制时钟Ф1和控制时钟Ф2的采样时段中的值。第二实施例[0138] 图10示出根据第二实施例的信号处理电路2的框图。
[0139] 在图10中,被给予与图1的符号相同的符号的部分具有与图1的配置相同的配置,并且省略这些配置中的每个配置的说明。
[0140] 信号处理电路2等效于如下配置,从而用加法器电路2B替换图1中的加法器电路1B。
[0141] 信号处理电路2具有斩波放大器1A、加法器电路2B和输出级放大器1C。斩波放大器1A具有调制斩波器电路SA、第一级放大器AMP1和解调斩波器电路SB。在调制斩波器电路SA和解调斩波器电路SB中,它们的斩波操作由控制电路CTL输出的斩波时钟CLK1控制。在加法器电路2B中,它的操作由控制电路CTL输出的控制时钟Ф1和控制时钟Ф2控制。
[0142] 图11是在根据第二实施例的信号处理电路2中包括的加法器电路2B的电路图。加法器电路2B生成通过将针对斩波时钟CLK1的每个半周期在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)与在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)相加而获得的相加信号Vfil(t)。
[0143] 加法器电路2B具有开关SW11、开关SW12、开关SW13、开关SW14、开关SW21、开关SW22、开关SW23、开关SW24、电容元件C0、算术电容元件C1和算术电容元件C2。在节点N51与节点N61之间并联耦合使用开关电容器技术的两个加法器电路。
[0144] 第一加法器电路具有开关SW11、开关SW12、开关SW13、开关SW14和算术电容元件C1。开关SW11和开关SW13分别耦合在节点N51与算术电容元件C1的一端和另一端之间。开关SW12耦合在节点N61与算术电容元件C1的一端之间。开关SW14的一端耦合到算术电容元件C1的另一端,并且向开关SW14的另一端施加参考信号VCOM。
[0145] 第二加法器电路具有开关SW21、开关SW22、开关SW23、开关SW24和算术电容元件C2。开关SW23和开关SW21分别耦合在节点N51与算术电容元件C2的一端和另一端之间。开关SW22耦合在节点N61与算术电容元件C2的另一端之间。开关SW24的一端耦合到算术电容元件C2的一端,并且向开关SW24的另一端施加参考信号VCOM。
[0146] 电容元件C0的一端与节点N61耦合,并且向其另一端施加接地电压GND。电容元件C0保持向节点N61供应的电压。
[0147] 在第一加法器电路中,向节点N51中输入斩波器输出信号Vsub(t),并且从节点N61输出相加信号Vfil(t)。开关SW11和开关SW14的传导状态由控制时钟Ф1控制,并且开关SW12和开关SW13的传导状态由控制时钟Ф2控制。另外,控制开关SW11和开关SW12的传导状态以及开关SW12和开关SW13的传导状态以便彼此相反。
[0148] 例如在其中控制时钟Ф1在高电平的时段(其中控制时钟Ф2在低电平的时段)内,将开关SW11和开关SW14设置成在传导状态中,并且将开关SW12和开关SW13设置成在非传导状态中。在另一方面,在其中控制时钟Ф2在高电平的时段(其中控制时钟Ф1在低电平的时段)内,将开关SW12和开关SW13设置成在传导状态中,并且将开关SW11和开关SW14设置成在非传导状态中。
[0149] 在另一方面,在第二加法器电路中,向节点N51中输入斩波器输出信号Vsub(t),并且从节点N61输出相加信号Vfil(t)。开关SW21和开关SW24的传导状态由控制时钟Ф2控制,并且开关SW22和开关SW23的传导状态由控制时钟Ф1控制。另外,控制开关SW21和开关SW22的传导状态以及开关SW22和开关SW23的传导状态以便彼此相反。
[0150] 控制SW11/SW14和SW22/SW23的传导状态以及SW12/SW13和SW21/SW24的传导状态以便彼此相反。
[0151] 例如在其中控制时钟Ф1在高电平的时段(其中控制时钟Ф2在低电平的时段)内,将开关SW11、开关SW14、开关SW22和开关SW23设置成在传导状态中,并且将开关SW12、开关SW13、开关SW21和开关SW24设置成在非传导状态中。附带提一点,图11中所示加法器电路2B示意地示出这一状态。
[0152] 在另一方面,在其中控制时钟Ф2在高电平的时段(其中控制时钟Ф1在低电平的时段)内,开关SW11至于开关SW14的传导状态和开关SW21至开关SW24的传导状态变成与在其中控制时钟Ф1在高电平的时段中的情况相反。
[0153] 图12示出根据第二实施例的信号处理电路2的主要部分的信号波形。在图12中,竖轴示意地示出主要部分的电压变化,并且水平轴示出时间。竖轴和水平轴按任意尺度。
[0154] 从时间t10到时间t15的时段对应于斩波时钟CLK1的周期T。时间t10到时间t12是其中斩波时钟CLK1变成低电平的第一相位时段,并且时间t12到时间t15是其中斩波时钟CLK1变成高电平的第二相位时段。在第一相位时段中和在第二相位时段中,调制斩波器电路SA和解调斩波器电路SB中的每个斩波器电路互换向它的输入节点施加的信号并且从它的输出节点输出它们。
[0155] 在从时间t10开始的第一相位时段中,斩波放大器1A输出在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)。响应于控制时钟Ф1,第一加法器电路在时间t11对斩波器输出信号Vsub(t)的值进行采样。该值称为Vsub(t11)。
[0156] 在从时间t12开始的第二相位时段中,斩波放大器1A输出在其上叠加反转偏移电压Vb的斩波器输出信号Vsub(t)。响应于控制时钟Ф2,第一加法器电路在输出斩波器输出信号Vsub(t)在时间t14的值(Vsub(t14))与斩波器输出信号Vsub(t11)的相加值(=Vfil(t14))。
[0157] Vfil(t14)=Vsig(t11)+Va+Vsig(t14)+Vb+VCOM...公式51其中符号“+”是相加符号。
[0158] 在从时间t12开始的第二相位时段中,响应于控制时钟Ф2,第二加法器电路在时间t14对斩波器输出信号Vsub(t)的值(=Vsub(t14))进行采样。也就是说,在第二相位时段中,同时执行在第一加法器电路中生成相加信号Vfil(t)和在第二加法器电路中对斩波器输出信号Vsub(t)进行采样。
[0159] 在从时间t15开始的第一相位时段中,斩波放大器1A输出在其上叠加非反转偏移电压Va的斩波器输出信号Vsub(t)。响应于控制时钟Ф1,第一加法器电路在时间t17对斩波器输出信号Vsub(t)的值进行采样。该值称为Vsub(t17)。
[0160] 在这一第一相位时段中,响应于控制时钟Ф1,第二加法器电路输出在时间t17的斩波器输出信号Vsub(t)(=Vsub(t17))与斩波器输出信号Vsub(t14)的相加值(=Vfil(t17))
[0161] Vfil(t17)=Vsig(t14)+Vb+Vsig(t17)+Va+VCOM...公式52其中符号“+”是相加符号。
[0162] 也就是说,在第一相位时段中,同时执行在第二加法器电路中生成相加信号Vfil(t)和在第一加法器电路中对斩波器输出信号Vsub(t)进行采样。
[0163] 在从时间t18开始以及以后的第二相位时段中,第一加法器电路和第二加法器电路执行相同处理。
[0164] 根据第二实施例的信号处理电路2的效果如下。加法器电路2B生成通过将针对斩波时钟CLK1的每个半周期在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub(t)相加而获得的相加信号Vfil(t)。作为结果,与在根据第一实施例的信号处理电路1中包括的加法器电路1B比较,对于加法器电路2B而言变得有可能使得从斩波放大器1A生成斩波器输出信号Vsub(t)到加法器电路2B生成相加信号Vfil(t)的延迟时间为小,这使得有可能以更高准确性去除偏移电压。
[0165] 第二实施例的修改
[0166] 图13示出信号处理电路21的框图,该信号处理电路是根据第二实施例的信号处理电路2的修改。
[0167] 在图13中,被给予与图1的符号相同的符号的部分具有与图1的配置相同的配置,并且省略这些配置中的每个配置的说明。
[0168] 信号处理电路21具有如下配置,从而向在图11中所示信号处理电路2中的输出斩波器输出信号Vsub(t)的信号线添加电容元件C3。电容元件C3的动作和效果与图8中所示信号处理电路11的动作和效果相同。
[0169] 第三实施例
[0170] 图14示出根据第三实施例的信号处理电路3的框图。
[0171] 在图14中,被给予与图1的符号相同的符号的部分具有与图1的配置相同的配置,并且省略这些配置中的每个配置的说明。也就是说,信号处理电路3具有如下配置,其中在图1中所示信号处理电路1中用斩波放大器3A替换斩波放大器1A。
[0172] 信号处理电路3具有斩波放大器3A、加法器电路1B和输出级放大器1C。斩波放大器3A具有调制斩波器电路SA和如下配置,在该配置中组合两级单端放大器和解调斩波器电路SB。在调制斩波器电路SA和解调斩波器电路SB中,它们的斩波操作由控制电路CTL输出的斩波时钟CLK1控制。在加法器电路1B中,它的操作由控制电路CTL输出的控制时钟Ф1和控制时钟Ф2控制。
[0173] 图15示出根据第三实施例的数字处理电路3的电路图。斩波放大器3A具有调制斩波器电路SA、第一级放大器AMP2和两个解调斩波器电路SB。第一级放大器AMP2是两级单端放大器的具体示例并且具有折叠共源共栅AB类放大器的配置。
[0174] 第一级放大器AMP2包括差分输入级、在电源电压VCC侧上的共源共栅电流镜镜电路、在电源电压VSS侧上的共源共栅电流镜电路和输出级。
[0175] 第一级放大器AMP2的差分输入级包括n型晶体管Mn31、Mn32和Mn33。通过调制斩波器电路SA向n型晶体管Mn31和Mn32的相应栅极施加差分输入信号Vsp(t)和差分输入信号Vsm(t)。n型晶体管Mn31和Mn32的源极与n型晶体管Mn33的作为恒定电流源的漏极耦合。分别向n型晶体管Mn33的栅极和源极施加偏置电压Vb7和电源电压VSS。
[0176] 在电源电压VCC侧上的共源共栅电流镜电路具有共源共栅耦合的p型晶体管Mp32和Mp34以及共源共栅耦合的p型晶体管Mp31和Mp33。P型晶体管Mp31和Mp32的漏极通过第一解调斩波器电路SB分别与p型晶体管Mp33和Mp34的源极耦合。P型晶体管Mp33的漏极与p型晶体管Mp31和Mp32的栅极耦合。
[0177] 在电源电压VSS侧上的共源共栅电流镜电路具有共源共栅耦合的n型晶体管Mn36和Mn38以及共源共栅耦合的n型晶体管Mn37和Mn39。n型晶体管Mn36和Mn37的源极通过第二解调斩波器电路SB分别与n型晶体管Mn38和Mn39的漏极耦合。n型晶体管Mn36的漏极与n型晶体管Mn38和Mn39的栅极耦合。
[0178] 在差分输入级中包括的n型晶体管Mn31和Mn32的漏极分别与在电源电压VCC侧上的共源共栅电流镜电路中包括的p型晶体管Mp31和Mp32的漏极耦合。也就是说,差分输入级与在电源电压VCC侧上的共源共栅电流镜电路折叠共源共栅耦合。
[0179] 通过调制斩波器电路SA向差分输入级施加针对斩波时钟CLK1的每个半周期互换的差分输入信号Vsp(t)和Vsm(t)。在电源电压VCC侧上和在电源电压VSS侧上的相应共源共栅电流镜电路向第一级放大器AMP2的输出级输出差分输出信号,该差分输出信号通过与相应电路中的第一解调斩波器电路SB和第二解调斩波器电路SB一起工作来放大和解调调制斩波器电路SA输出的差分输入信号Vsp(t)和Vsm(t)而获得。
[0180] 第一级放大器AMP2的输出级具有执行推挽操作的p型晶体管Mp37和n型晶体管Mn40。向p型晶体管Mp37的源极施加电源电压VCC,并且它的漏极与n型晶体管Mn40的漏极耦合。向n型晶体管Mn40的源极施加电源电压VSS。
[0181] 在电源电压VCC侧上的共源共栅电流镜电路与在电源电压VSS侧上的共源共栅电流镜电路之间插入用于使第一级放大器的输出级执行AB类操作的偏置电路。这一偏置电路具有成对的n型晶体管Mn34和p型晶体管Mp35以及成对的n型晶体管Mn35和p型晶体管Mn36。向p型晶体管Mp35和Mp36的栅极施加偏置电压Vb4,并且向n型晶体管Mn34和Mn35的栅极施加偏置电压Vb5。
[0182] p型晶体管Mp34的漏极、p型晶体管Mp36的源极和n型晶体管Mn35的漏极相互耦合,并且它们的接合点的电压p型晶体管Mp37的栅极。p型晶体管Mp36的漏极、n型晶体管Mn35的源极和n型晶体管Mn37的漏极相互耦合,并且它们的接合点的电压被施加至n型晶体管Mn40的栅极。
[0183] 通过用斩波时钟CLK1控制调制斩波器电路SA和两个解调斩波器电路SB,斩波放大器3A针对斩波时钟CLK1的每个半周期输出在其上叠加非反转偏移电压的斩波器输出信号Vsub(t)和在其上叠加反转偏移电压的斩波器输出信号Vsub(t)。
[0184] 加法器电路1B生成相加信号Vfil(t),该相加信号Vfil(t)通过将基于参考信号VCOM在其上叠加非反转偏移电压的斩波器输出信号Vsub(t)与相似地在其上叠加反转偏移电压的斩波器输出信号Vsub(t)相加而获得。输出级放大器1C通过放大相加信号Vfil(t)来输出信号处理电路3的输出信号Vout(t)。
[0185] 折叠共源共栅AB类放大器被解释为信号处理电路3中的两级单端放大器的示例。两级单端放大器不限于此并且可以改变成具有共源共栅差分放大器或者轨到轨输入差分级的放大器电路。
[0186] 第三实施例的修改
[0187] 图16示出信号处理电路31的框图,该信号处理电路是根据第三实施例的信号处理电路3的修改。
[0188] 在图16中,被给予与图14相同的符号的部分具有与图14的配置相同的配置,并且省略这些配置中的每个配置的说明。也就是说,信号处理电路31具有如下配置,使得在图16中所示信号处理电路3中用加法器电路2B替换加法器电路1B。
[0189] 信号处理电路31具有斩波放大器3A、加法器电路2B和输出级放大器1C。在图11中示出加法器电路2B的具体配置。
[0190] 加法器电路2B生成通过将二级单端放大器包括的第一级放大器AMP2针对斩波时钟CLK1的每个半周期输出的斩波器输出信号Vsub(t)相加而获得的相加信号Vfil(t)。第一级放大器AMP2交替地输出在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub(t)。因此,从输出级放大器1C输出如下信号,加法器电路2B从该信号去除两级单端放大器的偏移电压的影响。
[0191] 信号处理电路31具有如下配置,其中组合两级单端放大器和加法器电路2B。作为结果,进一步缩短根据斩波器输出信号Vsub(t)生成相加信号Vfil(t)的时间,并且变得有可能加速信号处理电路3的操作。
[0192] 第四实施例
[0193] 图17示出根据第四实施例的信号处理电路的框图。
[0194] 信号处理电路4具有斩波放大器4A、加法器4B和输出级放大器4C。斩波放大器4A具有调制斩波器电路SA和如下配置,在该配置中解调斩波器电路SB与整个差分放大器组合。在调制斩波器电路SA和解调斩波器电路SB中,它们的斩波操作由控制电路CTL输出的斩波时钟CLK1控制。
[0195] 向调制斩波器电路SA中输入差分输入信号Vsp(t)和差分输入信号Vsm(t)。在斩波时钟CLK1的第一相位时段中,斩波放大器4A输出在其上叠加非反转偏移电压的斩波器输出信号Vsub1(t)和在其上叠加反转偏移电压的斩波器输出信号Vsub2(t)。另外,在斩波器时钟CLK1的第二相位时段中,斩波放大器4A输出在其上叠加反转偏移电压的斩波器输出信号Vsub1(t)和在其上叠加非反转偏移电压的斩波器输出信号Vsub2(t)。
[0196] 加法器电路4B具有加法器电路1B_1和加法器电路1B_2,加法器电路1B_1和加法器电路1B_2均具有与图1中所示加法器电路1B的配置相同的配置。加法器电路1B_1和加法器电路1B_2各自分别针对斩波器时钟CLK1的每个周期将斩波器输出信号Vsub1(t)与斩波器输出信号Vsub2(t)相加。加法器电路4B分别输出斩波器输出信号Vsub1(t)与斩波器输出信号Vsub2(t)的相加结果作为相加信号Vfil1(t)和相加信号Vfil2(t)。
[0197] 输出级放大器4C是单端放大器电路,该单端放大器电路基于相加信号Vfil1(t)和相加信号Vfil2(t)输出信号处理电路4的输出信号Vout(t)。
[0198] 图18是根据第四实施例的信号处理电路4的电路图。斩波放大器4A具有调制斩波器电路SA、第一级放大器AMP3和解调斩波器电路SB。
[0199] 第一级放大器AMP3具有:p型晶体管Mp41、p型晶体管Mp42和p型晶体管Mp43;n型晶体管Mn42和n型晶体管Mn43;以及共模反馈电路CMFB。向p型晶体管Mp41的源极施加电源电压VCC,并且它的漏极与p型晶体管Mp42和p型晶体管Mp43的源极耦合。向p型晶体管Mp41的栅极施加偏置电压Vb1。
[0200] p型晶体管Mp42和p型晶体管Mp43的漏极分别通过节点N4a和节点N4b与n型晶体管Mn42和n型晶体管Mn43的漏极耦合。向n型晶体管Mn42和n型晶体管Mn43的源极施加电源电压VSS。n型晶体管Mn42和n型晶体管Mn43的栅极相互耦合并且与共模反馈电路CMFB的输出耦合。共模反馈电路CMFB基于节点N4a和节点N4b的输入的电势控制n型晶体管Mn42和n型晶体管Mn43的电流。
[0201] 解调斩波器电路SB的一个输入节点和另一输入节点分别与节点N4a和节点N4b耦合。解调斩波器电路SB的一个输出节点和另一输出节点分别与加法器电路1B_1和加法器电路1B_2的输入节点耦合。
[0202] 在加法器电路4B中包括的加法器电路1B_1和加法器电路1B_2具有与如以上描述的图1中所示加法器电路1B的配置相同的配置。
[0203] 输出级放大器4C具有p型晶体管Mp44和Mp45以及n型晶体管Mn44、Mn45和Mn46。向p型晶体管Mp44和Mp45的源极施加电源电压VCC。n型晶体管Mn44的漏极与p型晶体管Mp44和Mp45的栅极耦合,p型晶体管Mp45的漏极与n型晶体管Mn45的漏极耦合并且输出信号处理电路4的输出信号Vout(t)。
[0204] 分别向n型晶体管Mn44和Mn45的栅极施加相加信号Vfil1(t)和相加信号Vfil2(t)。n型晶体管Mn44和Mn45的源极与n型晶体管Mn46的漏极耦合。分别向作为电流源操作的n型晶体管Mn46的栅极和源极施加偏置电压Vb2和电源电压VSS。
[0205] 在信号处理电路4中,输出级放大器4C包括单端放大器。输出级放大器4C不限于该配置并且可以包括整个差分放大器。
[0206] 第四实施例的修改
[0207] 图19示出信号处理电路41的框图,该信号处理电路是根据第四实施例的信号处理电路4的修改。
[0208] 在图19中,被给予与图17的符号相同的符号的部分具有与图17的配置相同的配置,并且省略这些配置中的每个配置的说明。
[0209] 信号处理电路41等效于如下配置,从而在信号处理电路4中用加法器电路4B1替换加法器电路4B。加法器电路4B1具有加法器电路2B_1和加法器电路2B_2。加法器电路2B_1和加法器电路2B_2中的每个加法器电路具有与图11中所示加法器电路2B的配置相同的配置。也就是说,加法器电路4B1针对斩波时钟CLK1的每个半周期获得分别在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub1(t)和斩波器输出信号Vsub2(t),并且分别输出相加结果作为相加信号Vfil1(t)和相加信号Vfil2(t)。
[0210] 第五实施例
[0211] 图20是示出根据第五实施例的信号处理电路5的框图。
[0212] 在图20中,被给予与图1的符号相同符号的部分具有与图1的配置相同的配置,省略这些配置中的每个配置的说明。
[0213] 信号处理电路5具有如下配置,从而在用于输出斩波器输出信号Vsub(t)的解调斩波器电路SB的输出节点中的一个节点与差分输入信号Vsm(t)被施加到的调制斩波器电路SA的输入节点中的另一节点之间耦合反馈电路1F。
[0214] 图21示出根据第五实施例的信号处理电路5的电路图。在图21中,被给予与图6的符号相同的符号的部分具有与图6的配置相同的配置,省略这些配置中的每个配置的说明。
[0215] 反馈电路1F包括在解调斩波器电路的输出节点中的一个节点与电源电压VSS被施加到的布线之间串联耦合的电阻器Rfb1和电阻器Rfb2。电阻器Rfb1的一端与解调斩波器电路的输出节点中的一个节点耦合。电阻器Rfb1的另一端与电阻器Rfb2的一端耦合。向电阻器Rfb2的另一端施加电源电压VSS。向调制斩波器电路SA的输入节点中的另一节点施加通过用电阻器Rfb1和电阻器Rfb2划分斩波器输出信号Vsub(t)的电压而获得的电压。
[0216] 图21具有如下配置,从而向根据图6中所示第一实施例的信号处理电路1添加反馈电路1F。反馈电路1F也适用于根据图10中所示第二实施例的信号处理电路2、根据图14中所示第三实施例的信号处理电路3和根据图17中所示第四实施例的信号处理电路中的任何信号处理电路。具体而言,在信号处理电路2和信号处理电路3中,耦合反馈电路1F,从而可以向调制斩波器电路SA的输入节点反馈斩波放大器输出的斩波器输出信号Vsub(t)。
[0217] 信号处理电路5的效果如下。也就是说,提供反馈电路1F使得有可能调整信号处理电路5的增益。另外,它也使得有可能配置算术电路,比如加法器和减法器。
[0218] 第六实施例
[0219] 图22是包括根据第六实施例的R/D转换器101的半导体器件10的框图。
[0220] 半导体器件10包括R/D转换器101、输入/输出部分102、外围模拟电路103和外围逻辑电路104。附带提一点,R/D转换器是分解器/数字转换器的缩写符号表示。
[0221] R/D转换器101具有模拟电路部分1011和数字信号处理部分1012。模拟电路部分1011具有模拟输入部分1011a和激励缓冲器部分1011b。
[0222] 模拟输入部分1011a具有输入放大器61和62、乘法型D/A转换器63和64以及信号处理电路6。向模拟输入部分1011a中输入分解器信号S1(t)至S4(t),这些分解器信号是模拟信号。分解器信号S1(t)和S3(t)是分解器的正弦波输出并且置于输入放大器62和乘法型D/A转换器64的算术运算中以转换成差分输入信号Vsp(t)。分解器信号S2(t)和S4(t)是分解器的余弦波输出并且置于输入放大器61和乘法型D/A转换器63的算术运算中以转换成差分输入信号Vsm(t)。
[0223] 信号处理电路6将差分输入信号Vsp(t)和差分输入信号Vsm(t)转换成在分解器的角度信号与数字角度信号之间的误差确定信号Vout(t),并且将其输出到数字信号处理部分1012。
[0224] 根据误差确定信号Vout(t)的高电平或者低电平,数字信号处理部分1012分别向乘法型D/A转换器63和64反馈数字信号s63和数字信号s64,从而差分输入信号Vsp(t)和差分输入信号Vsm(t)的值可以变成几乎相等。数字信号s63和数字信号s64由分解器信号S1(t)至S4(t)的角度信息唯一决定。作为结果,根据误差确定信号Vout(t)将分解器信号S1(t)至S4(t)转换成数字角度信号。
[0225] 数字信号处理部分1012具有控制电路CTL。控制电路CTL向信号处理电路6输出斩波时钟CLK1、控制时钟Ф1和控制时钟Ф2。
[0226] 图23示出在根据第六实施例的R/D转换器101中包括的信号处理电路6的框图。
[0227] 信号处理电路6具有减法器6S、加法器电路2B和比较器6C。减法器6S包括斩波放大器3A和电阻器R1至R4。斩波放大器3A的配置与图15中所示斩波放大器3A的配置相同。加法器电路2B的配置与图11中所示加法器电路2B的配置相同。
[0228] 电阻器R2的一端和电阻器R3的一端分别耦合到在斩波放大器3A中包括的调制斩波器电路SA的输入节点中的一个节点和另一节点。分别向电阻器R2的另一端和电阻器R3的另一端中输入差分输入信号Vsm(t)和差分输入信号Vsp(t)。通过电阻器R1向调制斩波器电路SA的输入节点中的一个节点反馈第一级放大器AMP2的斩波器输出信号Vsub(t)。电阻器R4的一端耦合到调制斩波器电路SA的输入节点中的另一节点,并且向电阻器R4的另一端施加参考信号VCOM。
[0229] 减法器6S输出与在向电阻器R2的另一端施加的差分输入信号Vsm(t)与向电阻器R3的另一端施加的差分输入信号Vsp(t)之间的差值对应的信号作为斩波器输出信号Vsub(t)。加法器电路2B生成通过将针对斩波时钟CLK1的每个半周期在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub(t)相加而获得的相加信号Vfil1(t)。
[0230] 比较器6C基于相加信号Vfil1(t)与参考信号VCOM的比较结果输出在分解器的角度信号与数字角度信号之间的误差确定信号Vout(t)。
[0231] 图24是在根据第六实施例的R/D转换器101中包括的信号处理电路6的电路图。
[0232] 斩波放大器3A和加法器电路2B分别与在图15和图11中被给予相同符号的斩波放大器3A和加法器电路2B相同,并且省略它们的重复说明。在加法器电路2B中,将参考信号VCOM的值设置成与根据差分输入信号Vsp(t)和差分输入信号Vsm(t)的公共电压决定的、斩波器输出信号Vsub(t)的直流电平相同的值。因此,也将比较器6C的参考电压设置成参考信号VCOM。
[0233] 根据第六实施例的R/D转换器101的效果如下。
[0234] 在R/D转换器101中,在数字信号处理部分1012中计算的数字角度信号的准确性主要依赖于分解器的正弦波输出和余弦波输出的差分输入信号被输入到其中的信号处理电路6的算术运算的准确性,即在分解器的角度信号与数字角度信号之间的误差确定信号Vout(t)的确定准确性。减法器6S包括斩波放大器3A和电阻器R1至R4,并且斩波放大器3A的斩波器输出信号Vsub(t)由加法器电路2B转换成相加信号Vfil(t)。作为结果,相加信号Vfil(t)输出如下值,从该值去除从第一级放大器AMP2产生的偏移电压的影响,这保证R/D转换器101的转换准确性。
[0235] 第七实施例
[0236] 图25是根据第七实施例的多路径嵌套镜像放大器电路20的框图。
[0237] 多路径嵌套镜像放大器电路20具有信号处理电路4、控制电路CTL、放大器205、206和电容元件C5、C6。
[0238] 信号处理电路4具有斩波放大器4A、加法器4B、输出级放大器4C和电容元件C4。信号处理电路4具有如下配置,从而电容元件C4的用于相位补偿的一端耦合到在图18中所示信号处理电路4中的解调斩波器电路SB的用于输出斩波器输出信号Vsub2(t)的另一端。向电容元件C4的另一端施加接地电压GND。斩波放大器4A、加法器电路4B和输出级放大器4C的配置分别与在图18中被给予相同符号的斩波放大器4A、加法器电路4B和输出级放大器4C的配置相同。
[0239] 向放大器205中输入差分输入信号Vsp(t)和差分输入信号Vsm(t)。向放大器206中输入如下信号,该信号使得将信号处理电路4的输出级放大器4C的输出信号、放大器205的输出信号和由电容元件C6反馈的放大器206的输出信号相加。在斩波放大器4A通过电容元件C5输出的斩波器输出信号Vsub1(t)上叠加放大器206的输出信号,并且将其输入到加法器电路4B中。
[0240] 在加法器电路4B中包括的加法器电路1B_1(参照图18)通过将针对斩波时钟CLK1的每个周期在其上叠加非反转偏移电压和放大器206的输出信号的斩波器输出信号Vsub1(t)以及在其上叠加反转偏移电压和放大器206的输出信号的斩波器输出信号Vsub1(t)相加来生成相加信号Vfil1(t)。在加法器电路4B中包括的加法器电路1B_2生成通过将针对斩波时钟CLK1的每个周期在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub2(t)而获得的相加信号Vfil2(t)。
[0241] 输出级放大器4C向放大器206输出通过放大器相加信号Vfil1(t)与相加信号Vfil2(t)的差值而获得的输出信号。
[0242] 如以上描述的那样,多路径嵌套镜像放大器电路20具有包括斩波放大器4A(第一级放大器)、加法器电路4B和输出级放大器4C(第二级放大器)以及放大器206(第三级放大器)的三级高增益信号路径。多路径嵌套镜像放大器电路20还具有包括放大器205和放大器206的两级宽带信号路径。
[0243] 通过电容元件C5向加法器电路4B的输入侧反馈放大器206的输出信号实现向第二级放大器的输入反馈第一路径的第三级放大器的输出。另外,通过在第一路径的第一级中放置信号处理电路4,减少偏移电压对多路径嵌套镜像放大器电路20的输出信号的影响。
[0244] 在根据相应实施例的信号处理电路的说明中,在斩波器时钟CLK1的逻辑电平与在调制斩波器电路SA和解调斩波器电路SB中的每个开关的接通/关断状态之间的关联示出一个示例。可以适当地变更二者的关系。
[0245] 另外,不必要求将在调制斩波器电路SA和解调斩波器电路SB中的每个开关的接通/关断状态设置成相同状态。也就是说,在调制斩波器电路SA中和在解调斩波器电路SB中,在从它的输出节点输出向每个输入节点施加的输入信号时,分别在调制斩波器电路SA中和在解调斩波器电路SB中独立设置输入信号的互换操作。
[0246] 例如设置解调斩波器电路SB的操作,从而在定期地互换并且向在图1中所示斩波放大器1A中的第一放大器AMP1施加差分输入信号Vsp(t)和Vsm(t)时,斩波放大器1A可以交替地输出在其上叠加非反转偏移电压和反转偏移电压的斩波器输出信号Vsub(t)。考虑第一放大器AMP1的电路配置等来决定解调斩波器电路SB的操作设置到这一调制斩波器电路SA的操作。
[0247] 信号处理电路中的第一级放大器AMP1等不限于在每个实施例中公开的具体电路配置,并且必要的部分仅为用于放大差分输入信号的放大器。
[0248] 应当认识到这时公开的实施例在所有方面为示例而非限制。本发明的范围由所附权利要求的范围而不是由以上提到的描述限定,并且它旨在于包括落入与权利要求的范围等效的含义内的所有改变。
QQ群二维码
意见反馈