首页 / 专利分类库 / 电通信技术 / 时延校准方法、装置及系统

时延校准方法、装置及系统

申请号 CN202211399498.4 申请日 2022-11-09 公开(公告)号 CN118018454A 公开(公告)日 2024-05-10
申请人 华为技术有限公司; 发明人 叶欣; 付纳科; 欧斯思; 李思承;
摘要 本 申请 实施例 提供时延校准方法、装置及系统,用于在本端设备与远端设备的线路侧 接口 不同的情况下校准本端设备与远端设备之间的时延。方法包括:第一设备接收来自第二设备的第一时间戳的修正值;其中,第一时间戳为第二设备中的第二成 帧 模 块 输出第一打戳帧头的时刻,第一时间戳的修正值为第二设备根据第一基准帧头输入第二设备中的第二光模块的时刻,以及第二光模块输出第一基准帧头的时刻,对第一时间戳进行修正后得到的,第一基准帧头与第二基准帧头穿透第二光模块的时延相等,第一设备将第二时间戳与第一时间戳的修正值的差值确定为第一设备与第二设备之间的第一时延;其中,第二时间戳为第一打戳帧头输入第一设备中的第一成帧模块的时刻。
权利要求

1.一种时延校准方法,其特征在于,包括:
第一设备接收来自第二设备的第一时间戳的修正值;其中,所述第一设备包括第一成,所述第二设备包括第二成帧模块和第二光模块,所述第一时间戳为所述第二成帧模块输出第一打戳帧头的时刻,所述第一打戳帧头输入所述第二光模块之前,所述第一打戳帧头所在的第一帧的封装格式为第一封装格式,所述第一打戳帧头从所述第二光模块输出之后,所述第一打戳帧头所在的第二帧的封装格式为第二封装格式,所述第一时间戳的修正值为所述第二设备根据第一基准帧头输入所述第二光模块的时刻,以及所述第二光模块输出所述第一基准帧头的时刻,对所述第一时间戳进行修正后得到的,所述第一基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延与第二基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延相等,所述第一基准帧头与所述第二基准帧头为周期性输入所述第二光模块的基准帧头;
所述第一设备将第二时间戳与所述第一时间戳的修正值的差值确定为所述第一设备与所述第二设备之间的第一时延;其中,所述第二时间戳为所述第一打戳帧头输入所述第一成帧模块的时刻。
2.根据权利要求1所述的方法,其特征在于,所述周期性输入所述第二光模块的基准帧头的周期为所述第一帧所在的复帧的周期与所述第二帧所在的复帧的周期的公倍数。
3.根据权利要求1或2所述的方法,其特征在于,所述第一时间戳的修正值为所述第一时间戳与第二时延之和,所述第二时延为第三时延与第四时延之差,所述第三时延为所述第二光模块输出所述第一打戳帧头的时刻与所述第二光模块输出所述第一基准帧头的时刻之间的时延,所述第四时延为所述第一打戳帧头输入所述第二光模块的时刻与所述第一基准帧头输入所述第二光模块的时刻之间的时延。
4.根据权利要求3所述的方法,其特征在于,所述第三时延与第一比特偏移成正比,所述第三时延与所述第二光模块的输出端的比特速率成反比;所述第四时延与第二比特偏移成正比,所述第四时延与所述第二光模块的输入端的比特速率成反比;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
5.根据权利要求2至4任一项所述的方法,其特征在于,所述第三时延为第一比特偏移除以所述第二光模块的输入端的比特速率得到的商;所述第四时延为第二比特偏移除以所述第二光模块的输出端的比特速率得到的商;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
6.一种时延校准方法,其特征在于,包括:
第二设备向第一设备发送第一时间戳的修正值,所述第一时间戳的修正值用于所述第一设备确定所述第一设备与所述第二设备之间的第一时延;
其中,所述第一设备包括第一成帧模块,所述第二设备包括第二成帧模块和第二光模块,所述第一时间戳为所述第二成帧模块输出第一打戳帧头的时刻,所述第一打戳帧头输入所述第二光模块之前,所述第一打戳帧头所在的第一帧的封装格式为第一封装格式,所述第一打戳帧头从所述第二光模块输出之后,所述第一打戳帧头所在的第二帧的封装格式为第二封装格式,所述第一时间戳的修正值为所述第二设备根据第一基准帧头输入所述第二光模块的时刻,以及所述第二光模块输出所述第一基准帧头的时刻,对所述第一时间戳进行修正后得到的,所述第一基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延与第二基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延相等,所述第一基准帧头与所述第二基准帧头为周期性输入所述第二光模块的基准帧头。
7.根据权利要求6所述的方法,其特征在于,所述周期性输入所述第二光模块的基准帧头的周期为所述第一帧所在的复帧的周期与所述第二帧所在的复帧的周期的公倍数。
8.根据权利要求6或7所述的方法,其特征在于,所述第一时间戳的修正值为所述第一时间戳与第二时延之和,所述第二时延为第三时延与第四时延之差,所述第三时延为所述第二光模块输出所述第一打戳帧头的时刻与所述第二光模块输出所述第一基准帧头的时刻之间的时延,所述第四时延为所述第一打戳帧头输入所述第二光模块的时刻与所述第一基准帧头输入所述第二光模块的时刻之间的时延。
9.根据权利要求8所述的方法,其特征在于,所述第三时延与第一比特偏移成正比,所述第三时延与所述第二光模块的输出端的比特速率成反比;所述第四时延与第二比特偏移成正比,所述第四时延与所述第二光模块的输入端的比特速率成反比;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
10.根据权利要求7至9任一项所述的方法,其特征在于,所述第三时延为第一比特偏移除以所述第二光模块的输入端的比特速率得到的商;所述第四时延为第二比特偏移除以所述第二光模块的输出端的比特速率得到的商;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
11.一种第一设备,其特征在于,所述第一设备包括:第一成帧模块和第一光模块;
所述第一光模块,用于接收来自第二设备的第一时间戳的修正值;其中,所述第二设备包括第二成帧模块和第二光模块,所述第一时间戳为所述第二成帧模块输出第一打戳帧头的时刻,所述第一打戳帧头输入所述第二光模块之前,所述第一打戳帧头所在的第一帧的封装格式为第一封装格式,所述第一打戳帧头从所述第二光模块输出之后,所述第一打戳帧头所在的第二帧的封装格式为第二封装格式,所述第一时间戳的修正值为所述第二设备根据第一基准帧头输入所述第二光模块的时刻,以及所述第二光模块输出所述第一基准帧头的时刻,对所述第一时间戳进行修正后得到的,所述第一基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延与第二基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延相等,所述第一基准帧头与所述第二基准帧头为周期性输入所述第二光模块的基准帧头;
所述第一成帧模块,用于将第二时间戳与所述第一时间戳的修正值的差值确定为所述第一设备与所述第二设备之间的第一时延;其中,所述第二时间戳为所述第一打戳帧头输入所述第一成帧模块的时刻。
12.根据权利要求11所述的第一设备,其特征在于,所述周期性输入所述第二光模块的基准帧头的周期为所述第一帧所在的复帧的周期与所述第二帧所在的复帧的周期的公倍数。
13.根据权利要求11或12所述的第一设备,其特征在于,所述第一时间戳的修正值为所述第一时间戳与第二时延之和,所述第二时延为第三时延与第四时延之差,所述第三时延为所述第二光模块输出所述第一打戳帧头的时刻与所述第二光模块输出所述第一基准帧头的时刻之间的时延,所述第四时延为所述第一打戳帧头输入所述第二光模块的时刻与所述第一基准帧头输入所述第二光模块的时刻之间的时延。
14.根据权利要求13所述的第一设备,其特征在于,所述第三时延与第一比特偏移成正比,所述第三时延与所述第二光模块的输出端的比特速率成反比;所述第四时延与第二比特偏移成正比,所述第四时延与所述第二光模块的输入端的比特速率成反比;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
15.根据权利要求12至14任一项所述的第一设备,其特征在于,所述第三时延为第一比特偏移除以所述第二光模块的输入端的比特速率得到的商;所述第四时延为第二比特偏移除以所述第二光模块的输出端的比特速率得到的商;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
16.一种第二设备,其特征在于,所述第二设备包括:第二成帧模块和第二光模块;
所述第二光模块,用于向第一设备发送第一时间戳的修正值,所述第一时间戳的修正值用于所述第一设备确定所述第一设备与所述第二设备之间的第一时延;
其中,所述第一设备包括第一成帧模块,所述第一时间戳为所述第二成帧模块输出第一打戳帧头的时刻,所述第一打戳帧头输入所述第二光模块之前,所述第一打戳帧头所在的第一帧的封装格式为第一封装格式,所述第一打戳帧头从所述第二光模块输出之后,所述第一打戳帧头所在的第二帧的封装格式为第二封装格式,所述第一时间戳的修正值为所述第二设备根据第一基准帧头输入所述第二光模块的时刻,以及所述第二光模块输出所述第一基准帧头的时刻,对所述第一时间戳进行修正后得到的,所述第一基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延与第二基准帧头从所述第二光模块的输入端到所述第二光模块的输出端的时延相等,所述第一基准帧头与所述第二基准帧头为周期性输入所述第二光模块的基准帧头。
17.根据权利要求16所述的第二设备,其特征在于,所述周期性输入所述第二光模块的基准帧头的周期为所述第一帧所在的复帧的周期与所述第二帧所在的复帧的周期的公倍数。
18.根据权利要求16或17所述的第二设备,其特征在于,所述第一时间戳的修正值为所述第一时间戳与第二时延之和,所述第二时延为第三时延与第四时延之差,所述第三时延为所述第二光模块输出所述第一打戳帧头的时刻与所述第二光模块输出所述第一基准帧头的时刻之间的时延,所述第四时延为所述第一打戳帧头输入所述第二光模块的时刻与所述第一基准帧头输入所述第二光模块的时刻之间的时延。
19.根据权利要求18所述的第二设备,其特征在于,所述第三时延与第一比特偏移成正比,所述第三时延与所述第二光模块的输出端的比特速率成反比;所述第四时延与第二比特偏移成正比,所述第四时延与所述第二光模块的输入端的比特速率成反比;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
20.根据权利要求17至19任一项所述的第二设备,其特征在于,所述第三时延为第一比特偏移除以所述第二光模块的输入端的比特速率得到的商;所述第四时延为第二比特偏移除以所述第二光模块的输出端的比特速率得到的商;所述第一比特偏移为所述第二光模块输出所述第一基准帧头之后,所述第一打戳帧头和所述第一基准帧头之间的比特偏移;所述第二比特偏移为所述第一基准帧头输入所述第二光模块之前,所述第一打戳帧头和所述第一基准帧头之间的比特偏移。
21.一种通信装置,其特征在于,包括:存储器以及与所述存储器耦合的处理器,所述存储器用于存储程序,所述处理器用于执行所述存储器存储的所述程序;当所述通信装置运行时,所述处理器运行所述程序,使得所述通信装置执行上述权利要求1‑5中任一项所述的方法,或者,当所述通信装置运行时,所述处理器运行所述程序,使得所述通信装置执行上述权利要求6‑10中任一项所述的方法。
22.一种通信系统,其特征在于,包括:执行如权利要求1‑5中任一项所述的方法的第一设备以及执行如权利要求6‑10中任一项所述的方法的第二设备。
23.一种计算机可读存储介质,其特征在于,其上存储有计算机程序,当所述计算机程序被计算机执行时使得所述计算机执行权利要求1‑5中任一项所述的方法;或者,当所述计算机程序被计算机执行时使得所述计算机执行权利要求6‑10中任一项所述的方法。

说明书全文

时延校准方法、装置及系统

技术领域

[0001] 本申请涉及通信领域,尤其涉及时延校准方法、装置及系统。

背景技术

[0002] 在图1所示的光通信系统中,本端设备可以通过光层与远端设备进行通信。其中,本端设备包括光传输网(optical transport network,OTN)成(framer)模和光模块,远端设备也包括OTN成帧模块和光模块。OTN成帧模块与光模块之间可以通过线路侧接口进行通信,线路侧接口可以为灵活光传输网(flexible optical transport network,FlexO)接口,或者光传输线(optical transport lane,OTL)接口。
[0003] 当本端设备的线路侧接口不同于远端设备的线路侧接口时,例如,当本端设备的线路侧接口为FlexO接口,远端设备的线路侧接口为OTL接口时,假设本端设备为发送端,远端设备为接收端,那么,本端设备的光模块需要将FlexO接口对应的FlexO帧结构转化为OTL接口对应的光传输单元列n(optical transport unit columnn,OTUCn)帧结构。
[0004] 在现有协议中,32个FlexO帧构成1个FlexO复帧,在每个FlexO复帧的帧头进行打戳。由于帧结构的转化,因此,打戳帧头0从本端设备的光模块的输入端到达输出端的时延与打戳帧头1从本端设备的光模块的输入端到达输出端的时延不同。也就是说,打戳帧头穿过本端设备的光模块的时延会发生抖动,这会使得本端设备与远端设备之间的时延测量精度降低。发明内容
[0005] 本申请实施例提供时延校准方法、装置及系统,用于在本端设备与远端设备的线路侧接口不同的情况下校准本端设备与远端设备之间的时延。
[0006] 为达到上述目的,本申请的实施例采用如下技术方案:
[0007] 第一方面,提供了一种时延校准方法,执行该时延校准方法的装置可以为第一设备,可以为应用于第一设备中的模块,例如芯片或芯片系统。下面以执行主体为第一设备为例进行描述。第一设备接收来自第二设备的第一时间戳的修正值;其中,该第一设备包括第一成帧模块,该第二设备包括第二成帧模块和第二光模块,该第一时间戳为该第二成帧模块输出第一打戳帧头的时刻,该第一打戳帧头输入该第二光模块之前,该第一打戳帧头所在的第一帧的封装格式为第一封装格式,该第一打戳帧头从该第二光模块输出之后,该第一打戳帧头所在的第二帧的封装格式为第二封装格式,该第一时间戳的修正值为该第二设备根据第一基准帧头输入该第二光模块的时刻,以及该第二光模块输出该第一基准帧头的时刻,对该第一时间戳进行修正后得到的,该第一基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延与第二基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延相等,该第一基准帧头与该第二基准帧头为周期性输入该第二光模块的基准帧头;该第一设备将第二时间戳与该第一时间戳的修正值的差值确定为该第一设备与该第二设备之间的第一时延;其中,该第二时间戳为该第一打戳帧头输入该第一成帧模块的时刻。
[0008] 在本申请实施例提供的时延校准方法中,第一基准帧头从第二光模块的输入端到第二光模块的输出端的时延与第二基准帧头从第二光模块的输入端到第二光模块的输出端的时延相等,也就是说,不同基准帧头穿透第二光模块的时延是相同的,固定的,或不发生抖动的。因此,根据第一基准帧头输入第二光模块的时刻,以及第二光模块输出第一基准帧头的时刻,对第一时间戳进行修正后得到的第一时间戳的修正值,可以用于校准第一打戳帧头穿透第二光模块所产生的时延抖动,进而提高第一时延的测量精度。
[0009] 结合上述第一方面,在一种可能的实现方式中,该周期性输入该第二光模块的基准帧头的周期为该第一帧所在的复帧的周期与该第二帧所在的复帧的周期的公倍数。在该方案中,由于基准帧头的周期为第一帧所在的复帧的周期与第二帧所在的复帧的周期的公倍数,因此,在输入第二光模块之前,以及被第二光模块输出之后,第一基准帧头与第二基准帧头之间的比特偏移虽然会发生变化,但第一基准帧头和第二基准帧头仍然是周期性出现的。也就是说,在穿透第二光模块之前和之后,基准帧头的周期的取值虽然会发生变化,但基准帧头周期出现的特性不会改变,从而可以确保不同基准帧头从第二光模块的输入端到第二光模块的输出端的时延不发生抖动。
[0010] 结合上述第一方面,在一种可能的实现方式中,该第一时间戳的修正值为该第一时间戳与第二时延之和,该第二时延为第三时延与第四时延之差,该第三时延为该第二光模块输出该第一打戳帧头的时刻与该第二光模块输出该第一基准帧头的时刻之间的时延,该第四时延为该第一打戳帧头输入该第二光模块的时刻与该第一基准帧头输入该第二光模块的时刻之间的时延。
[0011] 结合上述第一方面,在一种可能的实现方式中,该第三时延与第一比特偏移成正比,该第三时延与该第二光模块的输出端的比特速率成反比;该第四时延与第二比特偏移成正比,该第四时延与该第二光模块的输入端的比特速率成反比;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。在该方案中,可以根据第一比特偏移,第二比特偏移,以及第二光模块的输入端和输出端的比特速率,定性地分析第一时间戳的修正值与第一时间戳之间的偏差,即第二时延。
[0012] 结合上述第一方面,在一种可能的实现方式中,该第三时延为第一比特偏移除以该第二光模块的输入端的比特速率得到的商;该第四时延为第二比特偏移除以该第二光模块的输出端的比特速率得到的商;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。在该方案中,可以根据第一比特偏移,第二比特偏移,以及第二光模块的输入端和输出端的比特速率,定量地求出第一时间戳的修正值与第一时间戳之间的偏差,即第二时延。
[0013] 第二方面,提供了一种时延校准方法,执行该时延校准方法的装置可以为第二设备,可以为应用于第二设备中的模块,例如芯片或芯片系统。下面以执行主体为第二设备为例进行描述。第二设备向第一设备发送第一时间戳的修正值,该第一时间戳的修正值用于该第一设备确定该第一设备与该第二设备之间的第一时延;其中,该第一设备包括第一成帧模块,该第二设备包括第二成帧模块和第二光模块,该第一时间戳为该第二成帧模块输出第一打戳帧头的时刻,该第一打戳帧头输入该第二光模块之前,该第一打戳帧头所在的第一帧的封装格式为第一封装格式,该第一打戳帧头从该第二光模块输出之后,该第一打戳帧头所在的第二帧的封装格式为第二封装格式,该第一时间戳的修正值为该第二设备根据第一基准帧头输入该第二光模块的时刻,以及该第二光模块输出该第一基准帧头的时刻,对该第一时间戳进行修正后得到的,该第一基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延与第二基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延相等,该第一基准帧头与该第二基准帧头为周期性输入该第二光模块的基准帧头。
[0014] 结合上述第二方面,在一种可能的实现方式中,该周期性输入该第二光模块的基准帧头的周期为该第一帧所在的复帧的周期与该第二帧所在的复帧的周期的公倍数。
[0015] 结合上述第二方面,在一种可能的实现方式中,该第一时间戳的修正值为该第一时间戳与第二时延之和,该第二时延为第三时延与第四时延之差,该第三时延为该第二光模块输出该第一打戳帧头的时刻与该第二光模块输出该第一基准帧头的时刻之间的时延,该第四时延为该第一打戳帧头输入该第二光模块的时刻与该第一基准帧头输入该第二光模块的时刻之间的时延。
[0016] 结合上述第二方面,在一种可能的实现方式中,该第三时延与第一比特偏移成正比,该第三时延与该第二光模块的输出端的比特速率成反比;该第四时延与第二比特偏移成正比,该第四时延与该第二光模块的输入端的比特速率成反比;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0017] 结合上述第二方面,在一种可能的实现方式中,该第三时延为第一比特偏移除以该第二光模块的输入端的比特速率得到的商;该第四时延为第二比特偏移除以该第二光模块的输出端的比特速率得到的商;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0018] 第三方面,提供了一种第一设备用于实现上述方法。该第一设备包括实现上述方法相应的模块、单元、或手段(means),该模块、单元、或means可以通过硬件实现,软件实现,或者通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块或单元。
[0019] 结合上述第三方面,在一种可能的实现方式中,该第一设备包括:第一成帧模块和第一光模块;该第一光模块,用于接收来自第二设备的第一时间戳的修正值;其中,该第二设备包括第二成帧模块和第二光模块,该第一时间戳为该第二成帧模块输出第一打戳帧头的时刻,该第一打戳帧头输入该第二光模块之前,该第一打戳帧头所在的第一帧的封装格式为第一封装格式,该第一打戳帧头从该第二光模块输出之后,该第一打戳帧头所在的第二帧的封装格式为第二封装格式,该第一时间戳的修正值为该第二设备根据第一基准帧头输入该第二光模块的时刻,以及该第二光模块输出该第一基准帧头的时刻,对该第一时间戳进行修正后得到的,该第一基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延与第二基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延相等,该第一基准帧头与该第二基准帧头为周期性输入该第二光模块的基准帧头;该第一成帧模块,用于将第二时间戳与该第一时间戳的修正值的差值确定为该第一设备与该第二设备之间的第一时延;其中,该第二时间戳为该第一打戳帧头输入该第一成帧模块的时刻。
[0020] 结合上述第三方面,在一种可能的实现方式中,该周期性输入该第二光模块的基准帧头的周期为该第一帧所在的复帧的周期与该第二帧所在的复帧的周期的公倍数。
[0021] 结合上述第三方面,在一种可能的实现方式中,该第一时间戳的修正值为该第一时间戳与第二时延之和,该第二时延为第三时延与第四时延之差,该第三时延为该第二光模块输出该第一打戳帧头的时刻与该第二光模块输出该第一基准帧头的时刻之间的时延,该第四时延为该第一打戳帧头输入该第二光模块的时刻与该第一基准帧头输入该第二光模块的时刻之间的时延。
[0022] 结合上述第三方面,在一种可能的实现方式中,该第三时延与第一比特偏移成正比,该第三时延与该第二光模块的输出端的比特速率成反比;该第四时延与第二比特偏移成正比,该第四时延与该第二光模块的输入端的比特速率成反比;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0023] 结合上述第三方面,在一种可能的实现方式中,该第三时延为第一比特偏移除以该第二光模块的输入端的比特速率得到的商;该第四时延为第二比特偏移除以该第二光模块的输出端的比特速率得到的商;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0024] 第四方面,提供了一种第二设备用于实现上述方法。该第二设备包括实现上述方法相应的模块、单元、或手段(means),该模块、单元、或means可以通过硬件实现,软件实现,或者通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块或单元。
[0025] 结合上述第四方面,在一种可能的实现方式中,该第二设备包括:第二成帧模块和第二光模块;该第二光模块,用于向第一设备发送第一时间戳的修正值,该第一时间戳的修正值用于该第一设备确定该第一设备与该第二设备之间的第一时延;其中,该第一设备包括第一成帧模块,该第一时间戳为该第二成帧模块输出第一打戳帧头的时刻,该第一打戳帧头输入该第二光模块之前,该第一打戳帧头所在的第一帧的封装格式为第一封装格式,该第一打戳帧头从该第二光模块输出之后,该第一打戳帧头所在的第二帧的封装格式为第二封装格式,该第一时间戳的修正值为该第二设备根据第一基准帧头输入该第二光模块的时刻,以及该第二光模块输出该第一基准帧头的时刻,对该第一时间戳进行修正后得到的,该第一基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延与第二基准帧头从该第二光模块的输入端到该第二光模块的输出端的时延相等,该第一基准帧头与该第二基准帧头为周期性输入该第二光模块的基准帧头。
[0026] 结合上述第四方面,在一种可能的实现方式中,该周期性输入该第二光模块的基准帧头的周期为该第一帧所在的复帧的周期与该第二帧所在的复帧的周期的公倍数。
[0027] 结合上述第四方面,在一种可能的实现方式中,该第一时间戳的修正值为该第一时间戳与第二时延之和,该第二时延为第三时延与第四时延之差,该第三时延为该第二光模块输出该第一打戳帧头的时刻与该第二光模块输出该第一基准帧头的时刻之间的时延,该第四时延为该第一打戳帧头输入该第二光模块的时刻与该第一基准帧头输入该第二光模块的时刻之间的时延。
[0028] 结合上述第四方面,在一种可能的实现方式中,该第三时延与第一比特偏移成正比,该第三时延与该第二光模块的输出端的比特速率成反比;该第四时延与第二比特偏移成正比,该第四时延与该第二光模块的输入端的比特速率成反比;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0029] 结合上述第四方面,在一种可能的实现方式中,该第三时延为第一比特偏移除以该第二光模块的输入端的比特速率得到的商;该第四时延为第二比特偏移除以该第二光模块的输出端的比特速率得到的商;该第一比特偏移为该第二光模块输出该第一基准帧头之后,该第一打戳帧头和该第一基准帧头之间的比特偏移;该第二比特偏移为该第一基准帧头输入该第二光模块之前,该第一打戳帧头和该第一基准帧头之间的比特偏移。
[0030] 第五方面,提供了一种通信装置,包括:处理器;该处理器用于与存储器耦合,并读取存储器中存储的计算机指令之后,根据该指令执行如上述第一方面或第二方面所述的方法。
[0031] 结合上述第五方面,在一种可能的实现方式中,通信装置还包括存储器;该存储器用于存储计算机指令。
[0032] 结合上述第五方面,在一种可能的实现方式中,通信装置还包括通信接口;该通信接口用于该通信装置与其它设备进行通信。示例性的,该通信接口可以为收发器、输入/输出接口、接口电路、输出电路、输入电路、管脚或相关电路等。
[0033] 结合上述第五方面,在一种可能的实现方式中,该通信装置可以是芯片或芯片系统。其中,当该通信装置是芯片系统时,该通信装置可以由芯片构成,也可以包含芯片和其他分立器件。
[0034] 结合上述第五方面,在一种可能的实现方式中,当通信装置为芯片或芯片系统时,上述通信接口可以是该芯片或芯片系统上的输入/输出接口、接口电路、输出电路、输入电路、管脚或相关电路等。上述处理器也可以体现为处理电路或逻辑电路
[0035] 第六方面,提供了一种通信系统,包括:执行如上述第一方面所述的方法的第一设备以及执行如上述第二方面所述的方法的第二设备,或者,如上述第三方面所述的第一设备以及如上述第四方面所述的第二设备。
[0036] 第七方面,提供了一种计算机可读存储介质,该计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机可以执行上述第一方面或第二方面所述的方法。
[0037] 第八方面,提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机可以执行上述第一方面或第二方面所述的方法。
[0038] 其中,第二方面至第八方面中任一种可能的实现方式所带来的技术效果可参见上述第一方面或第一方面的不同实现方式所带来的技术效果,此处不再赘述。附图说明
[0039] 图1为现有技术中光通信系统的架构示意图;
[0040] 图2为现有技术中FlexO接口对应的FlexO帧的结构示意图;
[0041] 图3为现有技术中OTL接口对应的OTUCn帧的结构示意图;
[0042] 图4为现有技术中FlexO复帧打戳的示意图;
[0043] 图5为现有技术中OTUCn复帧打戳的示意图;
[0044] 图6A为现有技术中本端设备的线路侧接口与远端设备的线路侧接口均为FlexO接口的光通信场景的示意图;
[0045] 图6B为现有技术中本端设备的线路侧接口与远端设备的线路侧接口均为OTL接口的光通信场景的示意图;
[0046] 图7为本申请实施例提供的本端设备的线路侧接口为FlexO接口且远端设备的线路侧接口为OTL接口的光通信场景的示意图;
[0047] 图8为本申请实施例提供的一种通信系统的架构示意图;
[0048] 图9为本申请实施例提供的通信装置的结构示意图一;
[0049] 图10为本申请实施例提供的一种时延校准方法的流程图
[0050] 图11为本申请实施例提供的第二光模块的输入端与输出端的时域示意图;
[0051] 图12为本申请实施例提供的传输第一基准帧头和第一打戳帧头的时延分析的示意图;
[0052] 图13为本申请实施例提供的传输第一基准帧头,打戳帧头0和打戳帧头1的时延分析的示意图;
[0053] 图14为本申请实施例提供的通信装置的结构示意图二。

具体实施方式

[0054] 为了方便理解本申请实施例的技术方案,首先给出本申请相关技术或名词的简要介绍如下。
[0055] 第一,FlexO帧和OTUCn帧的帧结构。
[0056] 在本申请实施例中,OTUCn与OTUC#n的含义相同,n为正整数,在此统一说明,以下不再赘述。
[0057] 如图1所示,在本端设备或远端设备中,OTN成帧模块与光模块可以通过线路侧接口,例如FlexO接口或OTL接口进行通信。本端设备的光模块与远端设备的光模块之间可以通过波分侧接口进行通信。图1所示的光通信系统也可以被称为ONT1588。
[0058] 无论是FlexO接口,还是OTL接口,都可以承载OTN同步消息信道(OTN synchronization messaging channel,OSMC)。
[0059] 示例性地,图2示出了FlexO接口对应的FlexO帧的结构示意图。其中,每一行表示1个FlexO帧,OSMC位于FlexO帧的第27列和第28列。此外,FlexO帧1至FlexO帧8中的每一帧还可以包括以下字段:复帧定位信号(multi‑frame alignment signal,MFAS),状态(status,STAT),保留以供未来国际标准使用(reserved for future  international standardization,RES),映射(MAP),循环冗余校验(cyclic redundancy check,CRC),以及FlexO通信信道(FlexO communications channel,FCC)。其中,MFAS和STAT分别占用1个字节,MAP占用4个字节,CRC占用2个字节,FCC占用14个字节,1个MFAS比特等价于1个字节。在此基础上,FlexO帧1例如还可以包括组标识(group identification,GID)和物理标识(physical identification,PID),FlexO帧2例如还可以包括OTUC可用性(availability,AVAIL)。其中,GID占用2.5个字节,PID占用1个字节,AVAIL占用1个字节。
[0060] 示例性地,图3示出了OTL接口对应的OTUCn帧的结构示意图。其中,OSMC位于OTUC#1的第1行第13列。OTUCn可以包括帧定位开销(frame alignment overhead,FAOH)和光传输单元开销(optical transport unit overhead,OUT OH)。其中,FA OH和OUT OH分别占用7个字节。OTUCn的FAOH可以包括帧定位信号(framealignment signal,FAS)和MFAS。OTUC#1的OUT OH包括段监测(section monitoring,SM),通用通信通道(general communication channel,GCC)0,OSMC,以及RES。其中,SM占用3个字节,GCC0占用2个字节。相较于OTUC#1,OTUC#2至OTUC#n的OUTOH不包括OSMC,且SM的具体结构不同于OTUC#1中SM的具体结构。
[0061] 图3还示出了SM#1的结构。其中,SM#n与OTUC#n中SM的含义相同。SM#1的第1列为路径追踪标识符(trailtrace identifier,TTI),包括分别占用16个字节的源接入点标识符(sourceaccess point identifier,SAPI),目的接入点标识符(destination access point identifier,DAPI)和运营商专用字段。SM#1的第2列为比特交织奇偶校验8(bit interleaved parity‑8,BIP‑8)。SM#1的第3列包括:后向错误指示(backward error indication,BEI)或后向引入定位错误(Backward incoming alignment error,BIAE),后向缺陷指示(backward defect indication,BDI),以及状态字段。其中,BEI或BIAE占用4个比特,BDI占用1个比特,STAT占用3个比特。
[0062] 图3还示出了SM#2至SM#n的结构。其中,第1列为RES,第2列为BIP‑8,第三列包括BEI或BIAE,以及RES。其中,BEI或BIAE占用4个比特。
[0063] 在本申请实施例中,图2或图3中字段的具体功能介绍可参见国际电信联盟电信标准分局(international  telecommunication union‑telecommunication standardization sector,ITU‑T)制定的G.709标准,在此不再赘述。
[0064] 第二,FlexO复帧和OTUCn复帧的打戳。
[0065] 如背景技术所述,32个FlexO帧构成1个FlexO复帧,打戳点为每个FlexO复帧的帧头。图4示出了FlexO复帧打戳的示意图。其中,打戳点是周期性的,周期为FlexO复帧的时长。通过OSMC的PTP消息是非周期性的。
[0066] 图5示出了OTUCn复帧打戳的示意图。其中,256个OTUCn帧构成1个OTUCn复帧,打戳点为OTUCn复帧的帧头。打戳点是周期性的,周期为X帧的复帧的时长,X通常为256。通过OSMC的PTP事件消息是非周期性的。
[0067] 第三,传统的光通信场景及存在的问题。
[0068] 由于FlexO接口与OTL接口无法直接互通,因此,在传统的光通信场景中,本端设备的线路侧接口与远端设备的线路侧接口相同。结合图1,图6A示出了本端设备的线路侧接口与远端设备的线路侧接口均为FlexO接口的光通信场景,图6B示出了本端设备的线路侧接口与远端设备的线路侧接口均为OTL接口的光通信场景。
[0069] 传统的光通信场景存在的问题在于,新设备和旧设备的兼容性较差。例如,新设备与旧设备必须使用同样的线路侧接口,否则,新设备将无法与老设备正常进行通信。因此,在实际应用中,传统的光通信场景具有局限性。
[0070] 第四,本端设备与远端设备的线路侧接口不同的光通信场景及时延分析。
[0071] 以本端设备的线路侧接口为FlexO接口,远端设备的线路侧接口为OTL接口为例,图7示出了对应的光通信场景的示意图。假设本端设备为发送端,远端设备为接收端,那么,本端设备的光模块的作用是对输入的FlexO帧进行解析,得到里面的净荷OTUCn帧,并输出OTUCn帧。
[0072] 如图7所示,dly0表示本端设备的OTN成帧模块与本端设备的光模块之间的时延;dly_m表示穿过本端设备的光模块的时延,或者,dly_m表示本端设备的光模块将输入的FlexO帧转化为OTUCn帧输出的时延;dly1表示本端设备的光模块与远端设备的光模块之间的时延;dly2表示OTUCn帧穿透远端设备的光模块的时延;dly3表示远端设备的光模块与远端设备的OTN成帧模块之间的时延。其中,除dly_m为可变值以外,dly0,dly1,dly2和dly3均为固定值。
[0073] 下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。其中,在本申请的描述中,除非另有说明,“/”表示前后关联的对象是一种“或”的关系,例如,A/B可以表示A或B;本申请中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况,其中A,B可以是单数或者复数。并且,在本申请的描述中,除非另有说明,“多个”是指两个或多于两个。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b,或c中的至少一项(个),可以表示:a,b,c,a‑b,a‑c,b‑c,或a‑b‑c,其中a,b,c可以是单个,也可以是多个。另外,为了便于清楚描述本申请实施例的技术方案,在本申请的实施例中,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。同时,在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念,便于理解。
[0074] 如图8所示,为本申请实施例提供的一种通信系统80。该通信系统80可以包括第一设备801和第二设备802,第一设备801可以包括第一成帧模块8011,第二设备802可以包括第二成帧模块8021和第二光模块8022。可选地,第一设备801还可以包括第一光模块8012。其中,第二设备802,用于向第一设备801发送第一时间戳的修正值;其中,第一时间戳为第二成帧模块8021输出第一打戳帧头的时刻,第一打戳帧头输入第二光模块8022之前,第一打戳帧头所在的第一帧的封装格式为第一封装格式,第一打戳帧头从第二光模块8022输出之后,第一打戳帧头所在的第二帧的封装格式为第二封装格式,第一时间戳的修正值为第二设备802根据第一基准帧头输入第二光模块8022的时刻,以及第二光模块8022输出第一基准帧头的时刻,对第一时间戳进行修正后得到的,第一基准帧头从第二光模块8022的输入端到第二光模块8022的输出端的时延与第二基准帧头从第二光模块8022的输入端到第二光模块8022的输出端的时延相等,第一基准帧头与第二基准帧头为周期性输入第二光模块8022的基准帧头。第一设备801,用于接收来自第二设备802的第一时间戳的修正值。第一设备801,还用于将第二时间戳与第一时间戳的修正值的差值确定为第一设备801与第二设备802之间的第一时延;其中,第二时间戳为第一打戳帧头输入第一成帧模块8011的时刻。
该方案的具体实现及技术效果将在后续方法实施例中详细描述,在此不予赘述。
[0075] 可选的,本申请实施例中的第一设备或者第二设备的相关功能可以由一个设备实现,也可以由多个设备共同实现,还可以是由一个设备内的一个或多个功能模块实现,本申请实施例对此不作具体限定。可以理解的是,上述功能既可以是硬件设备中的网络元件,也可以是在专用硬件上运行的软件功能,或者是硬件与软件的结合,或者是平台(例如,平台)上实例化的虚拟化功能。
[0076] 例如,本申请实施例中的第一设备或者第二设备的相关功能可以通过图9中的通信装置900来实现。
[0077] 图9所示为本申请实施例提供的通信装置900的结构示意图。该通信装置900包括一个或多个处理器901,通信线路902,以及至少一个通信接口(图9中仅是示例性的以包括通信接口904,以及一个处理器901为例进行说明),可选的还可以包括存储器903。
[0078] 处理器901可以是一个CPU,微处理器,特定应用集成电路(application‑specific integrated circuit,ASIC),或一个或多个用于控制本申请方案程序执行的集成电路。
[0079] 通信线路902可包括通路,用于连接不同组件。
[0080] 通信接口904,可以是收发模块用于与其他设备或通信网络通信,如ONT。例如,所述收发模块可以是收发器、收发机一类的装置。可选的,所述通信接口904也可以是位于处理器901内的收发电路,用以实现处理器的信号输入和信号输出。
[0081] 存储器903可以是具有存储功能的装置。例如可以是只读存储器(read‑only memory,ROM)或可存储静态信息和指令的其他类型的静态存储设备,随机存取存储器(random access memory,RAM)或者可存储信息和指令的其他类型的动态存储设备,也可以是电可擦可编程只读存储器(electrically erasable programmable read‑only memory,EEPROM)、只读光盘(compact disc read‑only memory,CD‑ROM)或其他光盘存储、光碟存储(包括压缩光碟、激光碟、光碟、数字通用光碟、蓝光光碟等)、磁盘存储介质或者其他磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质,但不限于此。存储器可以是独立存在,通过通信线路902与处理器相连接。存储器也可以和处理器集成在一起。
[0082] 其中,存储器903用于存储执行本申请方案的计算机执行指令,并由处理器901来控制执行。处理器901用于执行存储器903中存储的计算机执行指令,从而实现本申请实施例中提供的时延校准方法。
[0083] 或者,本申请实施例中,也可以是处理器901执行本申请下述实施例提供的时延校准方法中的处理相关的功能,通信接口904负责与其他设备或通信网络通信,本申请实施例对此不作具体限定。
[0084] 本申请实施例中的计算机执行指令也可以称之为应用程序代码,本申请实施例对此不作具体限定。
[0085] 在具体实现中,作为一种实施例,处理器901可以包括一个或多个CPU,例如图9中的CPU0和CPU1。
[0086] 在具体实现中,作为一种实施例,通信装置900可以包括多个处理器,例如图9中的处理器901和处理器907。这些处理器中的每一个可以是一个单核(single‑CPU)处理器,也可以是一个多核(multi‑CPU)处理器。这里的处理器可以指一个或多个设备、电路、和/或用于处理数据(例如计算机程序指令)的处理核。
[0087] 在具体实现中,作为一种实施例,通信装置900还可以包括输出设备905和输入设备906。输出设备905和处理器901通信,可以以多种方式来显示信息。
[0088] 下面将结合图1至图9对本申请实施例提供的时延校准方法进行具体阐述。
[0089] 如图10所示,为本申请实施例提供的一种时延校准方法,包括如下步骤:
[0090] 步骤S1001、第二设备向第一设备发送第一时间戳的修正值。相应地,第一设备接收来自第二设备的第一时间戳的修正值。
[0091] 其中,第一设备包括第一成帧模块,第二设备包括第二成帧模块和第二光模块,第一时间戳为第二成帧模块输出第一打戳帧头的时刻,第一打戳帧头输入第二光模块之前,第一打戳帧头所在的第一帧的封装格式为第一封装格式,第一打戳帧头从第二光模块输出之后,第一打戳帧头所在的第二帧的封装格式为第二封装格式,第一时间戳的修正值为第二设备根据第一基准帧头输入第二光模块的时刻,以及第二光模块输出第一基准帧头的时刻,对第一时间戳进行修正后得到的,第一基准帧头从第二光模块的输入端到第二光模块的输出端的时延与第二基准帧头从第二光模块的输入端到第二光模块的输出端的时延相等,第一基准帧头与第二基准帧头为周期性输入第二光模块的基准帧头。
[0092] 在本申请实施例中,以打戳点为复帧帧头,即复帧的第一个比特或首比特为例进行说明。实际上,打戳点也可以为复帧中除首比特之外的任一比特,并将该任一比特与首比特之间的时间偏移量补偿到时间戳中。本申请实施例对打戳点的位置不作任何限定。
[0093] 结合图1,本申请实施例中的第二设备可以为图1中的本端设备,第一设备可以为图1中的远端设备;或者,本申请实施例中的第二设备可以为图1中的远端设备,第一设备可以为图1中的本端设备。第一封装格式可以为FlexO帧格式,第二封装格式可以为OTUCn帧格式;或者,第一封装格式可以为OTUCn帧格式,第二封装格式可以为FlexO帧格式。
[0094] 在本申请实施例中,基准帧头的选取原则是,不同基准帧头穿透第二光模块的时延是相同的,固定的,或不发生抖动的。
[0095] 可选地,周期性输入第二光模块的基准帧头的周期为第一帧所在的复帧的周期与第二帧所在的复帧的周期的公倍数。在该方案中,由于基准帧头的周期为第一帧所在的复帧的周期与第二帧所在的复帧的周期的公倍数,因此,在输入第二光模块之前,以及被第二光模块输出之后,第一基准帧头与第二基准帧头之间的比特偏移虽然会发生变化,但第一基准帧头和第二基准帧头仍然是周期性出现的。也就是说,在穿透第二光模块之前和之后,基准帧头的周期的取值虽然会发生变化,但基准帧头周期出现的特性不会改变,从而可以确保不同基准帧头从第二光模块的输入端到第二光模块的输出端的时延不发生抖动。
[0096] 以第一设备为远端设备,第二设备为本端设备,第一封装格式为FlexO帧格式,第二封装格式为OTUCn帧格式为例,基准帧头可以为OTUCn超复帧的帧头,所述OTUCn超复帧的周期为OTUCn的256复帧的周期与FlexO的8复帧的周期的公倍数。其中,FlexO的8复帧的周期为FlexO的8复帧中包含的净荷的周期,OTUCn的256复帧的周期为(239*16*8*4*256=)31326208比特,FlexO的8复帧的周期为5140*128*8‑1280*15=5244160比特。
[0097] 可选地,第一时间戳的修正值为第一时间戳与第二时延之和,第二时延为第三时延与第四时延之差,第三时延为第二光模块输出第一打戳帧头的时刻与第二光模块输出第一基准帧头的时刻之间的时延,第四时延为第一打戳帧头输入第二光模块的时刻与第一基准帧头输入第二光模块的时刻之间的时延。
[0098] 在本申请实施例中,第一时间戳可以表示为T1,第一时间戳的修正值可以表示为T1_mdy,第二时延可以表示为dly_tx。那么,T1,T1_mdy和dly_tx满足如下公式(1):
[0099] T1_mdy=T1+dly_tx                          公式(1)
[0100] 以第一设备为远端设备,第二设备为本端设备,第一封装格式为FlexO帧格式,第二封装格式为OTUCn帧格式为例,图11示出了第二光模块的输入端与输出端的时域示意图。其中,第一基准帧头穿透第二光模块的时延可以表示为dly_t,为固定值,第一打戳帧头穿透第二光模块的时延可以表示为dly_t+dly_tx。第三时延可以表示为dly_cn,第四时延可以表示为dly_fo。由于第二光模块对输入的FlexO帧进行解析,得到里面的净荷OTUCn帧,并输出OTUCn帧,相当于第二光模块将FlexO帧除去FlexO开销之后输出OTUCn帧,因此,dly_fo与dly_cn通常是不相等的。
[0101] 根据图11,可以得到dly_t,dly_fo,dly_cn和dly_tx满足如下公式(2):
[0102] dly_t+dly_cn=dly_fo+dly_t+dly_tx                 公式(2)
[0103] 根据公式(2),可以推导出dly_tx满足如下公式(3):
[0104] dly_tx=dly_cn‑dly_fo                        公式(3)
[0105] 可选地,第三时延与第一比特偏移成正比,第三时延与第二光模块的输出端的比特速率成反比;第四时延与第二比特偏移成正比,第四时延与第二光模块的输入端的比特速率成反比;第一比特偏移为第二光模块输出第一基准帧头之后,第一打戳帧头和第一基准帧头之间的比特偏移;第二比特偏移为第一基准帧头输入第二光模块之前,第一打戳帧头和第一基准帧头之间的比特偏移。在该方案中,可以根据第一比特偏移,第二比特偏移,以及第二光模块的输入端和输出端的比特速率,定性地分析第一时间戳的修正值与第一时间戳之间的偏差,即第二时延。
[0106] 本申请实施例中的比特速率也可以为串行/并行电路(serdes)发送速率。
[0107] 在本申请实施例中,以上推导基于FlexO同步映射的场景。在FlexO异步映射的场景下,除第一比特偏移,第二比特偏移,以及第二光模块的输入端和输出端的比特速率之外,还需要考虑映射前和映射后的频率的差值。
[0108] 可选地,第三时延为第一比特偏移除以第二光模块的输出端的比特速率得到的商;第四时延为第二比特偏移除以第二光模块的输入端的比特速率得到的商;第一比特偏移为第二光模块输出第一基准帧头之后,第一打戳帧头和第一基准帧头之间的比特偏移;第二比特偏移为第一基准帧头输入第二光模块之前,第一打戳帧头和第一基准帧头之间的比特偏移。该方案仅给出了第三时延及第四时延取值的一个具体示例,并不对第三时延及第四时延的取值方法构成任何限定。在该方案中,可以根据第一比特偏移,第二比特偏移,以及第二光模块的输入端和输出端的比特速率,定量地求出第一时间戳的修正值与第一时间戳之间的偏差,即第二时延。
[0109] 步骤S1002、第一设备将第二时间戳与第一时间戳的修正值的差值确定为第一设备与第二设备之间的第一时延。
[0110] 其中,第二时间戳为第一打戳帧头输入第一成帧模块的时刻。
[0111] 结合图7,图12示出了传输第一基准帧头和第一打戳帧头的时延分析。第二时间戳可以表示为T2。第一基准帧头穿透第二光模块的时延为固定值dly_t,第一打戳帧头穿透第二光模块的时延为dly_t+dly_tx。第一设备计算出的T2满足如下公式(4):
[0112] T2=T1+dly0+dly_t+dly1+dly2+dly3+dly_tx  公式(4)
[0113] 进一步地,第一设备计算出的第二时间戳与第一时间戳的修正值的差值满足如下公式(5):
[0114] T2‑T1_mdy=T1+dly0+dly_t+dly1+dly2+dly3+dly_tx‑(T1+dly_tx)=dly0+dly_t+dly1+dly2+dly3    公式(5)
[0115] 由公式(5)可以看出,由于dly0,dly_t,dly1,dly2和dly3均为固定值,因此,T2‑T1_mdy,即第一时延也为固定值。
[0116] 结合图12,图13示出了传输第一基准帧头,打戳帧头0和打戳帧头1的时延分析。具体地,第一基准帧头穿透第二光模块的时延为固定值dly_t,打戳帧头0穿透第二光模块的时延为dly_t+dly_t0,打戳帧头1穿透第二光模块的时延为dly_t+dly_t1,且dly_t0通常与dly_t1不同。
[0117] 当第一打戳帧头为打戳帧头0时,公式(4)和公式(5)中的dly_tx可以替换为dly_t0。由于在计算T2‑T1_mdy的过程中,dly_t0被抵消,也就是说,第一时延与dly_t0无关,因此,第一时延仍然为固定值。同样地,当第一打戳帧头为打戳帧头1时,公式(4)和公式(5)中的dly_tx可以替换为dly_t1。由于在计算T2‑T1_mdy的过程中,dly_t1被抵消,也就是说,第一时延与dly_t1无关,因此,第一时延仍然为固定值。
[0118] 在本申请实施例提供的时延校准方法中,第一基准帧头从第二光模块的输入端到第二光模块的输出端的时延与第二基准帧头从第二光模块的输入端到第二光模块的输出端的时延相等,也就是说,不同基准帧头穿透第二光模块的时延是相同的,固定的,或不发生抖动的。因此,根据第一基准帧头输入第二光模块的时刻,以及第二光模块输出第一基准帧头的时刻,对第一时间戳进行修正后得到的第一时间戳的修正值,可以用于校准第一打戳帧头穿透第二光模块所产生的时延抖动,进而提高第一时延的测量精度。
[0119] 其中,由于上述实施例中的第一设备和第二设备均可以采用如图9所示的通信装置900的架构,因此,上述实施例中第一设备的动作可以由图9所示的通信装置900中的处理器901调用存储器903中存储的应用程序代码以指令第一设备执行,上述实施例中第二设备的动作可以由图9所示的通信装置900中的处理器901调用存储器903中存储的应用程序代码以指令第二设备执行,本实施例对此不作任何限制。
[0120] 可以理解的是,以上各个实施例中,由第一设备实现的方法和/或步骤,也可以由可用于第一设备的部件(例如芯片或者电路)实现;由第二设备实现的方法和/或步骤,也可以由可用于第二设备的部件(例如芯片或者电路)实现。
[0121] 上述主要从各个网元之间交互的度对本申请实施例提供的方案进行了介绍。相应的,本申请实施例还提供了通信装置,该通信装置用于实现上述各种方法。该通信装置可以为上述方法实施例中的第一设备,或者包含上述第一设备的装置,或者为可用于第一设备的部件;或者,该通信装置可以为上述方法实施例中的第二设备,或者包含上述第二设备的装置,或者为可用于第二设备的部件。可以理解的是,该通信装置为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
[0122] 本申请实施例可以根据上述方法实施例中对通信装置进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
[0123] 图14示出了一种通信装置14的结构示意图。该通信装置14包括成帧模块1401和光模块1402。其中,该光模块1402可以集成光收发模块,用以实现收发功能。光收发模块例如可以是收发电路,收发机或者通信接口。
[0124] 以通信装置14为上述方法实施例中的第一设备为例,则:成帧模块1401具体可以为第一成帧模块,光模块1402具体可以为第一光模块。通信装置14用于实现上述图10所示的方法实施例中第一设备的功能。
[0125] 当通信装置14用于实现图10所示的方法实施例中第一设备的功能时,光模块1402,用于接收来自第二设备的第一时间戳的修正值;成帧模块1401,用于将第二时间戳与第一时间戳的修正值的差值确定为第一设备与第二设备之间的第一时延。
[0126] 以通信装置14为上述方法实施例中的第二设备为例,则:成帧模块1401具体可以为第二成帧模块,光模块1402具体可以为第二光模块。通信装置14用于实现上述图10所示的方法实施例中第二设备的功能。
[0127] 当通信装置14用于实现图10所示的方法实施例中第二设备的功能时,光模块1402,用于向第一设备发送第一时间戳的修正值。
[0128] 有关上述成帧模块1401和光模块1402更详细的描述可以参考图10所示的方法实施例中相关描述,在此不再赘述。
[0129] 在本实施例中,该通信装置14以采用集成的方式划分各个功能模块的形式来呈现。这里的“模块”可以指特定ASIC,电路,执行一个或多个软件或固件程序的处理器和存储器,集成逻辑电路,和/或其他可以提供上述功能的器件。
[0130] 当通信装置14为上述方法实施例中的第一设备或第二设备时,在一个简单的实施例中,本领域的技术人员可以想到该通信装置14可以采用图9所示的通信装置900的形式。
[0131] 比如,图9所示的通信装置900中的处理器901或907可以通过调用存储器903中存储的计算机执行指令,使得通信装置900执行上述方法实施例中的时延校准方法。具体的,图14中的成帧模块1401的功能/实现过程可以通过图9所示的通信装置900中的处理器901或907调用存储器903中存储的计算机执行指令来实现。图14中的光模块1402的功能/实现过程可以通过经由图9中的通信接口904连接的通信模块来实现。
[0132] 由于本实施例提供的通信装置14可执行上述时延校准方法,因此其所能获得的技术效果可参考上述方法实施例,在此不再赘述。
[0133] 需要说明的是,以上模块或单元的一个或多个可以软件、硬件或二者结合来实现。当以上任一模块或单元以软件实现的时候,所述软件以计算机程序指令的方式存在,并被存储在存储器中,处理器可以用于执行所述程序指令并实现以上方法流程。该处理器可以内置于SoC(片上系统)或ASIC,也可是一个独立的半导体芯片。该处理器内处理用于执行软件指令以进行运算或处理的核外,还可进一步包括必要的硬件加速器,如现场可编程阵列(field programmable gate array,FPGA)、PLD(可编程逻辑器件)、或者实现专用逻辑运算的逻辑电路。
[0134] 当以上模块或单元以硬件实现的时候,该硬件可以是CPU、微处理器、数字信号处理(digital signal processing,DSP)芯片、微控制单元(microcontroller unit,MCU)、人工智能处理器、ASIC、SoC、FPGA、PLD、专用数字电路、硬件加速器或非集成的分立器件中的任一个或任一组合,其可以运行必要的软件或不依赖于软件以执行以上方法流程。
[0135] 可选的,本申请实施例还提供了一种芯片系统,包括:至少一个处理器和接口,该至少一个处理器通过接口与存储器耦合,当该至少一个处理器执行存储器中的计算机程序或指令时,使得上述任一方法实施例中的方法被执行。在一种可能的实现方式中,该通信装置还包括存储器。可选的,该芯片系统可以由芯片构成,也可以包含芯片和其他分立器件,本申请实施例对此不作具体限定。
[0136] 在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件程序实现时,可以全部或部分地以计算机程序产品的形式来实现。该计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或者数据中心通过有线(例如同轴电缆、光纤、数字用户线(digitalsubscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可以用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质(例如,软盘硬盘、磁带),光介质(例如,DVD)、或者半导体介质(例如固态硬盘(solid state disk,SSD))等。
[0137] 尽管在此结合各实施例对本申请进行了描述,然而,在实施所要求保护的本申请过程中,本领域技术人员通过查看所述附图、公开内容、以及所附权利要求书,可理解并实现所述公开实施例的其他变化。在权利要求中,“包括”(comprising)一词不排除其他组成部分或步骤,“一”或“一个”不排除多个的情况。单个处理器或其他单元可以实现权利要求中列举的若干项功能。相互不同的从属权利要求中记载了某些措施,但这并不表示这些措施不能组合起来产生良好的效果。
[0138] 尽管结合具体特征及其实施例对本申请进行了描述,显而易见的,在不脱离本申请的精神和范围的情况下,可对其进行各种修改和组合。相应地,本说明书和附图仅仅是所附权利要求所界定的本申请的示例性说明,且视为已覆盖本申请范围内的任意和所有修改、变化、组合或等同物。显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
QQ群二维码
意见反馈