首页 / 专利库 / 生物学 / 生物 / 哺乳动物 / 有蹄类动物 / 马科动物 / / 一种显示面板、其驱动方法及显示装置

一种显示面板、其驱动方法及显示装置

阅读:426发布:2020-10-28

专利汇可以提供一种显示面板、其驱动方法及显示装置专利检索,专利查询,专利分析的服务。并且本 发明 公开了一种 显示面板 、其驱动方法及显示装置,由于数据输出 电路 包括至少一个选通电路组和偶数个第一选通电路,偶数第一选通电路可以保证与第一选通电路连接的数据线在边框区域呈对称分布。由于一个选通电路组连接的数据线的数量与一个第一选通电路连接的数据线的数量相同,每个选通电路组包括多个第二选通电路,即每个第二选通电路连接的数据线的数量少于一个第一选通电路连接的数据线的数量,且至少存在两个成对的第二选通电路,可以保证与第二选通电路连接的数据线在边框区域呈对称分布或者减小与第二选通电路连接的数据线在边框区域的分布不对称性,即解决或者改善由于数据线在边框区域分布不对称导致的显示异常问题。,下面是一种显示面板、其驱动方法及显示装置专利的具体信息内容。

1.一种显示面板,其特征在于,包括:
显示区域和边框区域;
所述显示区域包括多个像素以及多条沿第一方向延伸的数据线;
所述边框区域包括数据输出电路,所述数据输出电路的输出端与所述数据线电连接;
所述数据输出电路包括至少一个选通电路组和2L个第一选通电路,其中,L为正整数,且L≥1;
一个所述选通电路组与M条所述数据线电连接,一个所述第一选通电路与N条所述数据线电连接,其中,M=N≥2,且M,N分别为正整数;
每个所述选通电路组包括多个第二选通电路,每个所述第二选通电路与A条所述数据线电连接,其中,N>A≥1,且A为正整数。
2.如权利要求1所述的显示面板,其特征在于,所述显示区域具有第一对称轴,所述第一对称轴沿所述第一方向延伸;
所有的所述选通电路整体以所述第一对称轴为对称轴呈对称分布。
3.如权利要求1所述的显示面板,其特征在于,M为偶数,所述显示面板包括一个选通电路组,且所述选通电路组包括两个所述第二选通电路。
4.如权利要求1所述的显示面板,其特征在于,M为奇数,所述选通电路组包括两个所述第二选通电路和一个第三选通电路,所述第三选通电路与B条所述数据线电连接,其中,A>B≥1,且B为正整数。
5.如权利要求4所述的显示面板,其特征在于,A偶数,B为奇数,所述第三选通电路位于两个所述第二选通电路之间。
6.如权利要求3所述的显示面板,其特征在于,
2L个所述第一选通电路依次相邻设置于两个所述第二选通电路之间。
7.如权利要求3所述的显示面板,其特征在于,
两个所述第二选通电路相邻设置,且所述选通电路组的两侧分别设有L个所述第一选通电路。
8.如权利要求4所述的显示面板,其特征在于,2L个所述第一选通电路依次设置于两个所述第二选通电路之间,且所述第三选通电路的两侧分别设有L个所述第一选通电路。
9.如权利要求5所述的显示面板,其特征在于,所述选通电路组的两侧分别设有L个所述第一选通电路。
10.如权利要求6或7所述的显示面板,其特征在于,以依次相邻的L个所述第一选通电路和一个所述第二选通电路为一电路组,所述边框区域设置有两个所述电路组;
两个所述电路组之间具有空隙;
所述显示区域还设置有多条信号线;
所述空隙处还设置有沿第一方向延伸的第一走线,所述第一走线与所述信号线电连接。
11.如权利要求10所述的显示面板,其特征在于,所述信号线包括固定电源电压线。
12.如权利要求10所述的显示面板,其特征在于,所述边框区域还包括与各所述选通电路对应电连接的多条沿所述第一方向排布的时钟信号线;
所述间隙处还设置有多条沿第一方向延伸的时钟信号总线;
与不同所述选通电路对应电连接且具有相同信号的时钟信号线延伸至所述间隙处后与对应的所述时钟信号总线电连接。
13.如权利要求1所述的显示面板,其特征在于,所述显示区域的形状为圆形。
14.一种显示装置,其特征在于,包括如权利要求1-13任一项所述的显示面板。
15.一种用于如权利要求1-13任一项所述的显示面板的驱动方法,其特征在于,包括:
接收待显示图像数据;
根据所述待显示帧图像数据,驱动芯片同时向各所述选通电路输出信号;其中,所述驱动芯片向各所述第一选通电路输出的信号为根据所述待显示帧图像数据获取的灰阶信号;
所述驱动芯片向所述选通电路组中的所述选通电路输出的信号为高阻态信号或根据所述待显示帧图像数据获取的灰阶信号,且所述驱动芯片在向所述选通电路组的其中一个所述选通电路输出的信号为灰阶信号时,向所述选通电路组的其它所述选通电路输出的信号为高阻态信号。

说明书全文

一种显示面板、其驱动方法及显示装置

技术领域

[0001] 本发明涉及显示技术领域,尤指一种显示面板、其驱动方法及显示装置。

背景技术

[0002] 显示面板包括显示区域和位于显示区域周边的边框区域,其中显示区域包括多个子像素以及各种信号线,例如数据线、栅线等,边框区域用于设置与各种信号线连接的周边电路,例如于各栅线连接的栅极驱动电路、与数据线连接的选通电路等。
[0003] 为了降低显示面板的边框宽度,如图1所示,图1为相关显示面板的结构示意图;一个选通电路01一般会接多条数据线data’,显示区域A’内各数据线data延伸至边框区域B’后与边框区域B’内的选通电路01连接,出于对面板整体布局设计的考虑,需要将选通电路01分别设置在显示面板沿数据线方向的对称轴Y的两侧,如果显示面板边框区域B’的选通电路01的数量为偶数,则对称轴Y两侧的选通电路01数量相同,如果显示面板边框区域B’的选通电路01的数量为奇数,则会导致对称轴Y两侧的选通电路01的数量不一致,从而导致边框区域B’处数据线data’分布不对称,进而带来显示分屏等显示异常问题。

发明内容

[0004] 本发明实施例提供一种显示面板、其驱动方法及显示装置,改善由于边框区域处数据线分布不对称带来的显示异常问题。
[0005] 第一方面,本发明实施例提供的一种显示面板,包括:
[0006] 显示区域和边框区域;
[0007] 所述显示区域包括多个像素以及多条沿第一方向延伸的数据线;
[0008] 所述边框区域包括数据输出电路,所述数据输出电路的输出端与所述数据线电连接;
[0009] 所述数据输出电路包括至少一个选通电路组和2L个第一选通电路,其中,L为正整数,且L≥1;
[0010] 一个所述选通电路组与M条所述数据线电连接,一个所述第一选通电路与N条所述数据线电连接,其中,M=N≥2,且M,N分别为正整数;
[0011] 每个所述选通电路组包括多个第二选通电路,每个所述第二选通电路与A条所述数据线电连接,其中,N>A≥1,且A为正整数。
[0012] 第二方面,基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种显示面板。
[0013] 第三方面,基于同一发明构思,本发明实施例还提供了一种用于上述任一种显示面板的驱动方法,包括:
[0014] 接收待显示图像数据;
[0015] 根据所述待显示帧图像数据驱动芯片同时向各所述选通电路输出信号;其中,[0016] 所述驱动芯片向各所述第一选通电路输出的信号为根据所述待显示帧图像数据获取的灰阶信号;
[0017] 所述驱动芯片向所述选通电路组中的所述选通电路输出的信号为高阻态信号或根据所述待显示帧图像数据获取的灰阶信号,且所述驱动芯片在向所述选通电路组的其中一个所述选通电路输出的信号为灰阶信号时,向所述选通电路组的其它所述选通电路输出的信号为高阻态信号。
[0018] 本发明有益效果如下:
[0019] 本发明实施例提供的上述显示面板、其驱动方法及显示装置,由于数据输出电路包括至少一个选通电路组和偶数个第一选通电路,偶数第一选通电路可以保证与第一选通电路连接的数据线在边框区域呈对称分布。由于一个选通电路组连接的数据线的数量与一个第一选通电路连接的数据线的数量相同,每个选通电路组包括多个第二选通电路,即每个第二选通电路连接的数据线的数量少于一个第一选通电路连接的数据线的数量,且至少存在两个成对的第二选通电路,可以保证与第二选通电路连接的数据线在边框区域呈对称分布或者减小与第二选通电路连接的数据线在边框区域的分布不对称性,即解决或者改善由于数据线在边框区域分布不对称导致的显示异常问题。附图说明
[0020] 图1为相关显示面板的结构示意图;
[0021] 图2为本发明实施例提供的显示面板的一种结构示意图;
[0022] 图3为本发明实施例提供的显示面板的再一种结构示意图;
[0023] 图4为本发明实施例提供的显示面板的又一种结构示意图;
[0024] 图5为本发明实施例提供的显示面板的又一种结构示意图;
[0025] 图6为本发明实施例提供的显示面板的又一种结构示意图;
[0026] 图7为本发明实施例提供的显示面板的又一种结构示意图;
[0027] 图8为本发明实施例提供的显示面板的又一种结构示意图;
[0028] 图9为本发明实施例提供的一种选通电路的结构示意图;
[0029] 图10为本发明实施例提供的显示面板的又一种结构示意图;
[0030] 图11为本发明实施例提供的显示面板的又一种结构示意图;
[0031] 图12为本发明实施例提供的显示面板的又一种结构示意图;
[0032] 图13为本发明实施例提供的显示面板的又一种结构示意图;
[0033] 图14为本发明实施例提供的显示面板的又一种结构示意图;
[0034] 图15为本发明实施例提供的显示面板的又一种结构示意图;
[0035] 图16为本发明实施例提供的显示面板的又一种结构示意图;
[0036] 图17为本发明实施例提供的显示面板的又一种结构示意图;
[0037] 图18为本发明实施例提供的显示面板的一种驱动方法的流程图
[0038] 图19为本发明实施例提供的显示面板的又一种结构示意图;
[0039] 图20为图19所示显示面板对应的时序图;
[0040] 图21为本发明实施例提供的一种显示装置的结构示意图。

具体实施方式

[0041] 为使本发明的上述目的、特征和优点能够更为明显易懂,下面将结合附图和实施例对本发明做进一步说明。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本发明更全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的结构,因而将省略对它们的重复描述。本发明中所描述的表达位置与方向的词,均是以附图为例进行的说明,但根据需要也可以做出改变,所做改变均包含在本发明保护范围内。本发明的附图仅用于示意相对位置关系不代表真实比例。
[0042] 需要说明的是,在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。因此本发明不受下面公开的具体实施方式的限制。说明书后续描述为实施本申请的代表实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。
[0043] 下面结合附图,对本发明实施例提供的显示面板、其驱动方法及显示装置进行具体说明。
[0044] 本发明实施例提供的一种显示面板,如图2至图4所示,图2为本发明实施例提供的显示面板的一种结构示意图,图3为本发明实施例提供的显示面板的再一种结构示意图,图4为本发明实施例提供的显示面板的又一种结构示意图;该显示面板包括:
[0045] 显示区域A和边框区域B;
[0046] 显示区域A包括多个像素pix以及多条沿第一方向X延伸的数据线data;
[0047] 边框区域B包括数据输出电路,数据输出电路的输出端与数据线data电连接;
[0048] 数据输出电路包括至少一个选通电路组10和2L个第一选通电路11,其中,L为正整数,且L≥1;
[0049] 一个选通电路组10与M条数据线data电连接,一个第一选通电路11与N条数据线data电连接,其中,M=N≥2,且M,N分别为正整数;
[0050] 每个选通电路组10包括多个第二选通电路12,每个第二选通电路12与A条数据线data电连接,其中,N>A≥1,且A为正整数。
[0051] 具体地,本发明实施例提供的显示面板,当显示区域中数据线的总数量与数值N的比值为奇数时,如图3和图4所示,与数据线data连接的数据输出电路包括至少一个选通电路组10和2L个第一选通电路11,由于边框区域B内第一选通电路11的数量是偶数个,可以保证显示面板沿第一方向X延伸的第一对称轴X0的两侧的第一选通电路11的数量相同,从而保证与第一选通电路11连接的数据线data在边框区域B呈对称分布。如图3所示,当选通电路组10的数量为奇数个时(图3以1个选通电路组为例),如果每个选通电路组10包括偶数个第二选通电路12,可以保证第一对称轴X0的两侧的第二选通电路12的数量相同,由于不同第二选通电路12连接的数据线data的数量是相同的,因此同样可以保证与第二选通电路12连接的数据线data在边框区域B呈对称分布。如图4所示,当每个选通电路10组包括奇数个第二选通电路12时(图4以3个第二选通电路为例),由于一个选通电路组10连接的数据线data的数量与一个第一选通电路11连接的数据线data的数量相同,而每个选通电路组10包括多个第二选通电路12,因此每个第二选通电路12连接的数据线data的数量最多是一个第一选通电路11连接的数据线data的数量的一半,当第一对称轴X0的两侧的第二选通电路12的数量相差一个时,由于第二选通电路12连接的数据线的数量较少,因此可以保证对称轴X0的两侧的数据线data的数量差异较小,从而减小与第二选通电路12连接的数据线data在边框区域B的分布不对称性。
[0052] 因此,本发明实施例提供的上述显示面板,由于数据输出电路包括至少一个选通电路组和偶数个第一选通电路,偶数第一选通电路可以保证与第一选通电路连接的数据线在边框区域呈对称分布。由于一个选通电路组连接的数据线的数量与一个第一选通电路连接的数据线的数量相同,每个选通电路组包括多个第二选通电路,即每个第二选通电路连接的数据线的数量最多是一个第一选通电路连接的数据线的数量的一半,可以保证与第二选通电路连接的数据线在边框区域呈对称分布或者减小与第二选通电路连接的数据线在边框区域的分布不对称性。即解决或者改善由于数据线在边框区域分布不对称导致的显示异常问题。
[0053] 在具体实施时,数据输出电路可以用于将驱动芯片输出的信号提供给显示区域中的数据线。
[0054] 进一步,在本发明实施例提供的显示面板中,一个像素一般包括多个子像素,每一子像素可以连接一条数据线。
[0055] 可选地,在本发明实施例提供的显示面板中,如图3所示,显示区域A具有第一对称轴X0,第一对称轴X0沿第一方向X延伸;所有的选通电路整体即偶数个第一选通电路11和多个第二选通电路12以第一对称轴X0为对称轴呈对称分布。从而保证与数据输出电路连接的所有数据线data在边框区域呈对称分布。
[0056] 可选地,在本发明实施例提供的显示面板中,如图3所示,M为偶数,即一个选通电路组10连接偶数条数据,显示面板包括一个选通电路组10,且选通电路组10包括两个第二选通电路12。即数据输出电路中包括2L个第一选通电路11和2个第二选通电路12,这样既可以保证第一选通电路11和第二选通电路12在第一对称轴X0两侧呈对称分布,从而保证与选通电路连接的数据线data在边框区域呈对称分布,又可以保证边框区域B内选通电路的数量最少,选通电路数量少意味着对边框区域的占用面积较小,有利于窄边框设计。
[0057] 可选地,在本发明实施例提供的显示面板中,如图3所示,只要保证2L个第一选通电路11在第一对称轴X0两侧呈对称分布,2个第二选通电路12在第一对称轴X0两侧呈对称分布即可,第二选通电路12的位置可以任意设置,在此不作限定。
[0058] 可选地,在本发明实施例提供的显示面板中,如图5所示,图5为本发明实施例提供的显示面板的又一种结构示意图;两个第二选通电路12相邻设置,且10的两侧分别设有L个第一选通电路11。两个第二选通电路12相邻设置,可以保证每个第二选通电路12只有一侧设置的是第一选通电路11。这样假如由于第二选通电路12与第一选通电路11结构不同会导致显示效果不同时,全屏只有两条显示差异交界线,因此可以提高显示效果。
[0059] 当然,这里只是预防由于第二选通电路12与第一选通电路11结构不同会导致显示效果不同,理论上,第二选通电路12与第一选通电路11仅是输出端的数量不同,是不会导致显示效果有差异的。
[0060] 可选地,在本发明实施例提供的显示面板中,如图6所示,图6为本发明实施例提供的显示面板的又一种结构示意图;2L个第一选通电路11依次相邻设置于两个第二选通电路12之间。即与第二选通电路12连接的数据线data位于显示面板靠近图6中左侧边框区域和右侧边框区域处,这样假如由于第二选通电路12与第一选通电路11结构不同会导致显示效果不同时,但是由于与第二选通电路12连接的数据线data靠近边框区域,而在显示面板边框区域附近的显示差异人眼不容易识别,因此可以保证显示效果。
[0061] 可选地,在本发明实施例提供的显示面板中,如图7所示,图7为本发明实施例提供的显示面板的又一种结构示意图;以依次相邻的L个第一选通电路11和一个第二选通电路12为一电路组100,边框区域B设置有两个电路组100;
[0062] 两个电路组100之间具有空隙;
[0063] 显示区域A还设置有多条信号线S1;
[0064] 空隙处还设置有沿第一方向X延伸的第一走线S2,第一走线S2与信号线电S1连接。将显示区域A内的信号线S1与位于两个电路组100的空隙处的第一走线S1连接,便于后续驱动芯片通过第一走线S2向显示区域A内的信号线S1提供信号。
[0065] 在具体实施时,信号线根据显示面板自身的性质而定,例如当显示面板为OLED显示面板时,信号线可以包括固定电源电压线,参考信号线等,在此不作限定。一般具有相同电压的信号线连接的第一走线相同,这样可以减少边框区域走线的数量,有利于窄边框设计。
[0066] 可选地,在本发明实施例提供的显示面板中,如图8所示,图8为本发明实施例提供的显示面板的又一种结构示意图;信号线包括固定电源电压线PVDD。驱动芯片就可以通过第一走线S1向各电源电压线PVDD施加信号。在具体实施时,由于显示区域内所有的电源电压线PVDD上的信号相同,因此可以将所有的电源电压线PVDD连接至一条第一走线S2上,从而通过一条第一走线S2向所有电源电压线PVDD传输信号;当然,在具体实施时,也可以将所有的电源电压线PVDD连接至多条第一走线S2上,从而通过多条第一走线S2同时向所有电源电压线PVDD传输信号,但是,第一走线S2较多不利于在边框的设计,因此,第一走线S2越少,越可以降低边框宽度。
[0067] 在具体实施时,如图9所示,图9为本发明实施例提供的一种选通电路的结构示意图;选通电路一般包括多个晶体管:T1、T2、T3、T4、T5和T6,晶体管一般包括栅极、第一极和第二极;图中以6个晶体管为例,每一晶体管连接一条时钟信号线和一条数据线,例如,晶体管T1的栅极连接时钟信号线CLKI,第一极连接数据线data1,晶体管T2的栅极连接时钟信号线CLK2,第一极连接数据线data2,晶体管T3的栅极连接时钟信号线CLK3,第一极连接数据线data3,晶体管T4的栅极连接时钟信号线CLK4,第一极连接数据线data4,晶体管T5的栅极连接时钟信号线CLK5,第一极连接数据线data5,晶体管T6的栅极连接时钟信号线CLK6,第一极连接数据线data6,6个晶体管的第二极均连接同一输入端IN。各输入端IN一般与数据信号总线电连接。选通电路通过输入端IN接收驱动芯片根据图像数据生成的灰阶信号;且一个选通电路在同一时间只能有一个晶体管被导通,例如当时钟信号线CLKI控制晶体管T1导通时,其它晶体管T2~T6均截止,选通电路将驱动芯片输出的信号提供给数据线data1。
[0068] 在具体实施时,驱动芯片可以通过印刷电路板与显示面板的边框区域进行绑定,当然,驱动芯片也可以直接绑定在显示面板的边框区域,在此不作限定。
[0069] 可选地,在本发明实施例提供的显示面板中,如图10所示,图10为本发明实施例提供的显示面板的又一种结构示意图;边框区域B还包括与各选通电路11或12对应电连接的多条沿第一方向X排布的时钟信号线CLK1~CLK6;
[0070] 间隙处还设置有多条沿第一方向延伸的时钟信号总线CK1~CK6;
[0071] 与不同选通电路11或12对应电连接且具有相同信号的时钟信号线CLK1~CLK6延伸至间隙处后与对应的时钟信号总线CK1~CK6电连接。即相当于两个电路组100共用一组时钟信号总线CK1~CK6,这样可以减少边框区域内时钟信号总线的数量,从而有利于窄边框设计。
[0072] 可选地,在本发明实施例提供的显示面板中,如图10所示,为了保证两个电路组100对应连接的时钟信号线CLK1~CLK6能够对称分布从而保证时钟信号线CLK1~CLK6上的负载一致,将时钟信号总线CK1~CK6设置在第一对称轴X0附近,例如图10中,第一对称轴X0左侧设置3条时钟信号总线CK1~CK3,第一对称轴X0右侧设置3条时钟信号总线CK4~CK5。
这时与固定电源电压线PVDD连接的第一走线S2可以设置为两条,且两条第一走线S2位于时钟信号总线CK1~CK6的两侧。从而保证显示面板左右两侧的固定电源电压线PVDD与第二走线S2的连接呈对称设置。
[0073] 可选地,当本发明实施例提供的显示面板中,如图11和图12所示,图11为本发明实施例提供的显示面板的又一种结构示意图;图12为本发明实施例提供的显示面板的又一种结构示意图;M为奇数,即每一选通电路组10连接奇数条数据线,选通电路组10包括两个第二选通电路12和一个第三选通电路13,第三选通电路13与B条数据线电连接,其中,A>B≥1,且B为正整数。这样可以使两个第二选通电路12关于第一对称轴X0呈对称分布,从而同样可以保证与第二选通电路12连接的数据线data在边框区域B呈对称分布,第三选通电路13自身关于第一对称轴X0呈对称分布,从而同样可以保证与第三选通电路13连接的数据线data在边框区域B呈对称分布。
[0074] 可选地,当本发明实施例提供的显示面板中,如图11和图12所示,A偶数,B为奇数,第三选通电路13位于两个第二选通电路之间。
[0075] 可选地,当本发明实施例提供的显示面板中,如图11所示,选通电路组10的两侧分别设有L个第一选通电路11。即两个第二选通电路12关于第一对称轴X0呈对称分布,2L个第一选通电路11关于第一对称轴X0呈对称分布,第三选通电路13自身关于第一对称轴X0呈对称分布,从而保证与各选通电路连接的数据线data在边框区域B整体关于第一对称轴X0呈对称分布。
[0076] 可选地,当本发明实施例提供的显示面板中,如图12所示,2L个第一选通电路11依次设置于两个第二选通电路12之间,且第三选通电路13的两侧分别设有L个第一选通电路11。即选通电路组10中,第三选通电路13自身关于第一对称轴X0呈对称分布,与第二选通电路12连接的数据线data位于显示面板靠近图12中左侧边框区域和右侧边框区域处,这样假如由于第二选通电路12与第一选通电路11结构不同会导致显示效果不同时,但是由于与第二选通电路12连接的数据线data靠近边框区域,而在显示面板边框区域附近的显示差异人眼不容易识别,因此可以保证显示效果。
[0077] 可选地,在本发明实施例提供的显示面板中,当B=1时,如图13所示,图13为本发明实施例提供的显示面板的又一种结构示意图;第三选通电路13可以仅包括一个晶体管T1,数据线data通过晶体管T1与数据信号总线(图13中未视出)连接,或者,如图14所示,图14为本发明实施例提供的显示面板的又一种结构示意图;第三选通电路13仅包括一条走线S0,数据线data通过该走线S0直接与数据信号总线(图14中未视出)连接,即第三选通电路
13为伪选通电路。
[0078] 在具体实施时,在本发明实施例提供的显示面板中,显示区域的形状可以是关于第一对称轴对称的任何对称形状,在此不作限定。如图15所示,图15为本发明实施例提供的显示面板的又一种结构示意图;显示区域A的形状为圆形,此时该显示面板可以为智能手表等,或者,显示区域A的形状为矩形等。其中,显示区域A中包括数据线data,边框区域B中设置有数据输出电路1。
[0079] 需要说明的是,本发明实施例提供的显示面板可以是如图16所示的液晶显示面板,图16为本发明实施例提供的显示面板的又一种结构示意图;也可以是如图17所示的有机发光(Organic Light Emitting Diode,以下简称OLED)显示面板,图17为本发明实施例提供的显示面板的又一种结构示意图;当然还可以是电子纸等显示器,在此不作限定。
[0080] 具体地,当显示面板为液晶显示面板是,如图16所示,显示面板包括相对设置的阵列基板001和彩膜基板002,以及位于阵列基板001和彩膜基板002之间的液晶层003。
[0081] 具体地,当显示面板为OLED显示面板时,如图17所示,显示面板包括位于阵列基板001上的阳极层004、发光层005、阴极层006以及封装层007。
[0082] 基于同一发明构思,本发明实施例还提供了一种用于本发明实施例提供的上述任一种显示面板的驱动方法,如图18所示,图18为本发明实施例提供的显示面板的一种驱动方法的流程图;包括:
[0083] S101、接收待显示帧图像数据;
[0084] S102、根据待显示帧图像数据驱动芯片同时向各选通电路输出信号;其中:
[0085] 驱动芯片向各第一选通电路输出的信号为根据待显示帧图像数据获取的灰阶信号;驱动芯片向选通电路组中的选通电路输出的信号为高阻态信号或根据待显示帧图像数据获取的灰阶信号,且驱动芯片在向选通电路组的其中一个选通电路输出的信号为灰阶信号时,向选通电路组的其它选通电路输出的信号为高阻态信号。
[0086] 具体地,以图19所示的显示面板为例,结合图20所示的时序图对本发明实施例提供的显示面板的驱动方法进行说明。其中,图19为本发明实施例提供的显示面板的又一种结构示意图;图20为图19所示显示面板对应的时序图。参见图19所示,第二选通电路12_1包括晶体管T1、T2和T3,分别连接数据线data1、data2、data3以及输入端IN1;第二选通电路12_2包括晶体管T1、T2和T3,分别连接数据线data16、data17、data18以及输入端IN4;第一选通电路11_1包括晶体管T1、T2、T3、T4、T5和T6,分别连接数据线data4、data5、data6、data7、data8、data9以及输入端IN2;第一选通电路11_2包括晶体管T1、T2、T3、T4、T5和T6,分别连接数据线data10、data11、data12、data13、data14、data15以及输入端IN3。
[0087] 如图20所示,当时钟信号线CLK1输出高电平信号时:第二选通电路12_1中的晶体管T1导通,驱动芯片通过输入端IN1向第二选通电路12_1提供灰阶信号Vdata1,第二选通电路12_1通过晶体管T1将灰阶信号Vdata1提供给数据线data1。第一选通电路11_1中的晶体管T1导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata4,第一选通电路11_1通过晶体管T1将灰阶信号Vdata4提供给数据线data4。第一选通电路11_2中的晶体管T1导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata10,第一选通电路11_2通过晶体管T1将灰阶信号Vdata10提供给数据线data10。第二选通电路12_2中的晶体管全部截止,驱动芯片通过输入端IN4向第二选通电路12_2提供高阻态信号V0。
[0088] 当时钟信号线CLK2输出高电平信号时:第二选通电路12_1中的晶体管T2导通,驱动芯片通过输入端IN1向第二选通电路12_1提供灰阶信号Vdata2,第二选通电路12_1通过晶体管T2将灰阶信号Vdata2提供给数据线data2。第一选通电路11_1中的晶体管T2导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata5,第一选通电路11_1通过晶体管T2将灰阶信号Vdata5提供给数据线data5。第一选通电路11_2中的晶体管T2导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata11,第一选通电路11_2通过晶体管T2将灰阶信号Vdata11提供给数据线data11。第二选通电路12_2中的晶体管全部截止,驱动芯片通过输入端IN4向第二选通电路12_2提供高阻态信号V0。
[0089] 当时钟信号线CLK3输出高电平信号时:第二选通电路12_1中的晶体管T3导通,驱动芯片通过输入端IN1向第二选通电路12_1提供灰阶信号Vdata3,第二选通电路12_1通过晶体管T3将灰阶信号Vdata3提供给数据线data3。第一选通电路11_1中的晶体管T3导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata6,第一选通电路11_1通过晶体管T3将灰阶信号Vdata6提供给数据线data6。第一选通电路11_2中的晶体管T3导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata12,第一选通电路11_2通过晶体管T3将灰阶信号Vdata12提供给数据线data12。第二选通电路12_2中的晶体管全部截止,驱动芯片通过输入端IN4向第二选通电路12_2提供高阻态信号V0。
[0090] 当时钟信号线CLK4输出高电平信号时:第二选通电路12_1中的晶体管全部截止,驱动芯片通过输入端IN1向第二选通电路12_1提供高阻态信号V0。第一选通电路11_1中的晶体管T4导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata7,第一选通电路11_1通过晶体管T4将灰阶信号Vdata7提供给数据线data7。第一选通电路11_2中的晶体管T4导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata13,第一选通电路11_2通过晶体管T4将灰阶信号Vdata13提供给数据线data13。第二选通电路12_2中的晶体管T1导通,驱动芯片通过输入端IN4向第二选通电路12_2提供灰阶信号Vdata16,第二选通电路12_2通过晶体管T1将灰阶信号Vdata16提供给数据线data16。
[0091] 当时钟信号线CLK5输出高电平信号时:第二选通电路12_1中的晶体管全部截止,驱动芯片通过输入端IN1向第二选通电路12_1提供高阻态信号V0。第一选通电路11_1中的晶体管T5导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata8,第一选通电路11_1通过晶体管T5将灰阶信号Vdata7提供给数据线data8。第一选通电路11_2中的晶体管T5导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata14,第一选通电路11_2通过晶体管T5将灰阶信号Vdata14提供给数据线data14。第二选通电路12_2中的晶体管T2导通,驱动芯片通过输入端IN4向第二选通电路12_2提供灰阶信号Vdata17,第二选通电路12_2通过晶体管T2将灰阶信号Vdata17提供给数据线data17。
[0092] 当时钟信号线CLK6输出高电平信号时:第二选通电路12_1中的晶体管全部截止,驱动芯片通过输入端IN1向第二选通电路12_1提供高阻态信号V0。第一选通电路11_1中的晶体管T6导通,驱动芯片通过输入端IN2向第一选通电路11_1提供灰阶信号Vdata9,第一选通电路11_1通过晶体管T6将灰阶信号Vdata9提供给数据线data9。第一选通电路11_2中的晶体管T6导通,驱动芯片通过输入端IN3向第一选通电路11_2提供灰阶信号Vdata15,第一选通电路11_2通过晶体管T4将灰阶信号Vdata15提供给数据线data15。第二选通电路12_2中的晶体管T3导通,驱动芯片通过输入端IN4向第二选通电路12_2提供灰阶信号Vdata18,第二选通电路12_2通过晶体管T3将灰阶信号Vdata18提供给数据线data18。
[0093] 基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种显示面板。该显示装置可以为:智能手表、如图21所示的手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
[0094] 本发明实施例提供的一种显示面板、其驱动方法及显示装置,由于数据输出电路包括至少一个选通电路组和偶数个第一选通电路,偶数第一选通电路可以保证与第一选通电路连接的数据线在边框区域呈对称分布。由于一个选通电路组连接的数据线的数量与一个第一选通电路连接的数据线的数量相同,每个选通电路组包括多个第二选通电路,即每个第二选通电路连接的数据线的数量最多是一个第一选通电路连接的数据线的数量的一半,可以保证与第二选通电路连接的数据线在边框区域呈对称分布或者减小与第二选通电路连接的数据线在边框区域的分布不对称性。即解决或者改善由于数据线在边框区域分布不对称导致的显示异常问题。
[0095] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈