首页 / 专利库 / 物理 / 迟滞 / 一种迟滞电压比较器

一种迟滞电压比较器

阅读:995发布:2020-05-12

专利汇可以提供一种迟滞电压比较器专利检索,专利查询,专利分析的服务。并且本 发明 涉及比较器技术领域,公开了一种 迟滞 电压 比较器。包括:可调基准电压产生模 块 、偏置 电流 产生模块、比较器模块;在比较器模块中通过 开关 管在输入电压的对管处加入一个MOS管来产生迟滞电压,且开关管的电荷注入不会影响电压基准,再通过偏置电流产生模块产生一个特定 温度 系数以及工艺参数的电流作为比较器的尾电流,用该尾电流从而消除加入MOS管产生迟滞电压带来的温度系数与工艺参数。而且可以将该电流通过不同系数的 电流镜 镜像出来给N个该类比较器模块作为尾电流,同时改变不同比较器输入MOS管的宽长比即可实现任意不同精确迟滞电压的比较器,因此只需要N个基准比较电压,匹配比较简单,在系统需要多个该类比较器时, 电路 实现比较简单。,下面是一种迟滞电压比较器专利的具体信息内容。

1.一种迟滞电压比较器,其特征在于,包括:可调基准电压产生模、偏置电流产生模块、比较器模块;
所述可调基准电压产生模块产生第一电流,所述第一电流流入可调基准电压产生模块的第三电阻的一端,第三电阻的另一端连接电源端,所述第三电阻的一端形成电压点;
所述偏置电流产生模块包括漏极电压钳位电路、MOS管M20、MOS管M19、第一电流镜、第二电流镜,所述漏极电压钳位电路包括运算放大器A1、第一电阻、第二电阻、MOS管M15、MOS管M16、MOS管M17、MOS管M18,所述MOS管M20、MOS管M19的漏极电流和第一电流相等,所述第二电阻的一端连接电源端,所述第二电阻的另一端分别连接MOS管M20的漏极和MOS管M18的栅极,MOS管M18的源极和漏极分别连接电源端和MOS管M17的源极,所述MOS管M17的漏极连接第一电流镜的一个漏极,所述运算放大器A1的输出端连接MOS管M17、MOS管M15的栅极,所述运算放大器A1的输入端连接可调基准电压产生模块形成的电压点和MOS管M17的源极,所述第一电阻的一端连接电源端,所述第一电阻的另一端分别连接MOS管M19的漏极和MOS管M16的栅极,MOS管M16的源极和漏极分别连接电源端和MOS管M15的源极,所述MOS管M15的漏极分别连接第一电流镜的另一个漏极和第二电流镜的一个漏极,所述第一电流镜、第二电流镜的源极与MOS管M19、MOS管M20的源极连接,所述第二电流镜的另一个漏极的电流为产生的偏置电流;
所述比较器模块包括晶体管对管,所述MOS管对管的栅极分别连接输入电压端和基准电压端,在MOS管对管处通过一个开关管设置一个MOS管M3来产生迟滞电压,所述偏置电流通过第三电流镜产生镜像电流输入给MOS管M3的源极。
2.如权利要求1所述的迟滞电压比较器,其特征在于,所述第二电流镜的镜像比例可调。
3.如权利要求2所述的迟滞电压比较器,其特征在于,所述比较器模块包括MOS管M6和MOS管M5和MOS管M2和MOS管M1组成的对管、带有开关管M4的MOS管M3、MOS管M9和MOS管M10组成的第三电流镜、MOS管M7、MOS管M8,所述偏置电流连接MOS管M10的漏极,MOS管M10的源极连接电源端,所述MOS管M9和MOS管M10的栅极连接,所述MOS管M9的源极连接电源端,所述MOS管M9的漏极连接MOS管M3、MOS管M2、MOS管M1的源极,所述MOS管M2、MOS管M1的栅极分别连接在输入电压端和基准电压端,所述MOS管M2和MOS管M1的漏极分别连接MOS管M6和MOS管M5的漏极,所述MOS管M6和MOS管M5的源极连接MOS管M19、MOS管M20的源极,所述MOS管M6和MOS管M5的栅极连接,所述MOS管M5的栅极和漏极短接,所述MOS管M3的栅极连接输入电压端,所述MOS管M3的漏极连接开关管M4的源极,所述开关管M4的漏极连接MOS管M5的栅极,所述开关管M4的栅极连接到输出电压端,所述MOS管M6的漏极连接MOS管M7的栅极,所述MOS管M8的源极和栅极分别连接电源端和偏置电流,所述MOS管M7的源极连接MOS管M19、MOS管M20的源极,所述MOS管M7、MOS管M8的漏极连接输出电压端。
4.如权利要求3所述的迟滞电压比较器,其特征在于,所述第三电流镜中MOS管M9和MOS管M10的长宽比可调。
5.如权利要求4所述的迟滞电压比较器,其特征在于,第一电流镜镜像比例系数为1:1;
所述第二电流镜的镜像比例系数为1:k,k是为第二电流镜的镜像设置的比例系数;第三电流镜的镜像比例系数为1:2。
6.如权利要求1所述的迟滞电压比较器,其特征在于,所述第一电阻和第二电阻的阻值可调。
7.如权利要求3所述的迟滞电压比较器,其特征在于,MOS管对管采用PMOS输入对管。
8.如权利要求3所述的迟滞电压比较器,其特征在于,MOS管对管采用对偶的NMOS输入对管。
9.如权利要求3所述的迟滞电压比较器,其特征在于,所述可调基准电压产生模块包括:运算放大器A0、MOS管M21、MOS管M22、MOS管M23、MOS管M24、MOS管M25、第三电阻、第四电阻,所述运算放大器A0输入端连接基准电压的分压和MOS管M25的源极,所述运算放大器A0输出端连接MOS管M25的栅极,所述MOS管M25的源极和漏极分别连接第四电阻的一端和MOS管M24的漏极,所述MOS管M24的源极连接电源端,所述MOS管M24的栅极和漏极短接,所述MOS管M24、MOS管M23的栅极连接,MOS管M23的源极和漏极分别连接电源端和MOS管M22的漏极,所述MOS管M22、MOS管M21的栅极连接,所述MOS管M22的栅极和漏极短接,所述MOS管M22的栅极连接MOS管M19、MOS管M20的栅极,所述MOS管M22、MOS管M21的源极连接第四电阻的另一端,所述MOS管M21的漏极电流为第一电流,并连接第三电阻后再连接电源端。

说明书全文

一种迟滞电压比较器

技术领域

[0001] 本发明涉及比较器技术领域,特别是一种迟滞电压比较器。

背景技术

[0002] 在模拟集成电路芯片内部会大量使用迟滞比较器,在应用中往往要求精确的迟滞电压,不随工艺的工艺以及温度的变化而变化,例如power good信号的产生比较器,传统的精确迟滞电压比较器会采用带隙基准的两个分压的压差作为迟滞电压,但当芯片中需要用到很多个不同迟滞电压的精确迟滞电压比较器,以及当迟滞电压较小时,在带隙基准准确分压会变得非常困难,而且在比较器的基准电压切换时开关带来的电荷注入会影响其他基准电压的准确性。例如,在一个芯片需要运用N个精确迟滞电压比较器时,传统精确迟滞电压比较器需要2N个基准电压来实现,由于不同精确迟滞电压比较器的迟滞电压需求不同,基准电压的分压比例往往差别非常大,为了实现基准电压的准确性,需要保证每个分压电阻的匹配,这将消耗大量的面积,且精度会比较差,而且在每个基准电压支路上都会加入开关管来控制迟滞,开关管在开关时带来的电荷注入将相互影响基准电压的准确性。

发明内容

[0003] 本发明所要解决的技术问题是:针对上述存在的问题,提供了一种迟滞电压比较器。
[0004] 本发明采用的技术方案如下:一种迟滞电压比较器,包括:可调基准电压产生模、偏置电流产生模块、比较器模块;
[0005] 所述可调基准电压产生模块产生第一电流,所述第一电流流入可调基准电压产生模块的第三电阻的一端,第三电阻的另一端连接电源端,所述第三电阻的一端形成电压点;
[0006] 所述偏置电流产生模块包括漏极电压钳位电路、MOS管M20、MOS管M19、第一电流镜、第二电流镜,所述漏极电压钳位电路包括运算放大器A1、第一电阻、第二电阻、MOS管M15、MOS管M16、MOS管M17、MOS管M18,所述MOS管M20、MOS管M19的漏极电流和第一电流相等,所述第二电阻的一端连接电源端,所述第二电阻的另一端分别连接MOS管M20的漏极和MOS管M18的栅极,MOS管M18的源极和漏极分别连接电源端和MOS管M17的源极,所述MOS管M17的漏极连接第一电流镜的一个漏极,所述运算放大器A1的输出端连接MOS管M17、MOS管M15的栅极,所述运算放大器A1的输入端连接可调基准电压产生模块形成的电压点和MOS管M17的源极,所述第一电阻的一端连接电源端,所述第一电阻的另一端分别连接MOS管M19的漏极和MOS管M16的栅极,MOS管M16的源极和漏极分别连接电源端和MOS管M15的源极,所述MOS管M15的漏极分别连接第一电流镜的另一个漏极和第二电流镜的一个漏极,所述第一电流镜、第二电流镜的源极与MOS管M19、MOS管M20的源极连接,所述第二电流镜的另一个漏极的电流为产生的偏置电流;
[0007] 所述比较器模块包括晶体管对管,所述MOS管对管的栅极分别连接输入电压端和基准电压端,在MOS管对管处通过一个开关管设置一个MOS管M3来产生迟滞电压,所述偏置电流通过第三电流镜产生镜像电流输入给MOS管M3的源极。
[0008] 进一步的,所述第二电流镜的镜像比例可调。
[0009] 进一步的,所述比较器模块包括MOS管M6和MOS管M5和MOS管M2和MOS管M1组成的对管、带有开关管M4的MOS管M3、MOS管M9和MOS管M10组成的第三电流镜、MOS管M7、MOS管M8,所述偏置电流连接MOS管M10的漏极,MOS管M10的源极连接电源端,所述MOS管M9和MOS管M10的栅极连接,所述MOS管M9的源极连接电源端,所述MOS管M9的漏极连接MOS管M3、MOS管M2、MOS管M1的源极,所述MOS管M2、MOS管M1的栅极分别连接在输入电压端和基准电压端,所述MOS管M2和MOS管M1的漏极分别连接MOS管M6和MOS管M5的漏极,所述MOS管M6和MOS管M5的源极连接MOS管M19、MOS管M20的源极,所述MOS管M6和MOS管M5的栅极连接,所述MOS管M5的栅极和漏极短接,所述MOS管M3的栅极连接输入电压端,所述MOS管M3的漏极连接开关管M4的源极,所述开关管M4的漏极连接MOS管M5的栅极,所述开关管M4的栅极连接到输出电压端,所述MOS管M6的漏极连接MOS管M7的栅极,所述MOS管M8的源极和栅极分别连接电源端和偏置电流,所述MOS管M7的源极连接MOS管M19、MOS管M20的源极,所述MOS管M7、MOS管M8的漏极连接输出电压端,
[0010] 进一步的,所述第三电流镜中MOS管M9和MOS管M10的长宽比可调。
[0011] 进一步的,MOS管对管采用PMOS输入对管或对偶的NMOS输入对管。
[0012] 进一步的,所述可调基准电压产生模块包括:运算放大器A0、MOS管M21、MOS管M22、MOS管M23、MOS管M24、MOS管M25、第三电阻、第四电阻,所述运算放大器A0输入端连接基准电压的分压和MOS管M25的源极,所述运算放大器A0输出端连接MOS管M25的栅极,所述MOS管M25的源极和漏极分别连接第四电阻的一端和MOS管M24的漏极,所述MOS管M24的源极连接电源端,所述MOS管M24的栅极和漏极短接,所述MOS管M24、MOS管M23的栅极连接,MOS管M23的源极和漏极分别连接电源端和MOS管M22的漏极,所述MOS管M22、MOS管M21的栅极连接,所述MOS管M22的栅极和漏极短接,所述MOS管M22的栅极连接MOS管M19、MOS管M20的栅极,所述MOS管M22、MOS管M21的源极连接第四电阻的另一端,所述MOS管M21的漏极电流为第一电流,并连接第三电阻后再连接电源端。
[0013] 与现有技术相比,采用上述技术方案的有益效果为:
[0014] 1.迟滞电压不含与工艺角相关的参数,且电阻的温度系数会被消除,带隙基准电压基本不随工艺和温度改变,只需要做好少量电阻的匹配以及比较器输入对管的匹配(任何精确比较器均会做匹配),就能保证迟滞电压与工艺参数和温度无关;
[0015] 2.如果芯片内采用N个精确迟滞比较器,传统精确迟滞电压比较器需要2N个基准电压,且在实际应用中迟滞电压的大小往往与比较器的基准电压不成固定比例,为了实现输出电压的精度,每个分压电阻必须保证匹配,这对于电阻分压带来很大的难度,本申请的电路只需要N个基准分压且基本成固定比例,大大减小基准电压的分压难度[0016] 3.该电路可以通过设置不同的电流镜镜像比例系数和迟滞MOS管的宽长比实现任意大小的迟滞电压;这样解决了传统精确迟滞比较器实现多个小迟滞电压带来的基准电压分压电阻难以匹配的问题。
[0017] 4.该电路在比较器基准电压输入端较传统精确比较器没有加入开关管,从而消除了开关管在比较器翻转时的电荷注入对基准电压的影响,从而保证在其他用途的基准电压的准确性。附图说明
[0018] 图1为本发明迟滞电压比较器的结构示意图。
[0019] 图2为本发明中偏置电流产生模块的电路结构示意图。
[0020] 图3为本发明中比较器模块的电路结构示意图。
[0021] 图4为本发明中可调基准电压产生模块的电路结构示意图。

具体实施方式

[0022] 下面结合附图对本发明做进一步描述。
[0023] 实施例1:如图1所示,一种迟滞电压比较器,包括:可调基准电压产生模块、偏置电流产生模块、比较器模块;
[0024] 所述可调基准电压产生模块产生第一电流I1,所述第一电流I1流入可调基准电压产生模块的第三电阻R3的一端,第三电阻R3的另一端连接电源端,所述第三电阻R3的一端形成电压点VR3;
[0025] 如图2所示,所述偏置电流产生模块包括漏极电压钳位电路、MOS管M20、MOS管M19、第一电流镜、第二电流镜,所述漏极电压钳位电路包括运算放大器A1、第一电阻、第二电阻、MOS管M15、MOS管M16、MOS管M17、MOS管M18,所述MOS管M20的漏极电流I2、MOS管M19的漏极电流I3和第一电流I1相等,所述第二电阻R2的一端连接电源端,所述第二电阻R2的另一端分别连接MOS管M20的漏极和MOS管M18的栅极,MOS管M18的源极和漏极分别连接电源端和MOS管M17的源极,所述MOS管M17的漏极连接第一电流镜的一个漏极,第一电流镜包括MOS管M14和MOS管M13,所述第二电流镜包括MOS管M12和MOS管M11,所述MOS管M17的漏极(电流为I4)连接MOS管M14的漏极,MOS管M14和MOS管M13的栅极连接,MOS管M14的栅极和漏极短接,所述运算放大器A1的输出端连接MOS管M17、MOS管M15的栅极,所述运算放大器A1的输入端连接可调基准电压产生模块形成的电压点和MOS管M17的源极,所述第一电阻R1的一端连接电源端,所述第一电阻R1的另一端分别连接MOS管M19的漏极和MOS管M16的栅极,MOS管M16的源极和漏极分别连接电源端和MOS管M15的源极,所述MOS管M15的漏极(电流为I5)分别连接MOS管M13的漏极(电流为I6)和第二电流镜MOS管M13的漏极(电流为I7),所述MOS管M12和MOS管M11的栅极连接,所述MOS管M12的栅极和漏极短接,所述MOS管M14、MOS管M13、MOS管M12、MOS管M11的源极连接MOS管M19、MOS管M20的源极连接,所述MOS管M11的漏极电流为产生的偏置电流I8,第一电流镜镜像比例系数为1:1,所述第二电流镜的镜像比例系数为1:k;
[0026] 所述比较器模块包括晶体管对管,所述MOS管对管的栅极分别连接输入电压端VIN和基准电压端VREF,在MOS管对管处通过一个开关管设置一个MOS管M3来产生迟滞电压,所述偏置电流通过第三电流镜产生镜像电流输入给MOS管M3的源极。本实施例的方案不需要两个基准电压,且开关管的电荷注入将不会影响基准电压;该偏置电流是具有特定温度系数以及工艺参数,作为比较器的尾电流,从而消除了加入的MOS管产生迟滞电压带来的温度系数与工艺参数,实现精确的迟滞电压,该迟滞电压不随温度与工艺角的变化而变化,再将该尾电流通过不同系数的电流镜镜像出来给多个该类比较器作为尾电流以及改变不同比较器输入MOS管的宽长比即可实现任意不同精确迟滞电压的比较器,从而匹配比较简单,只需要N个基准电压。
[0027] 实施例2:在实施例1的基础上,如图3所示,所述比较器模块包括MOS管M6和MOS管M5和MOS管M2和MOS管M1组成的对管、带有开关管M4的MOS管M3、MOS管M9和MOS管M10组成的第三电流镜、MOS管M7、MOS管M8,所述偏置电流连接MOS管M10的漏极,MOS管M10的源极连接电源端,所述MOS管M9和MOS管M10的栅极连接,本实施例中第三电流镜的镜像比例系数为1:2,所述MOS管M9的源极连接电源端,所述MOS管M9的漏极连接MOS管M3、MOS管M2、MOS管M1的源极,所述MOS管M2、MOS管M1的栅极分别连接在输入电压端VIN和基准电压端VREF,所述MOS管M2和MOS管M1的漏极分别连接MOS管M6和MOS管M5的漏极,所述MOS管M6和MOS管M5的源极连接MOS管M19、MOS管M20的源极,所述MOS管M6和MOS管M5的栅极连接,所述MOS管M5的栅极和漏极短接,所述MOS管M3的栅极连接输入电压端,所述MOS管M3的漏极连接开关管M4的源极,所述开关管M4的漏极连接MOS管M5的栅极,所述开关管M4的栅极连接到输出电压端,所述MOS管M6的漏极连接MOS管M7的栅极,所述MOS管M8的源极和栅极分别连接电源端和偏置电流,所述MOS管M7的源极连接MOS管M19、MOS管M20的源极,所述MOS管M7、MOS管M8的漏极连接输出电压端。
[0028] 其中,MOS管对管采用PMOS输入对管或对偶的NMOS输入对管。
[0029] 实施例3,在实施例2的基础上,如图4所示,所述可调基准电压产生模块包括:运算放大器A0、MOS管M21、MOS管M22、MOS管M23、MOS管M24、MOS管M25、第三电阻R3、第四电阻R4,所述运算放大器A0输入端连接基准电压的分压VR和MOS管M25的源极,所述运算放大器A0输出端连接MOS管M25的栅极,所述MOS管M25的源极和漏极分别连接第四电阻R4的一端和MOS管M24的漏极,所述MOS管M24的源极连接电源端,所述MOS管M24的栅极和漏极短接,所述MOS管M24、MOS管M23的栅极连接,MOS管M23的源极和漏极分别连接电源端和MOS管M22的漏极,所述MOS管M22、MOS管M21的栅极连接,所述MOS管M22的栅极和漏极短接,所述MOS管M22的栅极连接MOS管M19、MOS管M20的栅极,所述MOS管M22、MOS管M21的源极连接第四电阻R4的另一端,同时连接MOS管M19和MOS管M20的源极,所述MOS管M21的漏极电流为第一电流I1,并连接第三电阻R3后再连接电源端,MOS管M21和第三电阻R3之间形成电压点VR3。本实施例的结构中,改变电流镜MOS管M21、MOS管M22,电流镜MOS管M23、MOS管M24的镜像比例系数,以及改变电阻R1、R2、R3的阻值,可以实现不同的基准电压VR3。
[0030] 上述实施例的方案采用用基准电压的分压VR通过运算放大器A0产生电流I1=VR/R4,且I1=I2=I3,然后通过运算放大器A1钳位M18和M16的漏极与源极电压:
[0031] VDS18=VDS16=I1*R3
[0032] M18的栅极与源极压差为:VGS18=I2*R2
[0033] M16的栅极与源极压差为:VGS16=I3*R1
[0034] 本实施例设置M18和M16的宽长比相等并做好匹配,使M18与M16的阈值电压相等:
[0035] VGS18=VGS16
[0036] W18/L18=W16/L16
[0037] 本实施例调节VGS18和VGS16使M18与M16均工作在深线性区,且M16的电流I8大于M18的I6,设置M17与M15的宽长比,使两者由于电流大小不同带来的VGS差值可以忽略,如需要更加精准的,可单独加入一个运算放大器来钳位M15的漏极电压,从而可以得到I8的电流大小为:
[0038]
[0039] 其中,μp为空穴迁移率,Cox为单位面积的栅化层电容,tox为氧化层厚度。
[0040] 该电流I8将作为迟滞比较器的偏置电流,设置电流镜M10与M9的宽长比为1:2,输入对管M2与M3的宽长比相等:W2/L2=W1/L1
[0041] 当比较器输出为低时,没有加入迟滞MOS管M3时,比较器发生翻转的条件是,M6的电流IDM6与M5的电流IDM5相等,均等于I8,必须保证输入管的M1,M2和M3均工作在饱和区。
[0042] 比较器的翻转时:
[0043] IDM6=IDM5=I8
[0044] VIN=VREF
[0045] 当比较器翻转后,即输出为高时,通过开关管M4加入迟滞MOS管M3,此时的翻转电压为:
[0046]
[0047] 故该电路的迟滞电压为:
[0048]
[0049] 整个公式中不包括与温度相关的参数,与工艺角参数相关的参数通过匹配也将被消除,从而实现精确迟滞电压的比较器,再通过不同电流镜将I7镜像出去给不同宽长比的输入对管比较器,即可实现多个不同大小精确迟滞电压的比较器。
[0050] 本发明并不局限于前述的具体实施方式。本发明扩展到任何在本说明书中披露的新特征或任何新的组合,以及披露的任一新的方法或过程的步骤或任何新的组合。如果本领域技术人员,在不脱离本发明的精神所做的非实质性改变或改进,都应该属于本发明权利要求保护的范围。
相关专利内容
标题 发布/更新时间 阅读量
可编程迟滞比较器 2020-05-14 267
一种迟滞型比较器 2020-05-14 323
迟滞比较器电路 2020-05-11 620
轨对轨输入迟滞比较器 2020-05-13 304
迟滞电路 2020-05-11 535
单边迟滞比较器 2020-05-12 292
一种电子油门迟滞机构 2020-05-13 776
迟滞比较器电路 2020-05-12 95
高速内部迟滞型比较器 2020-05-14 447
微能量迟滞装置 2020-05-14 700
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈