首页 / 专利库 / 变压器和转换设备 / 传感器 / 正交模转换器 / 无线通信综合测试仪中减小本振环路内杂散电路

无线通信综合测试仪中减小本振环路内杂散电路

阅读:725发布:2020-05-11

专利汇可以提供无线通信综合测试仪中减小本振环路内杂散电路专利检索,专利查询,专利分析的服务。并且本 发明 公开了一种无线通信综合测试仪中减小 本振 环路内杂散 电路 。本发明一种无线通信综合测试仪中减小本振环路内杂散电路,包括:小数分频 频率 合成器、功分器、第一I/Q 正交 解调器、可编程整数 分频器 、第二I/Q正交解调器、第二带通 滤波器 、 数模转换 器、I/Q正交 调制器 、第一 模数转换 器 、FPGA芯片、第一合路器和第二合路器。本发明的有益效果:可以达到杂散抵消最优化;通过不同 算法 可以加快校准时间。通过增加校准、反馈补偿等电路及结合FPGA 信号 处理来共同完成本振环路内杂散抵消方法,改善系统性能。,下面是无线通信综合测试仪中减小本振环路内杂散电路专利的具体信息内容。

1.一种无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,包括:小数分频频率合成器、功分器、第一I/Q正交解调器、可编程整数分频器、第二I/Q正交解调器、数模转换器、I/Q正交调制器、第一模数转换器、FPGA芯片、第一合路器和第二合路器;所述FPGA芯片连接所述小数分频频率合成器、所述可编程整数分频器、所述第二I/Q正交解调器和I/Q正交调制器。
信号形成7个通路:
所述小数分频频率合成器输出的本振信号及杂散信号通过所述功分器分成3路:通路1为待抵消射频主通路;通路2为待抵消中频主通路;通路3为中频本振提取电路;
通路2通过第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号;
通路3通过第二I/Q正交解调器和第一模数转换器,将射频本振及杂散信号变为中频本振及杂散信号并由第一模数转换器送至FPGA芯片内提取出中频本振信号;
通路4为中频本振抵消电路,所述FPGA芯片生成中频本振抵消信号通过数模转换器送至第一合路器与通路2完成中频杂散提取功能;
通路5为射频杂散抵消通路,通路5是通过I/Q正交调制器,将中频杂散变换到射频杂散,并送至第二合路器与通路1共同完成射频杂散抵消功能;
通路6为中频校准通路,通路6是通路2、3、4反馈校准通路,校准中频杂散提取效果;
通路7为射频频校准通路,通路7是检测功率变化拐点来实现通路2、3、4、5的校准的反馈电路。
2.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,通过FFT利用频谱估计算法提取出中频本振信号。
3.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,通路2中第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号后经过第一带通滤波器,所述第一带通滤波器的输出端连接所述第一合路器的输入端。
4.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,所述第二I/Q正交解调器和第一模数转换器之间连接有第二带通滤波器。
5.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,所述通路6包括第三带通滤波器和与所述第三带通滤波器的输出端连接的第二模数转换器;所述第三带通滤波器的输入端连接所述第一合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
6.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,所述通路7包括射频检波管和与所述射频检波管的输出端连接的第三模数转换器;所述射频检波管的输入连接所述第二合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
7.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,所述可编程整数分频器给所述第一I/Q正交解调器、所述第二I/Q正交解调器、所述I/Q正交调制器提供鉴相频率。
8.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,还包括和所述FPGA芯片连接的存储单元,电路初始化训练序列的校准结果保存在所述存储单元中,通路与频响及温度的校准数据保存在所述存储单元中。
9.如权利要求8所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,所述存储单元是Flash存储器
10.如权利要求1所述的无线通信综合测试仪中减小本振环路内杂散电路,其特征在于,带通滤波器通带选择与射频本振环路带宽相关联。

说明书全文

无线通信综合测试仪中减小本振环路内杂散电路

技术领域

[0001] 本发明应用在无线通信综合测试仪中的射频本振环路内杂散抵消,也可以应用于其它需要小数分频的频率合成器中。

背景技术

[0002] 当使用集成Δ–Σ小数分频器的PLL中的小数分频功能时,会遇到整数边界杂散的问题:即当生成的频率靠近鉴相频率Fpd的整数倍和二分之一整数倍时,主信号频谱两边会有杂散信号产生,由于杂散信号在PLL的环路带宽内因此很难去除。

发明内容

[0003] 本发明要解决的技术问题是提供一种无线通信综合测试仪中减小本振环路内杂散电路,通过增加校准、反馈补偿等电路及结合FPGA信号处理来共同完成本振环路内杂散抵消方法,改善系统性能。
[0004] 为了解决上述技术问题,本发明提供了一种无线通信综合测试仪中减小本振环路内杂散电路,包括:小数分频频率合成器、功分器、第一I/Q正交解调器、可编程整数分频器、第二I/Q正交解调器、数模转换器、I/Q正交调制器、第一模数转换器、FPGA芯片、第一合路器和第二合路器;
[0005] 所述FPGA芯片连接所述小数分频频率合成器、所述可编程整数分频器、所述第二I/Q正交解调器和I/Q正交调制器;
[0006] 信号形成7个通路:
[0007] 所述小数分频频率合成器输出的本振信号及杂散信号通过所述功分器分成3路:通路1为待抵消射频主通路;通路2为待抵消中频主通路;通路3为中频本振提取电路;
[0008] 通路2通过第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号;
[0009] 通路3通过第二I/Q正交解调器和第一模数转换器,将射频本振及杂散信号变为中频本振及杂散信号并由第一模数转换器送至FPGA芯片内提取出中频本振信号;
[0010] 通路4为中频本振抵消电路,所述FPGA芯片生成中频本振抵消信号通过数模转换器送至第一合路器与通路2完成中频杂散提取功能;
[0011] 通路5为射频杂散抵消通路,通路5是通过I/Q正交调制器,将中频杂散变换到射频杂散,并送至第二合路器与通路1共同完成射频杂散抵消功能;
[0012] 通路6为中频校准通路,通路6是通路2、3、4反馈校准通路,校准中频杂散提取效果;
[0013] 通路7为射频频校准通路,通路7是检测功率变化拐点来实现通路2、3、4、5的校准的反馈电路。
[0014] 在其中一个实施例中,通过FFT利用频谱估计算法提取出中频本振信号。
[0015] 在其中一个实施例中,通路2中第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号后经过第一带通滤波器,所述第一带通滤波器的输出端连接所述第一合路器的输入端。
[0016] 在其中一个实施例中,所述第二I/Q正交解调器和第一模数转换器之间连接有第二带通滤波器。
[0017] 在其中一个实施例中,所述通路6包括第三带通滤波器和与所述第三带通滤波器的输出端连接的第二模数转换器;所述第三带通滤波器的输入端连接所述第一合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
[0018] 在其中一个实施例中,所述通路7包括射频检波管和与所述射频检波管的输出端连接的第三模数转换器;所述射频检波管的输入连接所述第二合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
[0019] 在其中一个实施例中,所述可编程整数分频器给所述第一I/Q正交解调器、所述第二I/Q正交解调器、所述I/Q正交调制器提供鉴相频率。
[0020] 在其中一个实施例中,还包括和所述FPGA芯片连接的存储单元,电路初始化训练序列的校准结果保存在所述存储单元中,通路与频响及温度的校准数据保存在所述存储单元中。
[0021] 在其中一个实施例中,所述存储单元是Flash存储器
[0022] 在其中一个实施例中,带通滤波器通带选择与射频本振环路带宽相关联。
[0023] 本发明的有益效果:
[0024] 可以达到杂散抵消最优化;通过不同算法可以加快校准时间。通过增加校准、反馈补偿等电路及结合FPGA信号处理来共同完成本振环路内杂散抵消方法,改善系统性能。附图说明
[0025] 图1是本发明无线通信综合测试仪中减小本振环路内杂散电路的示意图。

具体实施方式

[0026] 下面结合附图和具体实施例对本发明作进一步说明,以使本领域的技术人员可以更好地理解本发明并能予以实施,但所举实施例不作为对本发明的限定。
[0027] 一种无线通信综合测试仪中减小本振环路内杂散电路,包括:小数分频频率合成器、功分器、第一I/Q正交解调器、可编程整数分频器、第二I/Q正交解调器、数模转换器、I/Q正交调制器、第一模数转换器、FPGA芯片、第一合路器和第二合路器;
[0028] 所述FPGA芯片连接所述小数分频频率合成器、所述可编程整数分频器、所述第二I/Q正交解调器和I/Q正交调制器;
[0029] 信号形成7个通路:
[0030] 所述小数分频频率合成器输出的本振信号及杂散信号通过所述功分器分成3路:通路1为待抵消射频主通路;通路2为待抵消中频主通路;通路3为中频本振提取电路;
[0031] 通路2通过第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号;
[0032] 通路3通过第二I/Q正交解调器和第一模数转换器,将射频本振及杂散信号变为中频本振及杂散信号并由第一模数转换器送至FPGA芯片内提取出中频本振信号;
[0033] 通路4为中频本振抵消电路,所述FPGA芯片生成中频本振抵消信号通过数模转换器送至第一合路器与通路2完成中频杂散提取功能;
[0034] 通路5为射频杂散抵消通路,通路5是通过I/Q正交调制器,将中频杂散变换到射频杂散,并送至第二合路器与通路1共同完成射频杂散抵消功能;
[0035] 通路6为中频校准通路,通路6是通路2、3、4反馈校准通路,校准中频杂散提取效果;
[0036] 通路7为射频频校准通路,通路7是检测功率变化拐点来实现通路2、3、4、5的校准的反馈电路。
[0037] 在其中一个实施例中,通过FFT利用频谱估计算法提取出中频本振信号。
[0038] 在其中一个实施例中,通路2中第一I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号后经过第一带通滤波器,所述第一带通滤波器的输出端连接所述第一合路器的输入端。
[0039] 在其中一个实施例中,所述第二I/Q正交解调器和第一模数转换器之间连接有第二带通滤波器。
[0040] 在其中一个实施例中,所述通路6包括第三带通滤波器和与所述第三带通滤波器的输出端连接的第二模数转换器;所述第三带通滤波器的输入端连接所述第一合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
[0041] 在其中一个实施例中,所述通路7包括射频检波管和与所述射频检波管的输出端连接的第三模数转换器;所述射频检波管的输入连接所述第二合路器的输出端,所述第二模数转换器的输出端连接所述FPGA芯片。
[0042] 在其中一个实施例中,所述可编程整数分频器给所述第一I/Q正交解调器、所述第二I/Q正交解调器、所述I/Q正交调制器提供鉴相频率。三者的鉴相频率,可以相同,也可以不同,根据系统的需要提供各自(所述第一I/Q正交解调器、所述第二I/Q正交解调器、所述I/Q正交调制器)需要的鉴相频率的大小。
[0043] 在其中一个实施例中,还包括和所述FPGA芯片连接的存储单元,电路初始化训练序列的校准结果保存在所述存储单元中,通路与频响及温度的校准数据保存在所述存储单元中。
[0044] 在其中一个实施例中,所述存储单元是Flash存储器。
[0045] 在其中一个实施例中,带通滤波器通带选择与射频本振环路带宽相关联。
[0046] 本发明的有益效果:
[0047] 可以达到杂散抵消最优化;通过不同算法可以加快校准时间。通过增加校准、反馈补偿等电路及结合FPGA信号处理来共同完成本振环路内杂散抵消方法,改善系统性能。
[0048] 下面介绍一个本发明的应用场景:
[0049] 参阅图1,电路主要分成7路。
[0050] 1.射频本振输出中含有本振信号及杂散信号(LO+Spurs),通过功分器分成3路:
[0051] 通路1为待抵消射频主通路(图中Path1);通路2为待抵消中频主通路(图中Path2);通路3为中频本振提取电路(图中Path3);通路4为中频本振抵消电路(图中Path4);通路5为射频杂散抵消通路(图中Path5);通路6为中频校准通路(图中Path6);通路7为射频频校准通路(图中Path7);
[0052] 2.通路2主要是通过I/Q正交解调器将射频本振及杂散信号变为中频本振及杂散信号;
[0053] 3.通路3包括I/Q正交解调器和ADC,主要作用是将射频本振及杂散信号变为中频本振及杂散信号并由ADC送至FPGA内通过FFT利用频谱估计算法提取出中频本振信号;
[0054] 4.通路4主要是FPGA生成中频本振抵消信号通过DAC送至合路器与通路2完成中频杂散提取功能;通路6是通路2,3,4反馈校准通路,校准中频杂散提取效果。
[0055] 5.通路5是通过I/Q正交调制器,将中频杂散变换到射频杂散,并送至合路器与通路1共同完成射频杂散抵消功能;
[0056] 6.通路7是通过射频功率检波器来检测功率变化拐点来实现通路2、3、4、5的校准的反馈电路。功率变化拐点可以通过检测带内功率大小变化拐点或者再由后期采集实际训练数据分析得到的值来修正校准,这些都是常规技术,在此不再赘述。
[0057] 以上对本发明提供的无线通信综合测试仪中减小本振环路内杂散电路做了详细的描述,还有以下几点需要说明:
[0058] 电路中选择的I/Q正交调制器本振利用整数分频实现,带通滤波器(BPF)通带选择与射频本振环路带宽相关联。
[0059] 考虑电路中存在多支校准反馈通路,多片ADC/DAC、I/Q调制解调器的非线性及I/Q通道不平衡性等因素,电路初始化训练序列的校准结果保存在Flash中,可以加快电路响应速度;通路与频响及温度的校准数据也保存在Flash中。
[0060] 以上所述实施例仅是为充分说明本发明而所举的较佳的实施例,本发明的保护范围不限于此。本技术领域的技术人员在本发明基础上所作的等同替代或变换,均在本发明的保护范围之内。本发明的保护范围以权利要求书为准。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈