首页 / 专利库 / 电路 / 故障电流 / 短路 / 显示面板的控制电路及控制方法、显示装置

显示面板的控制电路及控制方法、显示装置

阅读:444发布:2020-05-08

专利汇可以提供显示面板的控制电路及控制方法、显示装置专利检索,专利查询,专利分析的服务。并且本 申请 公开了一种 显示面板 的控制 电路 及控制方法、显示装置,控制电路包括时序 控制器 、电源管理和可编程伽 马 缓冲器 芯片以及闪存,时序控制器分别连接电源管理和可编程伽马缓冲器芯片及闪存;其中,电源管理和可编程伽马缓冲器芯片产生时序控制器所需 电压 以使得所述时序控制器工作,时序控制器工作实时获取电源管理和可编程伽马缓冲器芯片的寄存器状态,并根据寄存器状态控制电源管理和可编程伽马缓冲器芯片的输出。通过上述方式,本申请能够防止各路电压出现 短路 或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生,提高显示面板控制电路的安全性。,下面是显示面板的控制电路及控制方法、显示装置专利的具体信息内容。

1.一种显示面板的控制电路,其特征在于,所述控制电路包括时序控制器、电源管理和可编程伽缓冲器芯片以及闪存,所述时序控制器分别连接所述电源管理和可编程伽马缓冲器芯片及所述闪存;
其中,所述闪存预先存储有所述电源管理和可编程伽马缓冲器芯片工作时所需的代码,所述电源管理和可编程伽马缓冲器芯片产生所述时序控制器所需电压以使得所述时序控制器工作,所述时序控制器工作实时获取所述电源管理和可编程伽马缓冲器芯片的寄存器状态,并根据所述寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出;
其中,所述寄存器状态表示所述电源管理和可编程伽马缓冲器芯片为与电源管理和可编程伽马缓冲器芯片所述连接的待供电电路的供电状态,所述供电状态包括供电正常和供电异常。
2.根据权利要求1所述的控制电路,其特征在于,所述时序控制器通过I2C总线连接所述电源管理和可编程伽马缓冲器芯片,并通过所述I2C总线实时检测所述电源管理和可编程伽马缓冲器芯片寄存器状态。
3.根据权利要求2所述的控制电路,其特征在于,所述时序控制器还包括使能信号控制端,所述使能信号控制端连接所述电源管理和可编程伽马缓冲器芯片的使能信号端,用于根据所述电源管理和可编程伽马缓冲器芯片的寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
4.根据权利要求3所述的控制电路,其特征在于,若所述时序控制器获取所述寄存器状态为供电异常,则所述时序控制器通过所述使能信号控制端输出低电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片停止输出电压
若所述时序控制器获取所述寄存器状态为供电正常,则所述时序控制器通过所述使能信号控制端输出高电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片正常输出电压。
5.根据权利要求1所述的控制电路,其特征在于,所述时序控制器通过SPI总线连接所述闪存。
6.一种基于权利要求1所述显示面板的控制电路的控制方法,其特征在于,所述控制方法包括:
所述时序控制器实时获取所述电源管理和可编程伽马缓冲器芯片中的所述寄存器状态;
所述时序控制器根据所述寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
7.根据权利要求6所述的控制方法,其特征在于,所述时序控制器通过I2C总线连接所述电源管理和可编程伽马缓冲器芯片,并通过所述I2C总线实时检测所述电源管理和可编程伽马缓冲器芯片寄存器状态。
8.根据权利要求6所述的控制方法,其特征在于,所述时序控制器还包括使能信号控制端,所述使能信号控制端连接所述电源管理和可编程伽马缓冲器芯片的使能信号端,用于根据所述电源管理和可编程伽马缓冲器芯片的寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
9.根据权利要求7所述的控制方法,其特征在于,若所述时序控制器获取所述寄存器状态为供电异常,则所述时序控制器通过所述使能信号控制端输出低电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片停止输出电压;
若所述时序控制器获取所述寄存器状态为供电正常,则所述时序控制器通过所述使能信号控制端输出高电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片正常输出电压。
10.一种显示装置,其特征在于,所述显示装置包括显示面板及权利要求1-5中任一所述的控制电路,所述控制电路连接所述显示面板,用于输出信号至所述显示面板。

说明书全文

显示面板的控制电路及控制方法、显示装置

技术领域

[0001] 本申请涉及显示技术领域,特别是涉及一种显示面板的控制电路及控制方法、显示装置。

背景技术

[0002] 电源管理集成电路(Power ManagementIC,PMIC)和可编程伽校正(P-Gamma)电路都是显示面板驱动中常用的电路。目前一般将PMIC和P-Gamma电路合并组成单一的电源管理和可编程伽马缓冲器芯片,以应用于显示面板驱动控制,实现电源管理及可编程伽马校正功能。
[0003] 其中,电源管理和可编程伽马缓冲器芯片内有状态寄存器,状态寄存器有输出电源状态位,供电正常状态下和供电异常状态下的输出电源状态位是不同的。举例来说,电源管理和可编程伽马缓冲器芯片输出电压(如几个关键电压:VGH_PG或者AVDD_PG)在正常工作状态下输出电源状态位设定为0,当输出电压低于某一设定阈值(例如80%VGH),则输出电源状态位设定为1,此时表示与该电源管理和可编程伽马缓冲器芯片连接电路有短路或者断路等异常险,同理当VGL_PG(负压)高于某一设定阈值(例如80%VGL)则输出电源状态位设定为1,则也表示与该电源管理和可编程伽马缓冲器芯片连接电路存在短路或者断路等异常风险。
[0004] 现有技术中,当各路电压出现断路或者短路时,电源管理和可编程伽马缓冲器芯片内的输出电源状态位表示异常状态时,会导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关元器件烧毁的异常。发明内容
[0005] 本申请提供一种显示面板的控制电路及控制方法、显示装置,能够解决现有技术中显示面板控制电路出现断路或者短路时,导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关元器件烧毁的问题。
[0006] 为解决上述技术问题,本申请采用的一种技术方案是:提供一种显示面板的控制电路,所述控制电路包括时序控制器、电源管理和可编程伽马缓冲器芯片以及闪存,所述时序控制器分别连接所述电源管理和可编程伽马缓冲器芯片及所述闪存;其中,所述闪存预先存储有所述电源管理和可编程伽马缓冲器芯片工作时所需的代码,所述电源管理和可编程伽马缓冲器芯片产生所述时序控制器所需电压以使得所述时序控制器工作,所述时序控制器工作实时获取所述电源管理和可编程伽马缓冲器芯片的寄存器状态,并根据所述寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出,其中,所述寄存器状态表示所述电源管理和可编程伽马缓冲器芯片为与电源管理和可编程伽马缓冲器芯片所述连接的待供电电路的供电状态,所述供电状态包括供电正常和供电异常。。
[0007] 其中,所述时序控制器通过I2C总线连接所述电源管理和可编程伽马缓冲器芯片,并通过所述I2C总线实时检测所述电源管理和可编程伽马缓冲器芯片寄存器状态。
[0008] 其中,所述时序控制器还包括使能信号控制端,所述使能信号控制端连接所述电源管理和可编程伽马缓冲器芯片的使能信号端,用于根据所述电源管理和可编程伽马缓冲器芯片的寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
[0009] 其中,若所述时序控制器获取所述寄存器为供电异常,则所述时序控制器通过所述使能信号控制端输出低电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片停止输出电压;若所述时序控制器获取所述寄存器为供电正常,则所述时序控制器通过所述使能信号控制端输出高电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片正常输出电压。
[0010] 其中,所述时序控制器通过SPI总线连接所述闪存。
[0011] 为解决上述技术问题,本申请采用的另一种技术方案是:提供显示面板的控制电路的控制方法,所述控制方法包括:所述时序控制器实时获取所述电源管理和可编程伽马缓冲器芯片中所述寄存器状态;根据所述寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
[0012] 其中,所述时序控制器通过I2C总线连接所述电源管理和可编程伽马缓冲器芯片,并通过所述I2C总线实时检测所述电源管理和可编程伽马缓冲器芯片寄存器状态。
[0013] 其中,所述时序控制器还包括使能信号控制端,所述使能信号控制端连接所述电源管理和可编程伽马缓冲器芯片的使能信号端,用于根据所述电源管理和可编程伽马缓冲器芯片的寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出。
[0014] 其中,若所述时序控制器获取所述寄存器状态为供电异常,则所述时序控制器通过所述使能信号控制端输出低电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片停止输出电压;若所述时序控制器获取所述寄存器状态为供电正常,则所述时序控制器通过所述使能信号控制端输出高电平至所述电源管理和可编程伽马缓冲器芯片的使能信号端,控制所述电源管理和可编程伽马缓冲器芯片正常输出电压。
[0015] 为解决上述技术问题,本申请采用的又一种技术方案是:提供一种显示装置,所述显示装置包括显示面板及上述任一所述的控制电路,所述控制电路连接所述显示面板,用于输出信号至所述显示面板。
[0016] 本申请的有益效果是:区别于现有技术的情况,本申请提供一种显示面板的控制电路及控制方法、显示装置,通过在时序控制器中增加实时检测电源管理和可编程伽马缓冲器芯片中寄存器状态的功能,实时获取寄存器状态,并根据寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出,从而防止各路电压出现短路或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生,提高显示面板控制电路的安全性。附图说明
[0017] 为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,其中:
[0018] 图1是本申请显示面板的控制电路一实施方式的结构示意图;
[0019] 图2是本申请显示面板控制电路的控制方法一实施方式的流程示意图;
[0020] 图3是本申请显示装置一实施方式的结构示意图。

具体实施方式

[0021] 下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0022] 请参阅图1,本申请提供的显示面板的控制电路100包括时序控制器(Tcon)110、电源管理和可编程伽马缓冲器芯片(PMIC及P-Gamma芯片)120以及闪存(Flash)130。其中,所述时序控制器110分别连接电源管理和可编程伽马缓冲器芯片120及闪存130。
[0023] 可选地,本申请中时序控制器110通过I2C总线连接电源管理和可编程伽马缓冲器芯片120。且时序控制器110还可以通过I2C总线实时获取电源管理和可编程伽马缓冲器芯片120中寄存器(图未示)状态。其中,寄存器状态表示电源管理和可编程伽马缓冲器芯片120为与电源管理和可编程伽马缓冲器芯片120连接的待供电电路(图未示)的供电状态,且供电状态包括供电正常和供电异常。
[0024] 具体地,时序控制器110可以通过I2C总线获取电源管理和可编程伽马缓冲器芯片120中关键电压在寄存器中的寄存状态,以电源管理和可编程伽马缓冲器芯片120输出的低电平(VGL-NG)为例详细说明:
[0025] 可以理解的是,VGL-NG电压信号的数据在电源管理和可编程伽马缓冲器芯片120内部可以用6位表示,例如010101,其中某一位的0/1的状态可以表VGL-NG电压是否正常,VGL-NG在寄存器中的状态只会有0和1两个状态,其中0代表正常工作,1代表不正常。如此,只需要通过I2C总线检测VGL-NG在寄存器中的代表该电压是否正常的标志位状态即可,若检测到VGL-NG在寄存器中设定值为0,则表示VGL-NG电压正常,反之若检测到VGL-NG在寄存器中设定值为1,则表示VGL-NG电压异常。当然,在其他实施方式中,也可以是其他电压值,此处只是举例说明并不做具体限定。
[0026] 上述实施方式中,通过在时序控制器110中增加实时检测电源管理和可编程伽马缓冲器芯片120中寄存器状态的功能,能够实时获取寄存器状态,防止各路电压出现短路或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生。
[0027] 继续参阅图1,时序控制器110还包括使能信号控制端111,所述使能信号控制端111连接电源管理和可编程伽马缓冲器芯片120的使能信号端121。本申请实施例中,时序控制器110中增加一使能信号控制端111,且时序控制器110中通过该使能信号控制端111控制电源管理和可编程伽马缓冲器芯片120的输出。
[0028] 具体地,若时序控制器110通过I2C总线获取到电源管理和可编程伽马缓冲器芯片120中寄存器状态为供电异常,例如检测到寄存器中表示VGL-NG状态标识位的设定值为1,则表示该VGL-NG电压异常,此时时序控制器110通过所述使能信号控制端111输出低电平至电源管理和可编程伽马缓冲器芯片120的使能信号端121(即拉低使能信号端121),从而控制所电源管理和可编程伽马缓冲器芯片120停止输出电压,进而保护显示面板的控制电路不会因为电压异常而损坏。
[0029] 反之,若时序控制器110获取寄存器状态为供电正常,例如检测到寄存器中表示VGL-NG状态标识位的设定值为0,则表示该VGL-NG电压正常,则时序控制器110通过使能信号控制端111输出高电平至电源管理和可编程伽马缓冲器芯片120的使能信号端121,控制电源管理和可编程伽马缓冲器芯片120正常输出电压至显示面板。
[0030] 可选地,本申请中时序控制器110通过SPI总线连接闪存130,闪存130用于存储所述电源管理和可编程伽马缓冲器芯片120工作所需的代码(code),且所述闪存130和电源管理和可编程伽马缓冲器芯片120连接。工作时,时序控制器110从闪存130中读取代码,并且写入所述电源管理和可编程伽马缓冲器芯片120中。具体地,时序控制器110先将从所述闪存130中读取的电源管理和可编程伽马缓冲器芯片120工作所需的代码保存在时序控制器110内部的存储区域中,然后写入电源管理和可编程伽马缓冲器芯片120的寄存器。
[0031] 上述实施方式中,通过在时序控制器中增加实时检测电源管理和可编程伽马缓冲器芯片中寄存器状态的功能,实时获取寄存器状态,并根据寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出,从而可以防止各路电压出现短路或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生,提高显示面板控制电路的安全性。
[0032] 请参阅图2,图2为本申请显示面板控制电路的控制方法一实施方式的流程示意图,如图2本申请的控制方法包括如下步骤:
[0033] S100,时序控制器实时获取电源管理和可编程伽马缓冲器芯片中寄存器状态。
[0034] 结合图1,本申请中时序控制器110通过I2C总线连接电源管理和可编程伽马缓冲器芯片120。且时序控制器110还可以通过I2C总线实时获取电源管理和可编程伽马缓冲器芯片120中寄存器状态。具体地,时序控制器110可以通过I2C总线获取电源管理和可编程伽马缓冲器芯片120中关键电压在寄存器中的寄存状态,以电源管理和可编程伽马缓冲器芯片120输出的低电平(VGL-NG)为例详细说明:
[0035] 可以理解的是,VGL-NG电压信号的数据在电源管理和可编程伽马缓冲器芯片120内部可以用6位表示,例如010101,其中某一位的0/1的状态可以表VGL-NG电压是否正常,VGL-NG在寄存器中的状态只会有0和1两个状态,其中0代表正常工作,1代表不正常。如此,只需要通过I2C总线检测VGL-NG在寄存器中的代表该电压是否正常的标志位状态即可,若检测到VGL-NG在寄存器中设定值为0,则表示VGL-NG电压正常,反之若检测到VGL-NG在寄存器中设定值为1,则表示VGL-NG电压异常。当然,在其他实施方式中,也可以是其他电压值,此处只是举例说明并不做具体限定。
[0036] S200,根据寄存器状态控制电源管理和可编程伽马缓冲器芯片的输出。
[0037] 进一步,时序控制器110还包括使能信号控制端111,所述使能信号控制端111连接电源管理和可编程伽马缓冲器芯片120的使能信号端121。本申请实施例中,时序控制器110中增加一使能信号控制端111,且时序控制器110中通过该使能信号控制端111控制电源管理和可编程伽马缓冲器芯片120的输出。
[0038] 具体地,若时序控制器110通过I2C总线获取到电源管理和可编程伽马缓冲器芯片120中寄存器状态为供电异常,例如检测到寄存器中表示VGL-NG状态标识位的设定值为1,则表示该VGL-NG电压异常,此时时序控制器110通过所述使能信号控制端111输出低电平至电源管理和可编程伽马缓冲器芯片120的使能信号端121(即拉低使能信号端121),从而控制所电源管理和可编程伽马缓冲器芯片120停止输出电压,进而保护显示面板的控制电路不会因为电压异常而损坏。
[0039] 反之,若时序控制器110获取寄存器状态为供电正常,例如检测到寄存器中表示VGL-NG状态标识位的设定值为0,则表示该VGL-NG电压正常,则时序控制器110通过使能信号控制端111输出高电平至电源管理和可编程伽马缓冲器芯片120的使能信号端121,控制电源管理和可编程伽马缓冲器芯片120正常输出电压至显示面板。
[0040] 上述实施方式中,通过在时序控制器中增加实时检测电源管理和可编程伽马缓冲器芯片中寄存器状态的功能,实时获取寄存器状态,并根据寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出,从而可以防止各路电压出现短路或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生,提高显示面板控制电路的安全性。
[0041] 请参阅图3,图3为本申请显示装置一实施方式的结构示意图,该显示装置200包括显示面板210及上述任意结构的控制电路A,控制电路A连接所述显示面板210,用于输出信号至所述显示面板210。可选地,且该控制电路A的结构参见上述各实施方式的具体描述,此处不再赘述。
[0042] 综上所述,本领域技术人员容易理解,本申请提供一种显示面板的控制电路及控制方法、显示装置,通过在时序控制器中增加实时检测电源管理和可编程伽马缓冲器芯片中寄存器状态的功能,实时获取寄存器状态,并根据寄存器状态控制所述电源管理和可编程伽马缓冲器芯片的输出,从而可以防止各路电压出现短路或断路导致电源管理和可编程伽马缓冲器芯片以及时序控制器等相关原件烧毁的情况发生,提高显示面板控制电路的安全性。
[0043] 以上仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈