首页 / 专利库 / 电脑编程 / 计算机编程 / 用于控制MXCSR的方法及装置

用于控制MXCSR的方法及装置

阅读:71发布:2024-02-25

专利汇可以提供用于控制MXCSR的方法及装置专利检索,专利查询,专利分析的服务。并且公开了一种通常涉及控制多媒体扩展控制及状态寄存器(MXCSR)的装置及方法。处理器核可以包括执行运算功能的浮点单元(FPU);以及向所述FPU提供控制位的多媒体扩展控制寄存器(MXCR)。进一步地,优化器可以用来基于指令从多个推测性多媒体扩展状态寄存器(SPEC_MXSR)中选择推测性多媒体扩展状态寄存器SPEC_MXSR,以更新多媒体扩展状态寄存器(MXSR)。,下面是用于控制MXCSR的方法及装置专利的具体信息内容。

1.一种处理器核,包括:
浮点单元(FPU),用于执行运算功能;
多媒体扩展控制寄存器(MXCR),用于向所述FPU提供控制位;以及优化器,用于基于指令从多个推测性多媒体扩展状态寄存器(SPEC_MXSR)中选择推测性多媒体扩展状态寄存器SPEC_MXSR,以更新多媒体扩展状态寄存器(MXSR)。
2.权利要求1的所述处理器核,其中,从应用程序接收所述指令。
3.权利要求1的所述处理器核,其中,从应用程序编程器接收所述指令。
4.权利要求1的所述处理器核,其中,所述指令允许重排序FPU操作。
5.权利要求1的所述处理器核,其中,所述指令允许为FPU操作检查异常。
6.权利要求1的所述处理器核,其中,所述指令允许重命名所述MXCR的状态位。
7.一种计算机系统,包括:
耦接到存储器的存储器控制器中枢;以及
耦接到所述存储器控制器中枢的处理器,包括:
浮点单元(FPU),用于执行运算功能;
多媒体扩展控制寄存器(MXCR),用于向所述FPU提供控制位;以及优化器,用于基于指令从多个推测性多媒体扩展状态寄存器(SPEC_MXSR)中选择推测性多媒体扩展状态寄存器SPEC_MXSR,以更新多媒体扩展状态寄存器(MXSR)。
8.权利要求7的所述计算机系统,其中,从应用程序接收所述指令。
9.权利要求7的所述计算机系统,其中,从应用程序编程器接收所述指令。
10.权利要求7的所述计算机系统,其中,所述指令允许重排序FPU操作。
11.权利要求7的所述计算机系统,其中,所述指令允许为FPU操作检查异常。
12.权利要求7的所述计算机系统,其中,所述指令允许重命名所述MXCR的状态位。
13.一种用于控制多媒体扩展控制及状态寄存器(MXCSR)的方法,包括:
向执行运算功能的浮点单元(FPU)提供控制位;以及
基于指令从多个推测性多媒体扩展状态寄存器(SPEC_MXSR)中选择推测性多媒体扩展状态寄存器SPEC_MXSR,以更新MXCSR的多媒体扩展状态寄存器(MXSR)。
14.权利要求13的所述方法,其中,从应用程序接收所述指令。
15.权利要求13的所述方法,其中,从应用程序编程器接收所述指令。
16.权利要求13的所述方法,其中,所述指令允许重排序FPU操作。
17.权利要求13的所述方法,其中,所述指令允许为FPU操作检查异常。
18.权利要求13的所述方法,其中,所述指令允许重命名所述MXCSR的状态位。
19.一种用于控制多媒体扩展控制及状态寄存器(MXCSR)的计算机程序产品,包括:
包括代码的计算机可读介质,所述代码用于:
从执行运算功能的浮点单元(FPU)生成多个推测性多媒体扩展状态寄存器(SPEC_MXSR);以及
基于指令从所述多个SPEC_MXSR中选择SPEC_MXSR,以更新所述MXCSR的多媒体扩展状态寄存器(MXSR)。
20.权利要求19的所述计算机程序产品,其中,从应用程序接收所述指令。
21.权利要求19的所述计算机程序产品,其中,从应用程序编程器接收所述指令。
22.权利要求19的所述计算机程序产品,其中,所述指令允许重排序FPU操作。
23.权利要求19的所述计算机程序产品,其中,所述指令允许为FPU操作检查异常。
24.权利要求19的所述计算机程序产品,其中,所述指令允许重命名所述MXCSR的状态位。

说明书全文

用于控制MXCSR的方法及装置

[0001] 背景发明领域
[0002] 本发明的实施例通常涉及一种用于控制多媒体扩展控制及状态寄存器(MXCSR)的方法及装置。
[0003] 相关技术描述
[0004] 多媒体扩展控制及状态寄存器(MXCSR)存有IEEE浮点控制及状态信息——作为运算标记的状态信息。所述控制位为每个浮点运算的输入,所述运算标记为每个浮点运算的输出。假如浮点运算生成未被对应的控制位“掩码”的运算标记,则必然引发浮点异常。运算标记具有粘性,即一旦由运算设置就不能清除它们。
[0005] 这使得MXCSR成为用于所有浮点运算的串行化点。现今存在无序处理器,其为所述MXCSR运用某种形式的重命名及重排序机制,以允许不按程序的顺序执行浮点运算。这些机制可以将每个指令生成的运算标记的推测性拷贝附于所述指令的结果,并在该指令退出时,将所述标记并入架构版本并检查异常。不幸的是,这种机制纯粹在硬件中实现,只能知道选择的程序的顺序,不能改变或操纵它。
[0006] 附图简述
[0007] 结合下图,根据随后的详细描述能够更好地理解本发明:
[0008] 图1示出了可以用于本发明实施例的计算机系统架构。
[0009] 图2示出了可以用于本发明实施例的计算机系统架构。
[0010] 图3为包含执行浮点运算功能的浮点运算单元(FPU)的处理器核的框图
[0011] 图4为示出根据本发明的一个实施例的两个寄存器的框图:架构ARCH_MXCR和ARCH_MXSR;以及控制用于FPU运算的MXCSR的优化器。
[0012] 图5为根据本发明的一个实施例以数字形式显示合并、旋转(rotate)、清除和MXRE指令的示例的图。
[0013] 详细描述
[0014] 在随后的描述中,出于解释目的,为了全面了解下面描述的本发明实施例,展示了若干具体细节。然而,无需其中的某些具体细节就可以实现本发明,对本领域技术人员来说是显而易见的。在其它实例中,为了避免难以理解本发明实施例的基本原则,以框图形式显示公知结构及设备。
[0015] 下面是可以用于之后要讨论的本发明实施例、且用于执行本文详述的指令的实例计算机系统。用于膝上计算机、台式机、手持PC、个人数字助手、工程工作站、服务器、网络设备、网络中心、开关、嵌入式存储器、数字信号处理器(DSP)、图形设备、视频游戏设备、机顶盒、微控制器、手机、便携式媒体播放器、手持设备及各种其它电子设备的本领域公知的其它系统设计及配置也合适。总之,如本文公开的能够纳入处理器和/或其它执行逻辑的大量各种系统或电子设备通常是合适的。
[0016] 现在参考图1,显示了根据本发明的一个实施例的计算机系统100的框图。系统100可以包括一个或多个处理元件110、115,其耦接到图形存储控制中心(GMCH)120。在图
1中,用虚线指代额外处理元件115的可选性质。各处理元件可以是单核或者可以包括多核。可选地,除了处理核外,所述处理元件还包括其它管芯上元件,例如集成存储控制器和/或集成I/O控制逻辑。而且,对于至少一个实施例,所述处理元件的核可以是多线程的,因为它们可以每核包括一个以上硬件线程上下文。
[0017] 图1示出GMCH120可以耦接到存储器140,其可以例如是动态随机存取存储器(DRAM)。对于至少一个实施例,所述DRAM可以与非易失性高速缓存相关联。GMCH120可以是芯片组或芯片组的部分。GMCH120可以与处理器110、115通信,并控制处理器110、115与存储器140之间的交互。GMCH120还可以充当处理器110、115与系统100的其它元件之间的加速总线接口。对于至少一个实施例,GMCH120经多点总线(例如前端总线(FSB)195)与处理器110、115通信。而且,GMCH120耦接到显示器140(例如,平板显示器)。GMCH120可以包括集成图形加速器。GMCH120进一步耦接到输入/输出(I/O)控制中枢(ICH)150,其可以用于将各种外围设备耦接到系统100。图1的实施例示例性地示出了外部图形设备160,其可以是与另一外围设备170一道耦接到ICH150的分立图形设备。
[0018] 或者,系统100中还可以存在额外或不同的处理元件。例如,额外的处理元件115可以包括与处理器110相同的额外处理器、与处理器110异质或不对称的额外处理器、加速器(例如,图形加速器或数字信号处理(DSP)单元)、现场可编程门阵列或任意其它处理元件。根据包含架构、微架构、热、功耗特性等等的一系列指标规格,物理资源110、115之间可能有各种差异。这些差异可以有效地显现为处理元件110、115间的非对称及异质。对于至少一个实施例,各种处理元件110、115可以驻留在同一管芯封装中。
[0019] 现在参考图2,显示了根据本发明实施例的另一计算机系统200的框图。如图2所示,微处理器系统200为点到点互连系统,并且包括经点到点互连250耦接的第一处理元件270及第二处理元件280。如图2所示,处理元件270及280各自可以是多核处理器,包括第一及第二处理器核(即,处理器核274a及274b,处理器核284a及284b)。或者,一个或多个处理元件270、280可以是除处理器之外的元件,例如加速器或现场可编程门阵列。虽然只显示了两个处理元件270、280,但要理解本发明的范畴不限于此。在其它实施例中,在指定的处理器中可以存在一个或多个额外处理元件。
[0020] 第一处理元件270可以进一步包括存储器控制器中枢(MCH)272和点到点(P-P)接口276及278。类似地,第二处理元件280可以包括MCH282、P-P接口286及288。处理器270、280可以利用PtP接口电路278、288、经点到点(PtP)接口250交换数据。如图2所示,MCH272及282将所述处理器耦接到相应的存储器,即存储器242和存储器244,其可以是本地附于相应处理器的部分主存储器。
[0021] 处理器270、280各自可以利用点到点接口电路276、294、286、298、经单独的PtP接口252、254与芯片组290交换数据。芯片组290还可以经高性能图形接口239与高性能图形电路238交换数据。本发明实施例可以位于具有任意数目处理核的任意处理元件内。在一个实施例中,任意处理器核可以包括本地高速缓存存储器(未示出)或以别的方式与其关联。而且,两处理器外部、但经p2p互连仍与所述处理器连接的处理器中可以包括共享高速缓存(未示出),这样假如将处理器置于低功率模式,一个或两个处理器的本地高速缓存信息可以存储在所述共享高速缓存里。第一处理元件270及第二处理元件280可以经P-P互连276、286及284分别耦接到芯片组290。如图2所示,芯片组290包括P-P接口294、298。而且,芯片组290包括接口292,以将芯片组290与高性能图形引擎248耦接。在一个实施例中,总线249可以用于将图形引擎248与芯片组290耦接。或者,点到点互连249可以耦接这些组件。反过来,芯片组290可以经接口296耦接到第一总线216。在一个实施例中,第一总线216可以是外围组件互连(PCI)总线、或诸如PCI快速总线的总线或另一第三代I/O互连总线,不过本发明的范畴不限于此。
[0022] 如图2所示,各种I/O设备可以与将第一总线216耦接到第二总线220的总线桥218一道耦接到第一总线216。在一个实施例中,第二总线220可以是低引脚计数(LPC)总线。在一个实施例中,各种设备可以耦接到第二总线220,其包括例如键盘/鼠标222、通信设备226及诸如可以包含代码230的磁盘驱动或其它海量存储设备的数据存储单元228。
而且,音频I/O224可以耦接到第二总线220。注意,可能有其它架构。例如,系统可以实现多分支总线或其它此类架构,而不是点到点架构。
[0023] 如要描述的,本发明实施例涉及优化器,其使得处理器核(例如,274和284)的多媒体扩展控制及状态寄存器(MXCSR)使能重排序、重命名、追踪和异常检查,以允许优化应用程序——包括但不限于诸如动态二进制译码器或即时编译器的动态编译系统——或应用程序编程器的浮点运算。应该懂得术语“应用程序”之后还指的是动态编译系统。
[0024] 首先,转向图3,将描述MXCSR操作。应该懂得与计算系统的处理器核274通信有两种观点。第一种观点是应用程序或应用程序编程器“看到”了什么,即应用程序或应用程序编程器用来传送指令302并从处理器核274接收输出304的接口。这种接口可以称为处理器逻辑视图。所述逻辑视图中的应用程序状态可以称作架构状态或逻辑状态。
[0025] 第二种观点是为了以高效方式执行应用程序,处理器核274“在后台”实现了什么或应用程序或应用程序编程器“看不到”什么。所述应用程序状态为可以称作物理状态的核处理器274的实际内部实现。
[0026] 如图3所示,当在处理器核274中执行浮点运算指令时,处理器核274实现浮点运算单元(FPU)314,其执行相关指令302。为了实现这个,MXCSR310通过控制位312控制FPU314的行为,并从FPU接收状态更新313(运算标记)。在FPU314中执行浮点运算指令,FPU314读取并更新MXCSR310。输出304为FPU314执行的运算操作的结果。应该理解图3显示了处理器的逻辑视图/状态。
[0027] 许多现代处理器支持标准的逻辑视图,应用程序及应用程序编程器在该标准逻辑视图中仅能看到指令302和输出304。然而,不同处理器间的内部操作可能不同。例如,为了提供高性能,可以以不同于编程器规定的顺序执行指令(这叫作无序执行)。这通过使用无序执行引擎来实现,其为处理器核内部实现的硬件单元。
[0028] 本发明的实施例涉及优化器,使得处理器核274的多媒体扩展控制及状态寄存器(MXCSR)的硬件使能重排序、重命名、追踪、异常检查,以允许优化应用程序及应用程序编程器的浮点运算。尤其是,支持并保留使用MXCSR的当前逻辑视图,但所述物理实现方式不同于之前现有技术的实现方式。
[0029] 在一个实施例中,利用硬件组件及优化器组件(即虚拟机优化器)。然而,应该懂得本文公开的组件的实施例可以以硬件、软件固件或其组合实现。之后,将使用术语优化器。尤其是,参考图4,结合硬件组件的优化器组件410、415可能负责控制处理器核274内部的物理状态,并负责将架构状态或逻辑视图导出给应用程序或应用程序编程器。尤其是,优化器410、415允许所述应用程序或应用程序编程器控制处理器核274内的重排序、重命名、追踪及异常检查,以允许所述应用程序或应用程序编程器优化浮点运算。换言之,优化器组件410、415允许所述应用程序或应用程序编程器优化FPU执行的用于指令302的浮点运算的性能。
[0030] 作为一个实例,处理器核274可以包括执行运算功能的浮点单元(FPU)406和给所述FPU提供控制位405的多媒体扩展控制寄存器(MXCR)402。进一步地,优化器410、415可以用于从多个推测性多媒体扩展状态寄存器(SPEC_MXSR)中选择一个SPEC_MXSR412,以基于指令302更新多媒体控制状态寄存器(MXSR)404。可以从应用程序和/或应用程序编程器接收该指令。该指令可以允许PFU操作的重排序、重命名、追踪及异常检查。
[0031] 如图4所示,所述实现方式可以包括两个寄存器:架构多媒体扩展控制寄存器(ARCH_MXCR)404和架构多媒体扩展状态寄存器(ARCH_MXSR)404。这些寄存器一提供了MXCSR(例如,“传统”的MXCSR)的架构状态。简言之,ARCH_MXCR402可以包括以下条目:刷写为零(FZ);舍入控制(RC);精度掩码(PM);下溢掩码(UM);上溢掩码(OM);除零掩码(ZM);非正规掩码(DM);无效掩码(IM);以及非正规为零(DAZ)。ARCH_MXSR404可以包括以下条目:精度误差(PE);下溢误差(UE);上溢误差(OE);除零误差(ZE);非正规误差(PE);
无效误差(IE);以及多媒体扩展实数异常(MXRE)。所述MXRE为追踪挂起异常的附加位。
[0032] ARCH_MXCR寄存器402给FPU406提供控制位405。FPU406给优化器410提供状态位407。优化器410决定基于浮点集结字段(FS)更新哪些推测性MXSR(i)(SPEC_MSXR(i))。如图4所示,SPEC_MSXR(i)412的副本可以多达N个。因此,有多个SPEC_MXSR(i)寄存器
412的副本。FPU406生成更新SPEC_MXSR寄存器的状态位(作为浮点指令执行的结果)。
可以用FS字段扩展全部FPU指令。优化器410用FS字段来指定哪些SPEC_MXSR寄存器将接收所述状态位。
[0033] 接下来,优化器415可以决定哪些SPEC_MSXR(i)412将基于浮点障碍(FPBARR)指令来更新ARCH_MXSR404。这个FPBARR指令可以用来管理多个SPEC_MXSR412副本和ARCH_MXSR404。通过使用FPBARR指令,优化器415可以根据选择的SPEC_MXSR寄存器412的物理状态来提供架构MXCSR状态(经ARCH_MXSR404和ARCH_MXCR405)。这样,所述应用程序或应用程序编程器可以为FPU操作选择指令和特定的SPEC_MXSR寄存器412。
[0034] 因此,通过使用优化器(410,415),本发明的实施例允许在虚拟机环境中高性能地实现浮点程序执行,这允许应用程序或应用程序编程器而不是处理器本身为FPU操作选择指令顺序。尤其是,优化器410、415允许所述应用程序或应用程序编程器控制处理器核274内的重排序、重命名、追踪和异常检查,以允许所述应用程序或应用程序编程器优化浮点操作。换言之,优化器组件410、415允许所述应用程序或应用程序编程器优化FPU执行的用于指令的浮点操作的性能。
[0035] 之后将更详细地描述本发明实施例的解释。一方面,本发明的实施例可以认为由三部分构成。第一部分可以是存有多个MXCSR状态副本的硬件,第二部分可以包括浮点指令行为的扩展或替代,第三部分可以包括FPBARR指令,其如之前描述的,允许优化器410、415管理多个SPEC_MXSR寄存器412并检查运算异常。进一步地,本发明实施例允许通过状态更新重命名MXCSR寄存器。
[0036] 对于部分1,描述了存有多个MXCSR状态副本的硬件。所包含的状态元件可以如下所示:a)MXCSR的控制位的一个架构副本,例如字段-RC、FTZ、DAZ和MASKS-显示为ARCH_MXCR402;b)MXCSR的状态位的一个架构副本,例如-追踪挂起异常的FLAGS和MXRE位——显示为ARCH_MXSR404;c)MXSR FLAGS加上MXRE位的一组N个推测性副本——称作SPEC_MXSR(i)412。应该注意在任意指定时刻,能够根据ARCH_MXCR402和ARCH_MXSR404重建MXCSR状态(忽略MXRE位)。
[0037] 对于部分2,可以用FS字段扩展浮点指令(如之前描述的)(例如,FS域可以是ceil(log2N)位的标识符)。如之前描述的,所述FS字段可以用来指定或选择SPEC_MSXR(i)412副本。作为一个实例,当浮点指令操作时,它首先从ARCH_MXCR402读取必需的控制信息(例如,使用舍入模式,如何处理非正规数字等)。操作结束时,FPU406硬件连同所述操作的结果一起生成某些运算标记。通过以“粘性”方式执行逻辑OR操作,可以将这些标记合并到SPEC_MXSR(FS)标记字段。这意味着所述合并操作能够将标记位从“0”变为“1”,反之却不行。假如这一合并期间,第i个SPEC_MXSR(FS)标记位的值从“0”变为“1”,而第i个ARCH_MXCR掩码位设为“0”,那么SPEC_MXSR(FS)MXRE位也可以设为“1”(也是以粘性方式)。这意味着这一指令应该引发浮点异常,却没有立即这样做,而是在SPEC_MXSR(FS)寄存器412中标记这个动作。这种浮点操作的新行为允许推测性地执行浮点操作,而不会改变任何架构状态或引发任何异常。
[0038] 对于部分3,优化器415实现的FPBARR指令可以允许管理ARCH_MXCR寄存器404、ARCH_MXSR寄存器402及SPEC_MXSR寄存器412,它还允许引发浮点异常。尤其是,利用FPBARR指令的优化器415可以接受规定要执行的特定操作的数个修饰符(即运算数)。例如,可以为同一指令指定不同的修饰符。之后将单独讨论用于FPBARR指令的每个修饰符的各种动作,然后将描述所有修饰符之间的交互。
[0039] FPBARR#merge=:#merge修饰符规定了N位宽的位掩码值,称之为合并集。当断言所述合并集中第i个位时,0≤i<N,那么将SPEC_MXSR(i)寄存器412的值合并入ARCH_MXSR404。以粘性方式进行所述合并。能够断言任意数目的位,且可以允许多个并发合并。当所述合并集为空(即没有位断言)时,不执行合并操作。所述合并操作还包括标记位以及MXRE位。
[0040] 作为一个实例,参考图5,可以经由FBARR指令将各种SPEC_MXSR(i)寄存器502、504和506合并在一起。作为说明,图5以数字门的形式显示了FBARR合并、旋转、清除及MXRE指令。例如,基于合并指令510和对应的与门512、514、516可以将SPEC_MXSR(i)寄存器502、504、506合并或不合并在一起。在和或门530合并后,SPEC_MXSR(i)寄存器502、
504、506可以合并为ARCH_MXSR404。为清楚起见,只示出了一些SPEC_MXSR(i)寄存器。还可以实施图5的其它指令。例如,可以通过实施选择器535选择的清除命令540来清除SPEC_MXSR(i)寄存器502、504、506。之后将更详细地讨论该清除命令。另外,还可以通过选择器
535、或门544、或门530等来选择之后要讨论的旋转命令。进一步地,假如通过与门560来设置MXRE位522,则可以实施多媒体扩展实数异常MXRE指令550。假如设置MXRE位552且实施MXRE指令550,则与门560将发布引发浮点异常562。还将进一步详细描述这一指令。
[0041] FPBARR#clear=:#clear指令540规定了N位宽位掩码值,称之为清除集。当断言该清除集中的第i位,0≤i<N-1时,那么清除SPEC_MXSR(i)寄存器,即将它的值设为零。能够断言任意数目的位,并允许多个并发清除。当该清除集为空(即,没有位断言)时,不执行清除动作。
[0042] FPBARR#rotate:#rotate 指 令 542 执 行 合 并SPEC_MXSR(0)、清 除 SPEC_MXSR(N-1),以及对于0≤i<N-1寄存器,逻辑重命名全部SPEC_MXSR(i)寄存器。下面的系列动作能够最佳描述这一特定操作(按先后次序的降序):
[0043] ARCH_MXSR←merge SPEC_MXSR(0)
[0044] SPEC_MXSR(0)←SPEC_MXSR(1)
[0045] SPEC_MXSR(1)←SPEC_MXSR(2)......
[0046] SPEC_MXSR(N-3)←SPEC_MXSR(N-2)
[0047] SPEC_MXSR(N-2)←SPEC_MXSR(N-1)
[0048] SPEC_MXSR(N-1)←clear
[0049] FPBARR#mxre:当使用#mxre指令550时,如果ARCH_MXSR404中的MXRE位552被断言,则FPBARR引发浮点异常562。
[0050] 应该懂得可以将所有三个指令(合并、旋转、mxre)合为单个FPBARR指令。之后为按先后次序的降序的实例步骤:1.执行合并指令510。这些动作更改了ARCH_MXSR404的值;2.执行第一个旋转指令542,例如将SPEC_MXSR(0)502合并入ARCH_MXSR404。这一动作更改了ARCH_MXSR404的值;3.执行mxre检查指令550。假如新更新的ARCH_MXSR寄存器404的MXRE位为“1”(这可能是因为这个或之前的合并或旋转指令),那么引发浮点运算异常562,且不会执行下面的步骤;4.执行剩余的旋转指令542。这意味着更新所有的SPEC_MXSR寄存器;5.执行清除指令540。此情况下的清除集指的是重新分配旋转后的SPEC_MXSR寄存器,而不是初始的SPEC_MXSR。
[0051] 之后描述示例用途。清除指令540可以用于程序执行时在特定点重设推测性MXCSR状态。合并指令510可以用于程序执行时在特定点将一个或多个推测性执行流并入架构状态。旋转指令542可以用于循环执行软件流线优化。
[0052] 利用这一机制,实施FPBAAR指令的优化器401、415能够自由地重排序浮点代码,甚至跨控制流指令(例如,条件分支)。作为示例,实施FPBAAR指令的优化器410、415能够遵循着色算法。在一个区域的开始处,可以清除所有的SPEC_MXSR副本412。接着,给各邻近的代码块分配颜色(SPEC_MXSR副本)。在需要正确的架构状态的所有点,优化器410、415附上适当的FPBARRA指令来执行合并和mxre检测。进一步地,为了计算正确的合并集,优化器410、415应该追踪从最后的FPBARR指令(例如,合并和清除)点到当前的一个点的所有可能的代码路径。通过了解所有的代码路径,优化器410、415明白接触了哪些颜色,并且所述优化器能够计算合并哪些寄存器。
[0053] 进一步地,优化器410、415可以将旋转指令542用于流水线循环。在此情况下,可以给参与流水线循环内核的各初始循环迭代分配SPEC_MXSR412,这样给第i次迭代分配SPEC MXSR(0),给迭代i+1分配SPEC_MXSR(1),......给迭代i+m分配SPEC_MXSR(m),等等。然后可以基于该指令属于初始循环的哪次迭代,用适当的FS扩充所述内核里的各指令。进一步地,可以在各内核迭代结束时插入优化器410、415用旋转指令实施的FPBARR指令,以为下次内核迭代重新分配SPEC MXSR名称。应该理解这些只是优化器用途的示例。
[0054] 因此,通过使用优化器(410,415),本发明的实施例允许在虚拟机环境中高性能地实现浮点程序执行,这允许应用程序或应用程序编程器而不是处理器本身选择用于FPU操作的指令的顺序。尤其是,优化器410、415允许应用程序或应用程序编程器控制处理器核274内的重排序、重命名、追踪和异常检查,以允许所述应用程序或应用程序编程器优化浮点操作。换言之,优化器组件410、415允许所述应用程序或应用程序编程器优化FPU执行的用于指令302的浮点操作的性能。
[0055] 本文公开的不同机制的实施例,例如优化器410、415,以及所有其它机制,可以以硬件、软件、固件或是这些实施方式的组合实现。本发明的实施例可以实现为在包含至少一个处理器、数据存储系统(包括易失性及非易失性存储器和/或存储元件)、至少一个输入设备和至少一个输出设备的可编程系统上执行的计算机程序或程序代码。
[0056] 可以将程序代码应用于输入数据以执行本文描述的功能,并生成输出信息。所述输出信息可以以公知的方式应用于一个或多个输出设备。出于这种应用的目的,处理系统包括具有例如处理器的任意系统;数字信号处理器(DSP)、微控制器专用集成电路(ASIC)或微处理器。
[0057] 可以用高级过程或面向对象的编程语言实现所述程序代码,以与处理系统通信。如果需要,可以用汇编或机器语言实现所述程序代码。事实上,本文所述的机制范围上不限于任何特定的编程语言。任何情况下,该语言都可以是编译或解释语言。
[0058] 至少一个实施例的一个或多个方面可以由机器可读介质上存储的表示处理器内各种逻辑的表示性数据实现,机器读取时其使得该机器制作执行本文所述的技术的逻辑。这些称作“IP核”的表示可以存储在有形的机器可读介质上,并提供给各种客户或制造工厂以载入实际制造所述逻辑或处理器的制作机器。这些机器可读存储介质可以包括,而不限于,机器或设备制造或形成的粒子的非瞬态有形布置,包括诸如硬盘、包括软盘、光盘、压缩磁盘只读存储器(CD-ROM)、可重写压缩磁盘(CD-RW)、磁光盘的任意类型盘、诸如只读存储器(ROM)、例如动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)的随机存取存储器(RAM)、可擦除可编程只读存储器(EPROM)、闪存、电可擦除可编程只读存储器(EEPROM)的半导体设备、磁卡或光卡、或适于存储电子指令的任意其它类型的介质。
[0059] 因此,本发明的实施例还包括包含用于执行本发明的操作实施例的指令或包含定义本文描述的结构、电路、装置、处理器和/或系统特征的诸如HDL的设计数据的非瞬态的有形机器可读介质。这些实施例也可以称作程序产品。
[0060] 本文公开的某些指令操作可以由硬件组件执行,并可以由用于促成或至少造成用执行所述操作的指令编程的电路或其它硬件组件的机器可读指令实现。所述电路可以包括不过命名一些实例的通用或专用处理器、或逻辑电路。所述操作还可以选择性地由硬件及软件组合执行。执行逻辑和/或处理器可以包括响应于机器指令或一个或多个由所述机器指令导出的控制信号的具体或特定电路,以存储指令规定的结果操作数。例如,可以在图1、2的一个或多个系统中执行本文公开的指令的实施例,且所述指令的实施例可以存储在所述系统中执行的程序代码内。另外,这些图的处理元件可以利用本文详述的具体流水线和/或架构(例如有序和无序架构)之一。例如,所述有序架构中的解码单元可以解码所述指令,并将解码的指令传递给向量或标量单元等。
[0061] 纵观之前的描述,出于解释目的,展示了若干具体细节以提供对本发明的全面了解。然而,无需其中的某些细节就可以实现本发明,对于本领域技术人员来说是显而易见的。因此,应该根据随后的权利要求书来判断本发明的范畴及精神。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈