显示面板及其中像素结构和驱动方法

申请号 CN201410594781.1 申请日 2014-10-29 公开(公告)号 CN104280965A 公开(公告)日 2015-01-14
申请人 深圳市华星光电技术有限公司; 发明人 黄世帅;
摘要 本 发明 公开了一种 显示面板 及其中 像素 结构和驱动方法,该像素结构包括:多个子像素,每个子像素包括:第一显示区,配置以接收第一扫描线的扫描 信号 ,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收第一扫描线的扫描信号,进而接收数据线的数据信号而具有与第一电位相同的电位;第三显示区,配置以接收与第一扫描线相邻的第二扫描线的扫描信号,通过切断该显示区的电位或该显示区接收来自第二显示区的电位而使第二显示区具有第二电位。本发明的像素结构能够降低2D显示下的 色偏 现象并提高 开口率 ,且有效避免3D显示下的串扰现象。
权利要求

1.一种像素结构,包括:
多个子像素,每个子像素包括:
第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;
第二显示区,配置以接收所述第一扫描线的扫描信号,进而接收所述数据线的数据信号而具有与所述第一电位相同的电位;
第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,通过切断该显示区的电位或该显示区接收来自所述第二显示区的电位而使所述第二显示区具有第二电位。
2.根据权利要求1所述的像素结构,其特征在于,每个显示区均包括开关元件,且对应各个显示区分别被记为第一开关元件、第二开关元件和第三开关元件,所述开关元件包括一栅极、一源极以及一漏极,
其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极共同电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;
第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
3.一种显示面板,包括:
多条数据线;
多条扫描线,与多条数据线正交配置形成多个子像素区;
多个子像素,配置于所述子像素区内,每个子像素中包括:
第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;
第二显示区,配置以接收所述第一扫描线的扫描信号,进而接收所述数据线的数据信号而具有与所述第一电位相同的电位;
第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,通过切断该显示区的电位或该显示区接收来自所述第二显示区的电位而使所述第二显示区具有第二电位。
4.根据权利要求3所述的显示面板,其特征在于,每个显示区均包括开关元件,且对应各个显示区分别记为第一开关元件、第二开关元件和第三开关元件,所述开关元件包括一栅极、一源极以及一漏极,
其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;
第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
5.一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,多条数据线与多条扫描线正交配置以形成多个子像素区,所述子像素配置于所述子像素区内,每个子像素包括第一显示区、第二显示区和第三显示区,该方法包括:
在二维显示阶段,
在当前时刻,通过一数据线传送一数据信号至第一显示区和第二显示区而使第一显示区和第二显示区分别具有第一电位;
在下一时刻,通过与该第二显示区电连接的第三显示区拉降该第二显示区的电位使所述第二显示区具有第二电位,所述第二电位与所述第一电位具有电压差。
6.根据权利要求5所述的驱动方法,其特征在于,
在二维显示阶段,
在当前时刻,打开第一扫描线,关闭第二扫描线,以开启第一显示区的第一开关元件和第二显示区的第二开关元件,通过一数据线传送一数据信号使第一显示区的第一子像素电极和第二显示区的第二子像素电极分别具有第一电位;
在下一时刻,打开所述第二扫描线,关闭所述第一扫描线,以开启第三显示区的第三开关元件,通过第三显示区的第三子像素电极拉降该第二显示区的电位使所述第二显示区的第二子像素电极具有第二电位,所述第二电位与所述第一电位具有电压差,其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
7.一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,多条数据线与多条扫描线正交配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区和第三显示区,该方法包括:
在三维显示阶段,
预先切断第三显示区的电位,使所述第三显示区形成黑色区域,
在每一时刻,通过一数据线传送一数据信号至第一显示区和第二显示区而使第一显示区和第二显示区分别具有第一电位。
8.根据权利要求7所述的驱动方法,其特征在于,
在三维显示阶段,
预先关闭第二扫描线,断开第三显示区的第三开关,以切断第三显示区的电位,使所述第三显示区形成黑色区域;
在每一时刻,打开第一扫描线,以开启第一显示区的第一开关元件和第二显示区的第二开关元件,通过一数据线传送一数据信号使第一显示区的第一子像素电极和第二显示区的第二子像素电极分别具有第一电位,其中,
第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。

说明书全文

显示面板及其中像素结构和驱动方法

技术领域

[0001] 本发明是有关于一种液晶显示器,且特别是有关于一种显示面板及其中像素结构和驱动方法。

背景技术

[0002] 近年来,随着薄型化的显示趋势,液晶显示器(Liquid Crystal Display,简称LCD)已广泛使用在各种电子产品的应用中,例如手机、笔记本计算机以及彩色电视机等。
[0003] 然而,液晶面板特别是大尺寸的液晶面板,在大视观看时会出现色偏的情况,而且观看角度越大,色偏越严重,也就是说会出现在大视角下观察到颜色失真的情况。
[0004] 因此,为了改善大视角颜色失真的情况,提高视角并降低色偏,在对液晶像素进行设计时,一般采用低色偏(Low Color Shift,简称LCS)设计。该设计一般是将一个子像素划分成如图1所示的8畴(domain)的结构。在该像素结构中,一部分为主(Main)区,另一部分为分(Sub)区,通过控制这两区的电压来改善大视角失真。
[0005] 图2是该像素结构的等效电路图。具体通过以下步骤对该像素进行驱动:使栅极线Gate_n打开,进而使主区的开关Tmain和分区的开关Tsub开启,将来自数据线(Data_n)的电荷分别送至像素的主区和分区中。使栅极线Gate_n关闭、且使Gate_n+1(也可称为分流线Share_n)打开,进而使开关Tcs开启,将分区中的部分电荷释放到充电共享电容Cb中。这样主区和分区就会呈现出电位差,达到降低色偏的目的。然而,上述的这种像素结构由于电容Cb的存在,占有一定的面积,进而使得像素的开口率降低。
[0006] 另外,常规的LCS设计将像素分为两个子分区,即Main区和Sub区,在三维(简称3D)显示模式下会出现串扰(Cross-talk)现象,降低了显示品质。
[0007] 因此,如何解决上述问题,降低液晶显示器的2D显示下的色偏、避免开口率的损耗,并有效避免3D显示下的串扰现象,乃业界所致的课题之一。

发明内容

[0008] 本发明所要解决的技术问题之一是需要提供一种显示面板的像素结构,该像素结构能够降低2D显示下的色偏现象并提高开口率,且有效避免3D显示下的串扰现象。另外还提供了包括该像素结构的显示面板和显示面板的驱动方法。
[0009] 为了解决上述技术问题,本发明提供了一种像素结构,包括:多个子像素,每个子像素包括:第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收所述第一扫描线的扫描信号,进而接收所述数据线的数据信号而具有与所述第一电位相同的电位;第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,通过切断该显示区的电位或该显示区接收来自所述第二显示区的电位而使所述第二显示区具有第二电位。
[0010] 在一个实施例中,每个显示区均包括开关元件,且对应各个显示区分别被记为第一开关元件、第二开关元件和第三开关元件,所述开关元件包括一栅极、一源极以及一漏极,其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极共同电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
[0011] 根据本发明的另一方面,还提供了一种显示面板,包括:多条数据线;
[0012] 多条扫描线,与多条数据线正交配置形成多个子像素区;多个子像素,配置于所述子像素区内,每个子像素中包括:第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收所述第一扫描线的扫描信号,进而接收所述数据线的数据信号而具有与所述第一电位相同的电位;第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,通过切断该显示区的电位或该显示区接收来自所述第二显示区的电位而使所述第二显示区具有第二电位。
[0013] 在一个实施例中,每个显示区均包括开关元件,且对应各个显示区分别记为第一开关元件、第二开关元件和第三开关元件,所述开关元件包括一栅极、一源极以及一漏极,其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
[0014] 根据本发明的另一方面,还提供了一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,多条数据线与多条扫描线正交配置以形成多个子像素区,所述子像素配置于所述子像素区内,每个子像素包括第一显示区、第二显示区和第三显示区,该方法包括:
[0015] 在二维显示阶段,在当前时刻,通过一数据线传送一数据信号至第一显示区和第二显示区而使第一显示区和第二显示区分别具有第一电位;在下一时刻,通过与该第二显示区电连接的第三显示区拉降该第二显示区的电位使所述第二显示区具有第二电位,所述第二电位与所述第一电位具有电压差。
[0016] 在一个实施例中,在二维显示阶段,在当前时刻,打开第一扫描线,关闭第二扫描线,以开启第一显示区的第一开关元件和第二显示区的第二开关元件,通过一数据线传送一数据信号使第一显示区的第一子像素电极和第二显示区的第二子像素电极分别具有第一电位;在下一时刻,打开所述第二扫描线,关闭所述第一扫描线,以开启第三显示区的第三开关元件,通过第三显示区的第三子像素电极拉降该第二显示区的电位使所述第二显示区的第二子像素电极具有第二电位,所述第二电位与所述第一电位具有电压差,其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
[0017] 根据本发明的另一方面,还提供了一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,多条数据线与多条扫描线正交配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区和第三显示区,该方法包括:
[0018] 在三维显示阶段,预先切断第三显示区的电位,使所述第三显示区形成黑色区域,在每一时刻,通过一数据线传送一数据信号至第一显示区和第二显示区而使第一显示区和第二显示区分别具有第一电位。
[0019] 在一个实施例中,在三维显示阶段,预先关闭第二扫描线,断开第三显示区的第三开关,以切断第三显示区的电位,使所述第三显示区形成黑色区域;在每一时刻,打开第一扫描线,以开启第一显示区的第一开关元件和第二显示区的第二开关元件,通过一数据线传送一数据信号使第一显示区的第一子像素电极和第二显示区的第二子像素电极分别具有第一电位,其中,第一开关元件和第二开关元件的栅极共同电连接至所述第一扫描线,第一开关元件和第二开关元件的源极电连接所述数据线,第一开关元件和第二开关元件的漏极分别电连接至第一显示区的第一子像素电极和第二显示区的第二子像素电极;第三开关元件的栅极电连接所述第二扫描线,该第三开关元件的漏极电性连接第三显示区的第三子像素电极,该第三显示区的源极电性连接第二显示区的第二子像素电极。
[0020] 与现有技术相比,本发明的一个或多个实施例可以具有如下优点:
[0021] 通过采用本实施例的3区(Main区、Sub1区和Sub2区)的像素结构,使得在2D显示的时候,通过利用Sub2区拉低Sub1区的电位实现低色偏作用。而在3D显示的时候,通过将Sub2区的电位切断,形成黑色区域,使其保持暗态,形成3D FPR显示所需的较宽间距,有效降低了3D显示时的串扰现象。这样,本发明实施例不仅保证了在2D显示时的低色偏效果,避免了开口率的损失,而且也降低了3D显示时的串扰现象,提高了显示效果。
[0022] 本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

附图说明

[0023] 附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
[0024] 图1是现有技术中的像素结构的示意图;
[0025] 图2是现有技术中的像素结构的等效电路图;
[0026] 图3是根据本发明一实施例的显示面板的结构示意图;
[0027] 图4是根据本发明一实施例的像素结构的示意图;
[0028] 图5是根据图4所示的像素结构的等效电路示意图;
[0029] 图6A和图6B分别是在2D显示和3D显示时图5所示等效电路中扫描线和分流线的时序图;
[0030] 图7是图4所示的像素结构在3D显示时的像素显示效果图;
[0031] 图8是图4所示的像素结构在3D显示时的等效电路示意图;
[0032] 图9A和图9B分别是采用现有像素结构和图4所示的像素结构的显示面板在3D显示时视角状态的说明图。

具体实施方式

[0033] 为使本发明的目的、技术方案和优点更加清楚,以下结合附图对本发明作进一步地详细说明。
[0034] 请参考图3,图3是根据本发明一实施例的显示面板的结构示意图。该显示面板包括影像显示区100、源极驱动器200以及栅极驱动器300。影像显示区100包括由多条数据线(也可称为资料线,如图所示的N条数据线DL1~DLN)与多条扫描线(也可称为闸极线,如图所示的M条扫描线GL1~GLM)正交配置形成的阵列以及多个像素结构110。源极驱动器200通过与其耦接的多条数据线将所提供的数据信号传输至影像显示区100中。栅极驱动器300通过与其耦接的多条扫描线将所提供的扫描信号传输至影像显示区100中。
[0035] 需要说明的是,本文中涉及到的“像素结构”包括多个子像素,且各个子像素被分别配置在由多条数据线和多条扫描线交错形成的多个子像素区中。在该实施例中,所谓“子像素”可以为红色(R)子像素、绿色(G)子像素或蓝色(B)子像素等不同颜色的子像素。
[0036] 请参考图4,图4是根据本发明一实施例的子像素的结构示意图。该子像素应用于图3所示的显示面板中。如图4所示,该子像素包括第一显示区(也称为Main区)、第二显示区(也称为Sub1区)和第三显示区(也称为Sub2区)。Main区配置以接收一扫描线Gate_n的扫描信号,进而接收一数据线Data_n上的数据信号而具有第一电位;Sub1区配置以接收该扫描线Gate_n的扫描信号,进而接收该数据线Data_n的数据信号而具有与第一电位相同的电位;Sub2区配置以接收另一扫描线Gate_n+1(也可以称为分流线share_n)的扫描信号,进而接收来自Sub1区的电位而具有第二电位。该分流线主要起分流作用,用于拉降Sub1区的电位,将Sub1区的一部分电荷充电至Sub2区,实现低色偏的效果。
[0037] 相比图1的像素结构,本发明实施例去除了充电共享电容Cb,将其更改为优选以ITO薄膜形成的子像素的Sub2区,这样可以避免开口率的损失,同时也能实现低色偏的效果。
[0038] 各个区中分别包含多个畴(domain),如图所示,Main区和Sub1区被划分为四个畴,Sub2区被划分为两个畴。其中,数据线Data_n用于向Main区和Sub1区发送信号以对这两个区进行充电,栅极线Gate_n控制Main区和Sub1区的开关开启,栅极线Gate_n+1控制Sub2区的开关开启。
[0039] 请同时参照图4及图5,来说明该子像素的整个结构组成。图5是根据图4所示的子像素的等效电路示意图。子像素包括开关元件(Tmain、Tsub和Tcs)、存储电容(Cst main、Cst sub1和Cst sub2)以及液晶电容(Clc main、Clc sub1和Clc sub2)。开关元件Tmain、Tsub和Tcs均优选以薄膜晶体管制作而成。
[0040] 以Main区而言,开关元件Tmain电性连接于数据线Data_n和一子像素电极V_A之间,且其控制端(栅极)电性连接扫描线Gate_n,其源极连接数据线Data_n,其漏极连接该显示区的子像素电极V_A,存储电容Cst main则电性连接于子像素电极V_A与一公共电极之间,液晶电容Clc main电性连接于子像素电极V_A和另一公共电极之间。当开关元件Tmain开启时,数据线Data_n上的数据信号经由开关元件Tmain传送至存储电容Cst main,存储电容Cst main则根据数据信号充电而存储相应的电位,基于此,子像素电极V_A也具有相对应的电位,Main区依据此显示影像数据。
[0041] 以Sub1区而言,开关元件Tsub电性连接于数据线Data_n和一子像素电极V_B之间,且其控制端(栅极)也电性连接扫描线Gate_n,其源极连接数据线Data_n,其漏极连接该显示区的子像素电极V_B,而存储电容Cst sub1则电性连接于子像素电极V_B与一公共电极之间,液晶电容Clc sub1电性连接于子像素电极V_B与另一公共电极之间。当开关元件Tsub开启时,数据线Data_n上的数据信号经由开关元件Tsub传送至存储电容Cst sub1,存储电容Cst sub1根据数据信号充电而存储相应的电位,且子像素电极V_B也具有相应的电位,Sub1区依此显示影像数据。
[0042] 需要重点说明的是,对于Sub2区来说,开关元件Tcs电性连接于子像素电极V_B和子像素电极V_C之间,其控制端(栅极)电性连接扫描线Gate_n+1,其源极连接Sub1区的子像素电极V_B,其漏接连接该显示区的V_C,而存储电容Cst sub2则电性连接于子像素电极V_C与一公共电极之间,液晶电容Clc sub2电性连接于子像素电极V_C与另一公共电极之间。当开关元件Tcs开启时,子像素电极V_B的电位由开关元件Tcs传送至存储电容Cst sub2,存储电容Cst sub2存储相应的电位,且子像素电极V_C也具有相应的电位,Sub2区依此显示影像数据。也就是说,Sub2区能够拉降子像素电极V_B的电位。
[0043] 下面参考图6A和图6B,来分别说明在2D显示和3D显示时的栅极线和分流线的时序变化情况。然,图6A和图6B仅为示例而已,并非用以限定本发明,亦即在不脱离本发明的精神和范围内,子像素电极V_A、V_B、V_C的电位变化可依据实际需求有所调整,子像素电极V_A、V_B、V_C亦可概括地分别泛指Main区、Sub1区和Sub2区的电位变化。
[0044] 在进行2D显示时,概述地说是,通过利用Sub2区将Sub1区的电位(子像素电极V_B)拉低,造成Sub1区的电位与Main区的电位形成一定的差异△V,进而实现较佳的低色偏效果。
[0045] 具体地,请参照图5和图6A,在t0期间,扫描线Gate_1输出扫描信号(高电平),分流线Share_1在该期间输出低电平,进而开启开关元件Tmain和Tsub1并关闭开关元件Tsub2。在此期间,开关元件Tmain和Tsub1根据扫描信号开启,使得数据线Data_1上的数据信号分别经由开关元件Tmain和Tsub1传送至存储电容Cst main和Cst sub1,存储电容Cst main和Cst sub则根据数据信号充电而存储相应的电位,致使子像素电极V_A和V_B据此具有相对应的电位。需要注意的是,此时Sub1区与Main区的电位相同。
[0046] 接着,在t1期间,扫描线Gate_1传送扫描信号(输出低电平),分流线Share_1输出高电平,进而关闭开关元件Tmain和Tsub1并开启开关元件Tsub2。开关元件Tsub2根据扫描信号开启,使得子像素电极V_B经由开关元件Tsub2传送至存储电容Cst sub2,存储电容Cst sub2则充电而存储相应的电位,致使子像素电极V_C据此具有相对应的电位。此时Sub1区的电压与Main区的电压形成一定的电压差△V。
[0047] 并且,在该t1期间,扫描线Gate_2在分流线Share_1输出高电平的触发时刻也输出了一个高电平信号,且分流线Share_2在此期间输出低电平,进而开启另一子像素中Main区和Sub1区的开关元件,关闭该子像素的Sub2区的开关元件。在此期间,该子像素中Main区和Sub1区的开关元件Tmain和Tsub1根据扫描信号开启,使得数据线Data_2上的数据信号分别经由开关元件Tmain和Tsub1传送至该子像素中的存储电容Cst main和Cst sub1,存储电容Cst main和Cst sub则根据数据信号充电而存储相应的电位,致使该子像素中的子像素电极V_A和V_B据此具有相对应的电位。
[0048] 接着,在t2期间,扫描线Gate_2传送扫描信号(输出低电平),分流线Share_2输出高电平,进而关闭该子像素的开关元件Tmain和Tsub1并开启开关元件Tsub2。开关元件Tsub2根据扫描信号开启,使得子像素电极V_B经由开关元件Tsub2传送至存储电容Cst sub2,存储电容Cst sub2则充电而存储相应的电位,致使子像素电极V_C据此具有相对应的电位。此时Sub1区的电压与Main区的电压形成一定的电压差△V。
[0049] 其他时刻的控制与上述时刻的控制相类似,在此不再赘述。如此一来,通过上述操作,Main区与Sub1区之间有显著的电位差异,并且Sub1区与Sub2区之间的电位具有延迟,使得这三个区所显示的影像彼此间能够有较为显著的区别,因此能够有效地解决在2D显示时显示器具有色偏的问题。
[0050] 在进行3D显示时,概述地说是,首先关闭该区的扫描信号(切断分流线),使Sub2区形成黑色区域,保持暗态,这样就形成了3D FPR显示所需的较宽间距。最后,再利用数据线Data_n传递的数据信号给Main区和Sub1区进行充电,来实现3D的显示。
[0051] 由于将Sub2区形成了黑色区域,并且关闭了该区的扫描信号,因而形成了3D_FPR显示所需的较宽间距,如图7所示。对应图7的等效电路图如图8所示,由于关闭了扫描线Gate_n+1,Sub2区的开关元件Tcs断开,该区域形成了黑色区域。
[0052] 具体地,请参照图8和图6B,在3D显示过程中,在t0期间,扫描线Gate_1输出扫描信号(高电平),分流线Share_1在该期间输出低电平,进而开启开关元件Tmain和Tsub1并关闭开关元件Tsub2。在此期间,开关元件Tmain和Tsub1根据扫描信号开启,使得数据线Data_1上的数据信号分别经由开关元件Tmain和Tsub1传送至存储电容Cst main和Cst sub1,存储电容Cst main和Cst sub则根据数据信号充电而存储相应的电位,致使子像素电极V_A和V_B据此具有相对应的电位。
[0053] 另外,在其他期间,例如t1、t2、t3、t4、t5期间,分流线一直输出低电压,切断Sub2区域的电位,形成黑色区域。如此一来,由于Sub2区一致处于暗态,使得相邻两个子像素在垂直方向距离变大,增大了3D显示视角,能够有效改善3D显示中的串扰现象。
[0054] 如图9A和图9B所示,图9A为应用现有技术的像素结构的显示面板在3D显示时的效果。图9B为应用本实施例像素结构的显示面板在3D显示时的效果。可以看出由于上下两行像素间距变大,两行像素之间的影响变小,使得互不影响的区域扩大,视角θ也随之增大。
[0055] 综上所述,通过采用本实施例的3区(Main区、Sub1区和Sub2区)的像素结构,使得在2D显示的时候,通过利用Sub2区拉低Sub1区的电位实现低色偏作用。而在3D显示的时候,通过将Sub2区的电位切断,形成黑色区域,使其保持暗态,形成3D FPR显示所需的较宽间距,有效降低了3D显示时的串扰现象。这样,本发明实施例不仅保证了在2D显示时的低色偏效果,避免了开口率的损失,而且也降低了3D显示时的串扰现象,提高了显示效果。
[0056] 以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉该技术的人员在本发明所公开的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
QQ群二维码
意见反馈