具有多个扫描模式的显示器

申请号 CN201721144294.0 申请日 2017-09-08 公开(公告)号 CN207182879U 公开(公告)日 2018-04-03
申请人 苹果公司; 发明人 张世昌; 山下圭太郎; 叶信宏; 常鼎国; A·嘉姆史迪罗德巴里; 林敬伟;
摘要 本实用新型题为“具有多个扫描模式的显示器”。本实用新型公开了一种可包括显示器诸如发光 二极管 显示器的 电子 设备。该电子设备可以是向用户提供 虚拟现实 或 增强现实 环境的头戴式设备。为了减少显示器中的伪影,显示器可能够在正常扫描模式和部分扫描模式两者中操作。在正常扫描模式中,显示器的每行可在每个 帧 中被扫描。在部分扫描模式中,显示器的行的仅一个子组可在每个帧中被扫描。该显示器可在部分扫描模式中具有比在正常扫描模式中更高的刷新速率。该栅极 驱动器 电路 可包括具有多个寄存器电路的移位寄存器。至少一个寄存器电路可具有第一输入、以及不同于第一输入的第二输入。(ESM)同样的 发明 创造已同日 申请 发明 专利
权利要求

1.一种显示器,包括:
被形成在所述显示器的有效区域中的像素阵列,其中所述像素阵列包括像素的行和列;
被形成在所述显示器的无效区域中的显示驱动器电路,其中所述显示驱动器电路被配置为向所述像素提供图像数据;和
被形成在所述显示器的所述无效区域中的栅极驱动器电路,其中所述栅极驱动器电路包括具有多个寄存器电路的移位寄存器,其中每个寄存器电路具有被提供至像素的对应行的至少一个输出,其中所述移位寄存器中的至少一个寄存器电路具有第一输入和不同于所述第一输入的第二输入,其中所述第一输入在所述显示器在第一模式中操作时被使用,并且其中所述第二输入在所述显示器在第二模式中操作时被使用。
2.根据权利要求1所述的显示器,其中所述第一输入为控制脉冲,并且其中所述第二输入为供电电压
3.根据权利要求1所述的显示器,其中所述至少一个寄存器电路包括第一寄存器电路,其中所述第一寄存器电路的所述第一输入是直接与所述第一寄存器电路相邻的第二寄存器电路的输出,并且其中所述第一寄存器电路的所述第二输入是控制脉冲。
4.根据权利要求1所述的显示器,其中所述至少一个寄存器电路包括第一寄存器电路,其中所述第一寄存器电路的所述第一输入是直接与所述第一寄存器电路相邻的第二寄存器电路的输出,并且其中所述第一寄存器电路的所述第二输入是不直接与所述第一寄存器电路相邻的第三寄存器电路的输出。
5.根据权利要求1所述的显示器,其中所述至少一个寄存器电路包括第一寄存器电路,其中所述第一寄存器电路的所述第一输入是直接与所述第一寄存器电路相邻的第二寄存器电路的输出,并且其中所述第一寄存器电路的所述第二输入是供电电压。
6.根据权利要求1所述的显示器,其中所述显示器具有总数个行的像素,其中所述移位寄存器在所述显示器在所述第一模式中操作时扫描所述像素阵列中的每行,并且其中所述移位寄存器在所述显示器在所述第二模式中操作时仅扫描比行的所述总数少的给定数量的行。
7.根据权利要求1所述的显示器,其中所述第一模式是其中所述显示器中的像素的每行被扫描的正常扫描模式。
8.根据权利要求7所述的显示器,其中所述第二模式是其中所述显示器中的像素的行的仅一个子组被扫描的部分扫描模式。
9.根据权利要求8所述的显示器,其中所述显示器在所述正常扫描模式中具有第一刷新速率,并且在所述部分扫描模式中具有第二刷新速率,并且其中所述第二刷新速率高于所述第一刷新速率。
10.一种显示器,包括:
被布置成行和列的多个显示器像素;
被配置为将用于的图像数据提供至所述显示器像素的显示驱动器电路;和栅极驱动器电路,其中所述栅极驱动器电路包括被配置为通过按顺序断言栅极线信号而扫描显示器像素的行的移位寄存器,其中所述移位寄存器被配置为在其中显示器像素的每行在每个帧中被扫描的正常扫描模式中操作,并且其中所述移位寄存器被配置为在其中显示器像素的所述行的仅一个子组在每个帧中被扫描的部分扫描模式中操作。
11.根据权利要求10所述的显示器,其中所述移位寄存器包括多个寄存器电路,并且其中至少一个寄存器电路接收部分模式控制信号和正常模式控制信号。
12.根据权利要求11所述的显示器,其中所述移位寄存器被配置为在所述正常模式控制信号被断言时在所述正常扫描模式中操作,并且其中所述移位寄存器被配置为在所述部分模式控制信号被断言时在所述部分扫描模式中操作。
13.根据权利要求12所述的显示器,其中所述至少一个寄存器电路耦接至第一输入和第二输入,其中所述至少一个寄存器电路在所述正常模式控制信号被断言时使用所述第一输入,并且其中所述至少一个寄存器电路在所述部分模式控制信号被断言时使用所述第二输入。
14.根据权利要求13所述的显示器,其中所述至少一个寄存器电路包括第一寄存器电路,其中所述第一寄存器电路的所述第一输入是直接与所述第一寄存器电路相邻的第二寄存器电路的输出,并且其中所述第一寄存器电路的所述第二输入是不直接与所述第一寄存器电路相邻的第三寄存器电路的输出。
15.一种显示器,所述显示器被配置为在第一模式和第二模式中操作,所述显示器包括:
具有显示器像素的有效区域,其中所述有效区域具有第一部分和第二部分;和栅极驱动器电路,其中所述栅极驱动器电路被配置为在所述显示器在所述第一模式中操作时寻址所述有效区域的所述第一部分和所述第二部分,并且其中所述栅极驱动器电路被配置为在所述显示器在所述第二模式中操作时仅寻址所述有效区域的所述第一部分。
16.根据权利要求15所述的显示器,其中所述栅极驱动器电路包括具有多个寄存器电路的移位寄存器。
17.根据权利要求16所述的显示器,其中所述有效区域包括位于所述有效区域的顶部处的第一区段、位于所述有效区域的底部处的第二区段、和位于所述第一区段和所述第二区段之间的第三区段,其中所述有效区域的所述第一区段、所述第二区段和所述第三区段形成所述有效区域的所述第二部分,其中所述有效区域进一步包括插置在所述第一区段和所述第三区段之间的第四区段和插置在所述第二区段和所述第三区段之间的第五区段,并且其中所述第四区段和所述第五区段形成所述有效区段的所述第一部分。
18.根据权利要求17所述的显示器,其中所述移位寄存器具有与所述显示器的所述第一区段对应的第一多个寄存器电路、与所述显示器的所述第二区段对应的第二多个寄存器电路、与所述显示器的所述第三区段对应的第三多个寄存器电路、与所述显示器的所述第四区段对应的第四多个寄存器电路、和与所述显示器的所述第五区段对应的第五多个寄存器电路。
19.根据权利要求18所述的显示器,其中所述第一多个寄存器电路中的第一寄存器电路具有第一输入和第二输入,其中所述第二多个寄存器电路中的第一寄存器电路具有第三输入和第四输入,其中所述第三多个寄存器电路中的第一寄存器电路具有第五输入和第六输入,其中所述第四多个寄存器电路中的第一寄存器电路具有第七输入和第八输入,并且其中所述第五多个寄存器电路中的第一寄存器电路具有第九输入和第十输入。
20.根据权利要求19所述的显示器,其中所述第一输入是控制脉冲,其中所述第二输入是供电电压,其中所述第三输入是直接与所述第二多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,其中所述第四输入是供电电压,其中所述第五输入是直接与所述第三多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,其中所述第六输入是供电电压,其中所述第七输入是直接与所述第四多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,其中所述第八输入是控制脉冲,其中所述第九输入是直接与所述第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,并且其中所述第十输入是不直接与所述第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出。

说明书全文

具有多个扫描模式的显示器

[0001] 本专利申请要求于2017年1月10日提交的美国专利申请No.15/403,070以及于2016年9月9日提交的美国临时专利申请No.62/385,411的优先权,这些专利申请据此全文以引用方式并入本文。

背景技术

[0002] 本文整体涉及显示器,并且更具体地涉及具有多个扫描模式的显示器。
[0003] 电子设备通常包括显示器。例如,蜂窝电话和便携式计算机包括用于向用户呈现信息的显示器。电子设备可具有基于有机发光二极管像素有机发光二极管显示器、或基于液晶像素的液晶显示器。显示器可被结合在被安装在用户的头部上的设备诸如虚拟现实增强现实头戴式机中。
[0004] 设计设备诸如这些设备可能是有挑战性的。该显示器可具有高分辨率并且可有时需要以高刷新速率进行操作,从而导致显示器中的每行具有低扫描时间。这可能导致显示均匀性差、以及其他可见伪影。
[0005] 因此将期望能够提供一种可以正常刷新速率和高刷新速率进行操作的改进的显示器。实用新型内容
[0006] 本实用新型公开了一种可包括显示器诸如发光二极管显示器的电子设备。该电子设备可以是向用户提供虚拟现实或增强现实环境的头戴式设备。
[0007] 该显示器可具有高分辨率并且可以高刷新速率进行操作。为了减少高刷新速率下的显示器中的图像伪影,显示器可能够在正常扫描模式和部分扫描模式两者中操作。在正常扫描模式中,显示器的每行可在每个中被扫描。在部分扫描模式中,显示器的行的仅一个子组可在每个帧中被扫描。该显示器可在部分扫描模式中具有比在正常扫描模式中更高的刷新速率。
[0008] 该显示器可包括被形成在显示器的有效区域中的像素阵列、被形成在显示器的无效区域中的被配置为向像素提供图像数据的显示驱动器电路、和被形成在显示器的无效区域中的栅极驱动器电路。该栅极驱动器电路可包括具有多个寄存器电路的移位寄存器。每个寄存器电路可具有被提供至像素的对应行的至少一个输出。该移位寄存器中的至少一个寄存器电路可具有第一输入、以及不同于第一输入的第二输入。该第一输入可在显示器在正常扫描模式中操作时被使用,并且第二输入可在显示器在部分扫描模式中操作时被使用。
[0009] 该显示器可被分成区段,这些区段中的一些区段仅在正常扫描模式期间被启用。在该部分扫描模式期间,这些区段中的一些区段可被禁用。该栅极驱动器电路可包括具有与显示器的相应区段对应的部分的栅极驱动器和发射驱动器。
附图说明
[0010] 图1是根据实施方案的具有显示器的示例性电子设备的示意图。
[0011] 图2是根据实施方案的示例性显示器的示意图。
[0012] 图3是根据实施方案的示例性像素电路的图示。
[0013] 图4是根据实施方案的示出显示器的栅极驱动器电路可如何包括一个或多个栅极驱动器和一个或多个发射驱动器的示例性显示器的顶视图。
[0014] 图5是根据实施方案的可用于形成显示器的栅极驱动器或发射驱动器的示例性移位寄存器的示意图。
[0015] 图6是根据实施方案的可用于图5的移位寄存器的示例性寄存器电路的示意图。
[0016] 图7是根据实施方案的示出形成显示器的栅极驱动器的移位寄存器可如何断言各种控制信号的时序图。
[0017] 图8是根据实施方案的示出形成显示器的发射驱动器的移位寄存器可如何断言各种控制信号的时序图。
[0018] 图9是根据实施方案的示出显示器可如何包括被分成若干个部分的栅极驱动器和被分成若干个部分的发射驱动器的示例性显示器的顶视图。
[0019] 图10A是根据实施方案的示出在显示器在正常扫描模式中操作时的示例性显示器的扫描方案的图示。
[0020] 图10B是根据实施方案的示出在显示器在部分扫描模式中操作时的示例性显示器的扫描方案的图示。
[0021] 图11是根据实施方案的可用于形成可在正常扫描模式和部分扫描模式中操作的显示器的栅极驱动器或发射驱动器的示例性移位寄存器的示意图。
[0022] 图12是根据实施方案的可在图11的移位寄存器中使用的示例性寄存器电路的示意图。

具体实施方式

[0023] 图1中示出了可设置有显示器的类型的示例性电子设备。电子设备10可为计算设备诸如膝上型计算机、包含嵌入式计算机的计算机监视器、平板电脑、蜂窝电话、媒体播放器或其他手持式或便携式电子设备、较小的设备(诸如腕表设备、挂式设备、耳机或听筒设备、被嵌入在眼镜中的设备或者佩戴在用户的头部上的其他设备,或其他可穿戴式或微型设备)、显示器、包含嵌入式计算机的计算机显示器、不包含嵌入式计算机的计算机显示器、游戏设备、导航设备、嵌入式系统(诸如其中具有显示器的电子设备被安装在信息亭或汽车中的系统)、或其他电子设备。电子设备10可具有一副眼镜(例如,支撑框架)的形状,可形成具有头盔形状的外壳,或者可具有用于帮助将一个或多个显示器的部件安装和固定在用户的头部上或眼睛附近的其他构型。
[0024] 如图1所示,电子设备10可具有控制电路16。控制电路16可包括用于支持设备10的操作的存储和处理电路。该存储和处理电路可包括存储装置,诸如硬盘驱动器存储装置、非易失性存储器(例如,被配置为形成固态驱动器的闪存存储器或其他电可编程只读存储器)、易失性存储器(例如,静态或动态随机存取存储器),等等。控制电路16中的处理电路可用于控制设备10的操作。该处理电路可基于一个或多个微处理器、微控制器数字信号处理器、基带处理器、电源管理单元、音频芯片、专用集成电路等。
[0025] 设备10中的输入-输出电路诸如输入-输出设备18可用于允许将数据提供至设备10并且允许数据从设备10被提供至外部设备。输入-输出设备18可包括按钮、操纵杆、滚轮、触摸板、小键盘、键盘、麦克、扬声器、音频发生器、振动器、相机、传感器、发光二极管和其他状态指示器、数据端口等。用户可通过经由输入-输出设备18提供命令来控制设备10的操作,并且可使用输入-输出设备18的输出资源来从设备10接收状态信息和其他输出。
[0026] 输入-输出设备18可包括一个或多个显示器,诸如显示器14。显示器14可以是包括用于采集来自用户的触摸输入的触摸传感器的触摸屏显示器,或者显示器14可对触摸不敏感。显示器14的触摸传感器可基于电容性触摸传感器电极阵列、声学触摸传感器结构、电阻性触摸部件、基于的触摸传感器结构、基于光的触摸传感器、或其他合适的触摸传感器布置。
[0027] 可使用控制电路16来在设备10上运行软件,诸如操作系统代码和应用程序。在设备10的操作期间,运行于控制电路16上的软件可在显示器14上显示图像。
[0028] 显示器14可以是有机发光二极管显示器、由各自由晶体半导体模片形成的分立的发光二极管的阵列形成的显示器、或任何其他合适类型的显示器。其中显示器14的像素包括发光二极管的配置在本文中有时作为示例来描述。然而,这仅是示例性的。如果需要,可针对显示器10使用任何合适类型的显示器。
[0029] 图2为示例性显示器的图示。如图2所示,显示器14可包括层,诸如基底层26。基底层诸如层26可由矩形平面材料层或具有其他形状(例如,圆形或具有一个或多个弯曲边缘和/或直边缘的其他形状)的材料层形成。显示器14的基底层可包括玻璃层、聚合物层、包括聚合物材料和无机材料的复合膜、金属箔等。
[0030] 显示器14可具有用于为用户显示图像的像素22的阵列,诸如像素阵列28。阵列28中的像素22可被布置成行和列。阵列28的边缘可以是直的或者弯曲的(即,阵列28中的像素22的每行和/或像素22的每列可具有相同的长度或者可具有不同的长度)。在阵列28中可存在任何合适数量的行和列(例如,十个或更多个、一百个或更多个,或者一千个或更多个等等)。显示器14可包括不同颜色的像素22。例如,显示器14可包括红色像素、绿色像素、和蓝色像素。如果需要,背光单元可为显示器14提供背光照明。
[0031] 显示驱动器电路20可用于控制像素28的操作。显示驱动器电路20可由集成电路、薄膜晶体管电路、和/或其他合适的电路形成。图2的示例性显示驱动器电路20包括显示驱动器电路20A、和附加显示驱动器电路诸如栅极驱动器电路20B。栅极驱动器电路20B可沿显示器14的一个或多个边缘形成。例如,栅极驱动器电路20B可沿显示器14的左侧和右侧布置,如图2所示。栅极驱动器电路20B可包括栅极驱动器和发射驱动器。
[0032] 如图2所示,显示驱动器电路20A(例如,一个或多个显示驱动器集成电路、薄膜晶体管电路等)可包含用于通过信号路径24与系统控制电路进行通信的通信电路。路径24可由柔性印刷电路上的迹线或其他缆线形成。控制电路可被定位在电子设备10中的一个或多个印刷电路上。在操作期间,控制电路(例如,图1的控制电路16)可为电路诸如电路20中的显示驱动器集成电路提供图像数据,以用于使图像被显示在显示器14上。图2的显示驱动器电路20A被定位在显示器14的顶部处。这仅是示例性的。显示驱动器电路20A可被定位在显示器14的顶部和底部两者处,或者被定位在设备10的其他部分中。
[0033] 为了在像素22上显示图像,显示驱动器电路20A可在通过信号路径30向支持性显示驱动器电路诸如栅极驱动器电路20B发出控制信号时将对应图像数据供应到数据线D。利用图2的示例性布置,数据线D竖直延伸穿过显示器14,并且与像素22的相应列相关联。
[0034] 栅极驱动器电路20B(有时被称为栅极线驱动器电路或平控制信号电路)可使用一个或多个集成电路来实现,和/或可使用基底26上的薄膜晶体管电路来实现。水平控制线G(有时被称为栅极线、扫描线、发射控制线等)水平延伸穿过显示器14。每个栅极线G与像素22的相应行相关联。如果需要,可存在多个水平控制线诸如与像素的每行相关联的栅极线G。显示器14中的单独控制的信号路径和/或全局信号路径也可用于发布其他信号(例如,电源信号等)。
[0035] 栅极驱动器电路20B可断言显示器14中的栅极线G上的控制信号。例如,栅极驱动器电路20B可在路径30上接收来自电路20A的时钟信号和其他控制信号,并可响应于所接收到的信号,从阵列28中的像素22的第一行中的栅极线信号G开始顺序断言栅极线G上的栅极线信号。在每个栅极线被断言时,来自数据线D的数据可被加载到像素的对应行中。通过这种方式,控制电路诸如显示驱动器电路20A和20B可为像素22提供用于指示像素22在显示器14上显示期望图像的信号。每个像素22可具有对来自显示驱动器电路20的控制信号和数据信号进行响应的发光二极管和电路(例如,基底26上的薄膜电路)。
[0036] 可用于阵列28中的每个像素22的类型的示例性像素电路在图3中被示出。在图3的示例中,像素电路22具有七个晶体管T1、T2、T3、T4、T5、T6和T7、以及一个电容器Cst,因此像素电路22有时可被称为7T1C像素电路。如果需要,可在像素22中使用其他数量的晶体管和电容器。该晶体管可以是p沟道晶体管,和/或可以是n沟道晶体管、或其他类型的晶体管。用于像素电路22的薄膜晶体管的有效区域和显示器14的其他部分可由(例如,多晶硅沟道区域)、半导体化物(例如,铟镓锌氧化物沟道区域)、或其他合适的半导体薄膜层形成。
[0037] 如图3所示,像素电路22包括发光二极管44(例如,有机发光二极管、结晶微发光二极管模片等)。发光二极管44可与由晶体管T1驱动穿过发光二极管44的电流I的量成比例地发射光46。晶体管T5、晶体管T1、晶体管T6、和发光二极管44可串联耦接在相应电源端子(参见例如正电源端子40(ELVDD)和接地电源端子42(ELVSS))之间。晶体管T1可具有耦接至正电源端子40的源极端子(S)、耦接至节点N2的漏极端子(D)、和耦接至节点N1的栅极端子。术语晶体管的“源极”端子和“漏极”端子有时可互换地使用,并且因此在本文中可被称为“源极-漏极”端子。晶体管T1的栅极处的节点N1上的电压控制由晶体管T1产生的电流I的量。该电流被驱动穿过发光二极管44,因此晶体管T1有时可被称为驱动晶体管。
[0038] 晶体管T5和T6可被截断以中断晶体管T1和二极管44之间的电流,并且可被接通以实现晶体管T1与二极管44之间的电流。发射启用控制信号EM被施加到晶体管T5和T6的栅极。在操作期间,晶体管T5和T6由发射启用控制信号EM来控制,并且有时被称为发射晶体管或发射启用晶体管。有时可被称为开关晶体管控制信号的控制信号GW和GI被施加到开关晶体管T2、T3、T4和T7的栅极,并控制晶体管T2、T3、T4和T7的操作。特别地,控制信号GW用于控制晶体管T2和T3,而控制信号GI用于控制晶体管T4和T7。像素电路22的电容器Cst可用于数据存储。像素22也可包括基准电压端子38(VINI)。基准电压端子38可用于供应基准电压(例如,VINI可为约-3.4伏特、或任何其他期望电压)。
[0039] 像素22的操作可通常具有两个主要阶段:数据书写阶段和发射阶段。在数据书写阶段期间,数据可从数据线D(在图3中被标记为数据)被加载到节点N1。该数据可以是通过接通晶体管T2、T1和T3而被加载到节点1的数据电压。在数据电压已被加载到像素22中之后,显示驱动器电路20将像素22置于其发射状态中。在发射状态期间,节点N1上的数据电压的值控制驱动晶体管T1的状态,并且由此控制由发光二极管44发射的光46的量。
[0040] 应该指出的是,制造变化和操作条件变化可导致驱动晶体管T1的阈值电压改变。这可导致可能在显示器上引起不期望的可见伪影的像素亮度波动。为了帮助减少可见伪影,显示器14可采用任何期望的阈值电压补偿技术来补偿驱动晶体管T1中的阈值电压变化。
[0041] 在图3中所示的7T1C发光二极管像素的示例仅是示例性的。如果需要,像素的晶体管可具有不同于在图3中所示布置的布置。如果需要,附加晶体管或更少的晶体管可被包括在该像素中。
[0042] 图4示出了具有包括栅极驱动器和发射驱动器的栅极驱动器电路的示例性显示器的顶视图。栅极驱动器电路20B可沿显示器14的一个或多个边缘形成。图4示出了其中栅极驱动器电路20B被形成在像素阵列28(有时被称为有效区域)的相对侧上的示例。例如,栅极驱动器电路20B可沿显示器14的左侧和右侧布置。栅极驱动器电路20B可在有效区域的每侧上包括栅极驱动器(有时被称为扫描驱动器)和发射驱动器。图4示出了有效区域的相对侧上的栅极驱动器52和发射驱动器54。栅极驱动器可被配置为将控制信号供应至显示器中的每个像素(即,栅极驱动器可将开关晶体管控制信号GW和GI供应至图3的每个像素22中的晶体管T2、T3、T4和T7)。发射驱动器可被配置为将发射启用控制信号EM供应给晶体管(诸如图3中像素22的晶体管T5和T6)的栅极。发射驱动器和栅极驱动器可用于寻址像素阵列的相应一半。例如,至有效区域的左侧的栅极驱动器52可用于寻址显示器的左半部上的像素,并且至有效区域的右侧的栅极驱动器52可用于寻址显示器的右半部上的像素。类似地,至有效区域的左侧的发射驱动器54可用于寻址显示器左半部上的像素,并且至有效区域的右侧的发射驱动器54可用于寻址显示器的右半部上的像素。
[0043] 在显示器14的有效区域的两个相对侧上具有扫描驱动器和栅极驱动器的示例仅是示例性的。如果需要,栅极驱动器电路20B可仅被形成在有效区域的一侧上,被形成在该区域的三个或更多侧上,或者被形成在电子设备内的任何其他期望的位置中。
[0044] 每个发射驱动器和扫描驱动器可包含由寄存器电路链形成的移位寄存器。每个寄存器电路可将水平控制信号(例如,开关晶体管控制信号、发射启用信号等)供应至像素的对应行。在操作期间,控制电路16可引发控制脉冲传播穿过移位寄存器。随着控制脉冲传播穿过移位寄存器,每个栅极线G可被顺序激活,从而允许像素22的连续行被加载以来自数据线D的数据。每个寄存器电路可被称为移位寄存器的级。
[0045] 图5是可用于形成栅极驱动器诸如图4中的栅极驱动器52的移位寄存器的示意图。该移位寄存器可包括寄存器电路56的链。每个寄存器电路可将水平控制信号供应至像素的对应行。例如,第一寄存器电路56-1可具有耦接至显示器中的像素的第一行的输出OUT1。该第二寄存器电路56-2可具有耦接至显示器中的像素的第二行的输出OUT2。该第三寄存器电路56-3可具有耦接至显示器中的像素的第三行的输出OUT3。这个模式可继续,直到显示器的最后一行。寄存器电路56-N可与有效区域中的像素的最后一行相关联,并且可具有耦接至显示器中的像素的最后一行的输出OUTN。
[0046] 移位寄存器的第一级(56-1)可在第一级的输入处接收控制脉冲(STV)。移位寄存器的每个级的输出可耦接至下一级的输入,从而允许控制脉冲将被传播穿过移位寄存器。例如,控制脉冲STV可被提供至第一级56-1。这可激活级56-1的输出。56-1的输出耦接至级
56-2的输入,因此当56-1的输出被激活时,56-2的输入可被激活。级56-2的输出可耦接至
56-3的输入,并且该模式可继续,使得控制脉冲STV可传播穿过移位寄存器,以激活每个寄存器电路的输出。
[0047] 为了简化,图5中的每个寄存器电路被图示为具有单个输入和单个输出。然而,每个寄存器电路可具有附加输入和/或输出,如图6所示。图6示出了可用于形成用于栅极驱动器52或发射驱动器54的移位寄存器的寄存器电路的详细视图。该寄存器电路可包括输入(IN)和输出(OUT)。该输入可以是来自前一寄存器电路的输出。该第一寄存器电路的输入可以是控制脉冲STV。该寄存器电路也可接收时钟信号CLK1和CLK2。最后,每个寄存器电路可接收第一供电电压和第二供电电压VGH和VGL。
[0048] 在图5和图6中所示的移位寄存器结构被描述为形成栅极驱动器(例如,图4中的栅极驱动器52)。然而,这种类型的结构也可用于形成发射驱动器(例如,图4中的发射驱动器54)。用于发射驱动器54的移位寄存器的第一级可接收发射启用控制脉冲EMSTV,而不是控制脉冲STV。在图5中所示的栅极驱动器52的寄存器电路的输出可作为控制信号GW或GI被提供至像素22,而发射驱动器54的寄存器电路的输出可作为发射启用控制信号EM被提供至像素22。
[0049] 图7和图8是例示在图5中所示的移位寄存器可如何导致控制信号传播穿过显示器中的每行的时序图。图7示出了在正常扫描模式中可从栅极驱动器诸如栅极驱动器52输出的信号。例如,该输出信号可作为控制信号GW而被供应至每个像素。如图7所示,第一控制信号GW1可在断言72处被断言。这可导致控制信号GW2在断言74处被断言。控制信号GW3可随后在断言76处被断言,并且控制信号GW4可随后在断言78处被断言。可通过对形成栅极驱动器52的移位寄存器的设置来导致断言72,74,76和78的传播。该信号可继续穿过移位寄存器,直到显示器的末端。控制信号GWN-1(即显示器中的倒数第二行的控制信号)可在断言80处被断言,这可导致控制信号GWN(即显示器中的最后一行的控制信号)在断言82处的断言。图7示出了每个控制信号被顺序断言三次。如果需要,可使用这种类型的方案(即用于初始化和加载)。然而,这个示例仅是示例性的,并且每个控制信号可仅被断言一次、两次、多于三次、或任何其他期望的次数。
[0050] 图8示出了在正常扫描模式中可从发射驱动器诸如发射驱动器54输出的信号。该输出信号可作为发射启用控制信号EM而被供应至每个像素。如图8所示,第一发射启用控制信号EM1可在断言92处被断言。这可导致发射启用控制信号EM2在断言94处被断言。发射启用控制信号EM3可随后在断言96处被断言,并且发射启用控制信号EM4可随后在断言98处被断言。可通过对形成发射驱动器54的移位寄存器的设置来导致断言92,94,96和98的传播。信号可继续穿过移位寄存器,直到显示器的末端。发射启用控制信号EMN-1(即显示器中的倒数第二行的发射启用控制信号)可在断言100处被断言,这可导致发射启用控制信号EMN(即显示器中的最后一行的发射启用控制信号)在断言102处的断言。
[0051] 在图7和图8所示的实施方案中,在每个帧期间扫描显示器中的每行。这可适用于显示器的正常操作(即正常扫描模式)。然而在一些情况下,可能期望仅扫描显示器中的一些行(即部分扫描模式)。例如,显示器可能够在高刷新速率下操作。在正常操作期间,显示器的刷新速率可为约60Hz。在高刷新速率模式期间,显示器的刷新速率可大于60Hz(即75Hz、90Hz、96Hz、120Hz等等)。随着显示器的刷新速率增大,每行被扫描的时间量减小。如果每行的扫描时间太低,则用于电压阈值补偿的时间量可能不足,并且显示器可能具有差的均匀性或者其他可见伪影。为了缓解这个问题,在显示器在高刷新速率下操作时显示器的行中的仅一些行可被扫描。
[0052] 在一些实施方案中,显示器14可被结合到头戴式设备中,并且在显示器14上显示的图像可取决于用户的头部位置,以便为用户生成增强现实(AR)或虚拟现实(VR)环境。在虚拟现实环境中,可能仅需要显示器的一部分来向用户呈现图像(即第一部分可向用户的第一个眼睛呈现图像,并且第二部分可向用户的第二个眼睛呈现图像)。因此,当显示器针对虚拟现实应用而在高刷新速率下操作时,显示器的行中的仅一些行可被扫描,以改善显示器的性能。
[0053] 图9是可在正常扫描模式和部分扫描模式中操作的示例性显示器的顶视图。在正常扫描模式中,在每个帧期间可扫描显示器中的每行。在部分扫描模式中,在每个帧期间可扫描显示器中的仅一些行。该显示器的刷新速率在部分扫描模式中可以比正常扫描模式中高。为了允许显示器在两个模式中操作,像素阵列28可被分成不同的区段。在图9所示的示例性示例中,显示器14已被分成区段A、区段B、区段C、区段D和区段E。在正常扫描模式期间,区段A、区段B、区段C、区段D和区段E的行可在每个帧期间均被扫描。然而,在部分扫描模式期间,在每个帧期间可仅扫描区段B和区段D的行。这意味着,在部分扫描模式操作期间,仅显示器的区段B和区段D将用于显示图像。在正常扫描模式操作期间,区段A、区段B、区段C、区段D和区段E均可用于显示图像。
[0054] 显示器的每个区段可具有对应的栅极驱动器部分和发射驱动器部分。区段A可具有对应的栅极驱动器部分52-A和发射驱动器部分54-A,区段B可具有对应的栅极驱动器部分52-B和发射驱动器部分54-B,区段C可具有对应的栅极驱动器部分52-C和发射驱动器部分54-C,区段D可具有对应的栅极驱动器部分52-D和发射驱动器部分54-D,并且区段E可具有对应的栅极驱动器部分52-E和发射驱动器部分54-E。在正常扫描操作期间,每个栅极驱动器部分可连接到下一栅极驱动器部分(即栅极驱动器部分52-A耦接至栅极驱动器部分52-B,栅极驱动器部分52-B耦接至栅极驱动器部分52-C等等)。然而,在部分扫描操作期间,栅极驱动器部分52-B可耦接至栅极驱动器部分52-D。栅极驱动器部分52-A、栅极驱动器部分52-C和栅极驱动器部分52-E在部分扫描操作期间可不用于扫描行。
[0055] 图9中的显示器被分成5个独立区段的示例仅是示例性的。该显示器可被分成任何期望数量的区段,其中任何期望的区段在部分扫描模式中被禁用。
[0056] 图10A和图10B是在正常扫描模式和部分扫描模式中操作的示例性显示器的时序图。图10A示出了显示器在正常扫描模式中操作。在t1,显示器的第一行(即显示器的有效区域的顶部处的行)可被扫描。显示器的每个后续行然后可被扫描。在显示器的底部处,显示器的最后一行可在一秒的1/60的帧持续时间过去时被扫描。在显示器的最后一行在t2被扫描之后,第一行可在第二帧开始时再次被扫描。所有行可从一秒的1/60被扫描直到一秒的2/60。这个模式可继续,其中显示器中的每行针对一秒的每个1/60被扫描。
[0057] 在某些情况下(即当显示器在虚拟现实模式中操作时),可能期望显示器具有更高的刷新速率。为了减少伪影并且仍然在高刷新速率下操作,显示器可任选地在部分扫描模式中操作。图10B示出了显示器在部分扫描模式中操作。在t1,显示器的区段B的第一行可被扫描。显示器的区段B的每个后续行然后可被扫描。在区段B中的最后一行被扫描之后,区段D的第一行可被扫描。在区段D的底部处,区段D的最后一行可在一秒的1/96的帧持续时间过去时被扫描。在区段D中的最后一行在t2被扫描之后,区段B的第一行可在第二帧开始时再次被扫描。区段B和区段D中的行可从一秒的1/96再次被扫描,直到一秒的2/96。这个模式可继续,其中显示器的区段B和区段D中的每个帧针对一秒的每个1/96被扫描。在显示器在部分扫描模式中操作时,区段A、区段C和区段E的行可不被扫描或发射光。
[0058] 在图10A和图10B中所示的帧持续时间的示例(即图10A的正常扫描模式的60Hz和图10B的部分扫描模式的96Hz)仅是示例性的。一般来讲,显示器可在正常扫描模式期间在任何期望刷新速率下操作,并且在部分扫描模式期间在任何期望刷新速率下操作。然而,在正常扫描模式期间,显示器的所有行可被扫描,而在部分扫描模式期间,显示器的行中的仅一些行可被扫描。
[0059] 图11是可用于形成具有正常扫描模式和部分扫描模式的显示器的栅极驱动器的移位寄存器的示意图。该移位寄存器可包括寄存器电路56的链。每个寄存器电路可将水平控制信号供应至像素的对应行。例如,第一寄存器电路56-1可具有耦接至显示器中的像素的第一行的输出OUT1。该第二寄存器电路56-2可具有耦接至显示器中的像素的第二行的输出OUT2。该第I寄存器电路56-I可具有耦接至显示器中的像素的第I行的输出OUTI。这个模式可继续,直到显示器的最后一行。寄存器电路56-N可与有效区域中的像素的最后一行相关联,并且可具有耦接至显示器中的像素的最后一行的输出OUTN。
[0060] 如结合图9所述,栅极驱动器52可具有不同的部分(区段A、区段B、区段C、区段D和区段E)。栅极驱动器52的区段A可包括移位寄存器的级1、2、…、和I。栅极驱动器52的区段B可包括移位寄存器的级I+1、…、和J。栅极驱动器52的区段C可包括移位寄存器的级J+1、…、和K。栅极驱动器52的区段D可包括移位寄存器的级K+1、…、和L。栅极驱动器52的区段E可包括移位寄存器的级L+1、…、和N。该移位寄存器的每个级可耦接至下一级。例如,区段A的最后一级(级I)可耦接至区段B的第一级(级I+1),区段B的最后一级(级J)可耦接至区段C的第一级(级J+1),区段C的最后一级(级K)可耦接至区段D的第一级(级K+1),并且区段D的最后一级(级L)可耦接至区段E的第一级(级L+1)。
[0061] 为了允许显示器在两个模式中操作,寄存器电路中的一些寄存器电路可具有两个输入。具体地,每个区段的第一级可具有两个输入。区段A的第一级(56-1)可具有接收控制脉冲(STV)的第一输入(IN1)。区段A的第一级可具有接收供电电压VGH的第二输入(IN2)。区段B的第一级(级I+1)可具有从区段A的最后一级(级I)接收输出的第一输入(IN1)。区段B的第一级可具有接收控制脉冲(STV)的第二输入(IN2)。区段C的第一级(级J+1)可具有从区段B的最后一级(级J)接收输出的第一输入(IN1)。区段C的第一级可具有接收供电电压VGH的第二输入(IN2)。区段D的第一级(级K+1)可具有从区段C的最后一级(级K)接收输出的第一输入(IN1)。区段D的第一级可具有从区段B的最后一级(级J)接收输出的第二输入(IN2)。区段E的第一级(级L+1)可具有从区段D的最后一级(级L)接收输出的第一输入(IN1)。区段E的第一级可具有接收供电电压VGH的第二输入(IN2)。
[0062] 当显示器在正常模式中操作时,每个区段的第一级(即,级1、级I+1、级J+1、级K+1和级L+1)可对第一输入(IN1)进行响应。因此,在正常模式中,级1可接收控制脉冲STV并在正常模式中将控制脉冲传播穿过移位寄存器。控制脉冲将从区段A的最后一级(级I)传递到区段B的第一级(级I+1),从区段B的最后一级(级J)传递到区段C的第一级(级J+1),从区段C的最后一级(级K)传递到区段D的第一级(级K+1),并且从区段D的最后一级(级L)传递到区段E的第一级(级L+1)。
[0063] 当显示器在部分模式中操作时,每个区段的第一级(即,级1、级I+1、级J+1、级K+1和级L+1)可对第二输入(IN2)进行响应。这意味着,级1、级J+1和级L+1均将接收供电电压VGH,从而确保栅极驱动器的区段A、C和E将不被使用。级I+1可接收控制脉冲STV并将该控制脉冲传播穿过区段B和区段D的寄存器电路。控制脉冲将从区段B的最后一级(级J)传递到区段D的第一级(级K+1)。这样,仅显示器的区段B和区段D中的行将被寻址。
[0064] 为了简化,图11中的每个寄存器电路被图示为具有一个或两个输入、以及单个输出。然而,每个寄存器电路可具有附加输入和/或输出,如图12所示。图12示出了可用于形成栅极驱动器52或发射驱动器54的移位寄存器的寄存器电路的详细视图。寄存器电路可包括第一输入(IN1)、第二输入(IN2)、和输出(OUT)。该寄存器电路也可接收时钟信号CLK1和CLK2。每个寄存器电路可接收第一供电电压和第二供电电压VGH和VGL。此外,寄存器电路可接收用于确定显示器是在正常模式中操作还是在部分模式中操作的附加控制信号。寄存器电路可接收正常模式信号和部分模式信号。如果正常模式信号被断言处于逻辑高电平下,则寄存器电路可使用输入1并在正常模式中操作。如果部分模式信号被断言处于逻辑高电平下,则寄存器电路可使用输入2并在部分模式中操作。该显示器中的每个区段的第一级(即级1、级I+1、级J+1、级K+1和级L+1)可以是在图12中所示的类型的寄存器电路。显示器中的每个区段的最后一级(即级I、级J、级K、级L和级N)和每个区段中的第一级和最后一级之间的级可以是在图6中所示的类型的寄存器电路(即仅一个输入,而不是两个输入)。
[0065] 在图11和图12中所示的移位寄存器结构被描述为形成栅极驱动器(例如,图9中的栅极驱动器52)。然而,这种类型的结构也可用于形成发射驱动器(例如,图9中的发射驱动器54)。发射驱动器54的移位寄存器的一个或多个级可接收发射控制脉冲EMSTV,而不是控制脉冲STV。在图9中所示的栅极驱动器52的寄存器电路的输出可作为控制信号GW或GI被提供至像素22,而发射驱动器54的寄存器电路的输出可作为发射启用控制信号EM被提供至像素22。
[0066] 在一些实施方案中,附加晶体管可被包括在显示器的移位寄存器(即图11的移位寄存器)中,以选择这两个输入信号中的一个输入信号。例如,移位寄存器的级1可包括IN1和IN2耦接至其的输入节点。第一晶体管可被断言以将IN1耦接至输入节点,或者第二晶体管可被断言以将IN2耦接至输入节点。第二晶体管在第一晶体管被断言时可被解除断言,并且第一晶体管在第二晶体管被断言时可被解除断言。第一晶体管和第二晶体管可例如由在图12中所示的正常模式信号和部分模式信号控制。用于栅极驱动器52和发射驱动器54两者的移位寄存器可接收正常模式信号和部分模式信号两者。正常模式信号和部分模式信号可被全局地控制。移位寄存器可使用(即切换)任何其他期望的部件来选择将由寄存器电路使用的两个或更多个输入中的一个输入。
[0067] 如果需要,可包括附加启用信号,以提供部分扫描模式中的进一步的控制。在一些实施方案中,栅极驱动器相比于发射驱动器可具有附加级。栅极驱动器可具有不与显示器像素的行相关联的初始化级。在正常扫描模式操作期间,栅极驱动器的初始化级可接收控制脉冲,并且(与显示器像素的第一行相关联的)发射驱动器的第一级可接收发射启用控制脉冲。在部分扫描模式期间,发射启用控制脉冲可被提供至被启用的显示器的区段的第一级(即如在图11中所示的级I+1)。然而,用于栅极驱动器的控制脉冲可被提供至被禁用的第一区段的最后一级(即,控制脉冲将被提供至图11中的级I,而不是级I+1)。这允许被禁用的区段的最后一级充当显示器的被启用的区段的初始化级。
[0068] 前述实施方案中的一些实施方案描述了发光二极管显示器的栅极驱动器电路。应该指出的是,类似的概念可在液晶显示器中使用。例如,液晶显示器可具有包括移位寄存器的栅极驱动器电路。该移位寄存器可能够在正常扫描模式或部分扫描模式中操作,在正常扫描模式中,显示器中的所有行被扫描,而在部分扫描模式中,显示器的行中的仅一些行被扫描。一般来讲,任何期望类型的显示器可被配置为在部分扫描模式和正常扫描模式中操作。
[0069] 在各种实施方案中,显示器可包括被形成在显示器的有效区域中的包括像素行和列的像素阵列、被形成在显示器的无效区域中的被配置为向像素提供图像数据的显示驱动器电路、和被形成在显示器的无效区域中的栅极驱动器电路。栅极驱动器电路可包括具有多个寄存器电路的移位寄存器,每个寄存器电路可具有被提供至像素的对应行的至少一个输出,移位寄存器中的至少一个寄存器电路可具有第一输入和不同于第一输入的第二输入,第一输入可在显示器在第一模式中操作时被使用,并且第二输入可在显示器在第二模式中操作时被使用。
[0070] 该第一输入可以是控制脉冲,并且第二输入可以是供电电压。该至少一个寄存器电路可包括第一寄存器电路。该第一寄存器电路的第一输入可以是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且第一寄存器电路的第二输入可以是控制脉冲。该第一寄存器电路的第一输入可以是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且该第一寄存器电路的第二输入可以是不直接与第一寄存器电路相邻的第三寄存器电路的输出。该第一寄存器电路的第一输入可以是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且第一寄存器电路的第二输入可以是供电电压。
[0071] 该显示器可具有像素的总数个行,该移位寄存器在显示器在第一模式中操作时可扫描像素阵列中的每行,并且该移位寄存器在显示器在第二模式中操作时仅扫描比行的总数少的给定数量的行。该第一模式可以是其中显示器中的像素的每行被扫描的正常扫描模式。该第二模式可以是其中显示器中的像素的行的仅一个子组被扫描的部分扫描模式。该显示器在正常扫描模式中可具有第一刷新速率并且在部分扫描模式中可具有第二刷新速率,并且该第二刷新速率可高于该第一刷新速率。
[0072] 在各种实施方案中,该显示器可包括被布置成行和列的多个显示器像素、被配置为将用于帧的图像数据提供至显示器像素的显示驱动器电路、以及栅极驱动器电路。该栅极驱动器电路可包括被配置为通过顺序断言栅极线信号而扫描显示器像素的行的移位寄存器,该移位寄存器可被配置为在其中显示器像素的每行在每个帧中被扫描的正常扫描模式中操作,并且该移位寄存器被配置为在其中显示器像素的行的仅一个子组在每个帧中被扫描的部分扫描模式中操作。
[0073] 该移位寄存器可包括多个寄存器电路,并且至少一个寄存器电路可接收部分模式控制信号和正常模式控制信号。该移位寄存器可被配置为在正常模式控制信号被断言时在正常扫描模式中操作,并且移位寄存器可被配置为在部分模式控制信号被断言时在部分扫描模式中操作。该至少一个寄存器电路可耦接至第一输入和第二输入,该至少一个寄存器电路可在正常模式控制信号被断言时使用第一输入,并且该至少一个寄存器电路可在部分模式控制信号被断言时使用第二输入。该至少一个寄存器电路可包括第一寄存器电路,该第一寄存器电路的第一输入可以是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且该第一寄存器电路的第二输入可以是不直接与第一寄存器电路相邻的第三寄存器电路的输出。
[0074] 在各种实施方案中,被配置为在第一模式和第二模式中操作的显示器可包括具有显示器像素的有效区域、以及栅极驱动器电路,该有效区域具有第一部分和第二部分的。该栅极驱动器电路可被配置为在显示器在第一模式中操作时寻址有效区域的第一部分和第二部分,并且该栅极驱动器电路可被配置为在显示器在第二模式中操作时仅寻址有效区域的第一部分。
[0075] 该栅极驱动器电路可包括具有多个寄存器电路的移位寄存器。该有效区域可包括位于有效区域的顶部处的第一区段、位于有效区域的底部处的第二区段、和位于第一区段和第二区段之间的第三区段。该有效区域的第一区段、第二区段、和第三区段可形成有效区域的第二部分。该有效区域还可包括位于第一区段和第三区段之间的第四区段、以及位于第二区段和第三区段之间的第五区段。该第四区段和第五区段可形成有效区域的第一部分。该移位寄存器可具有与显示器第一区段对应的第一多个寄存器电路、与显示器第二区段对应的第二多个寄存器电路、与显示器第三区段对应的第三多个寄存器电路、与显示器第四区段对应的第四多个寄存器电路、和与显示器第五区段对应的第五多个寄存器电路。该第一多个寄存器电路中的第一寄存器电路可具有第一输入和第二输入,该第二多个寄存器电路中的第一寄存器电路可具有第三输入和第四输入,该第三多个寄存器电路中的第一寄存器电路可具有第五输入和第六输入,该第四多个寄存器电路中的第一寄存器电路可具有第七输入和第八输入,并且该第五多个寄存器电路中的第一寄存器电路可具有第九输入和第十输入。
[0076] 该第一输入可以是控制脉冲,该第二输入可以是供电电压,该第三输入可以是直接与第二多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第四输入可以是供电电压,该第五输入可以是直接与第三多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第六输入可以是供电电压,该第七输入可以是直接与第四多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第八输入可以是控制脉冲,该第九输入可以是直接与第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,并且该第十输入可以是不直接与第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出。
[0077] 根据实施方案,提供了一种显示器,该显示器包括:被形成在显示器的有效区域中的像素阵列,该像素阵列包括像素的行和列;被形成在显示器的无效区域中的显示驱动器电路,该显示驱动器电路被配置为向像素提供图像数据;和被形成在显示器的无效区域中的栅极驱动器电路,该栅极驱动器电路包括具有多个寄存器电路的移位寄存器,每个寄存器电路具有被提供至像素的对应行的至少一个输出,移位寄存器中的至少一个寄存器电路具有第一输入和不同于第一输入的第二输入,第一输入在显示器在第一模式中操作时被使用,并且第二输入在显示器在第二模式中操作时使用。
[0078] 根据另一实施方案,该第一输入是控制脉冲,并且第二输入是供电电压。
[0079] 根据另一实施方案,该至少一个寄存器电路包括第一寄存器电路,该第一寄存器电路的第一输入是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且第一寄存器电路的第二输入是控制脉冲。
[0080] 根据另一实施方案,该至少一个寄存器电路包括第一寄存器电路,该第一寄存器电路的第一输入是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且该第一寄存器电路的第二输入是不直接与第一寄存器电路相邻的第三寄存器电路的输出。
[0081] 根据另一实施方案,该至少一个寄存器电路包括第一寄存器电路,该第一寄存器电路的第一输入是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且第一寄存器电路的第二输入是供电电压。
[0082] 根据另一实施方案,显示器具有像素的总数个行,该移位寄存器在显示器在所述第一模式中操作时扫描像素阵列中的每行,并且该移位寄存器在显示器在第二模式中操作时仅扫描比行的总数少的给定数量的行。
[0083] 根据另一实施方案,该第一模式是其中显示器中的像素的每行被扫描的正常扫描模式。
[0084] 根据另一实施方案,该第二模式是其中显示器中的像素的行的仅一个子组被扫描的部分扫描模式。
[0085] 根据另一实施方案,该显示器在正常扫描模式中具有第一刷新速率,并且在部分扫描模式中具有第二刷新速率,并且第二刷新速率高于第一刷新速率。
[0086] 根据实施方案,提供了一种显示器,该显示器包括:布置成行和列的多个显示器像素;被配置为向显示器像素提供用于帧的图像数据的显示驱动器电路;和栅极驱动器电路,该栅极驱动器电路包括被配置为通过顺序断言栅极线信号而扫描显示器像素的行的移位寄存器,该移位寄存器被配置为在其中显示器像素的每行在每个帧中被扫描的正常扫描模式中操作,并且该移位寄存器被配置为在其中显示器像素的行的仅一个子组在每个帧中被扫描的部分扫描模式中操作。
[0087] 根据另一实施方案,该移位寄存器包括多个寄存器电路,并且至少一个寄存器电路接收部分模式控制信号和正常模式控制信号。
[0088] 根据另一实施方案,该移位寄存器被配置为在正常模式控制信号被断言时在正常扫描模式中操作,并且该移位寄存器被配置为在部分模式控制信号被断言时在部分扫描模式中操作。
[0089] 根据另一实施方案,该至少一个寄存器电路耦接至第一输入和第二输入,该至少一个寄存器电路在正常模式控制信号被断言时使用第一输入,并且该至少一个寄存器电路在部分模式控制信号被断言时使用第二输入。
[0090] 根据另一实施方案,该至少一个寄存器电路包括第一寄存器电路,该第一寄存器电路的第一输入是直接与第一寄存器电路相邻的第二寄存器电路的输出,并且该第一寄存器电路的第二输入是不直接与第一寄存器电路相邻的第三寄存器电路的输出。
[0091] 根据实施方案,提供了一种被配置为在第一模式和第二模式中操作的显示器,该显示器包括:具有显示器像素的有效区域,该有效区域具有第一部分和第二部分;和栅极驱动器电路,该栅极驱动器电路被配置为在显示器在第一模式中操作时寻址有效区域的第一部分和第二部分,并且该栅极驱动器电路被配置为在显示器在第二模式中操作时仅寻址有效区域的第一部分。
[0092] 根据另一实施方案,该栅极驱动器电路包括具有多个寄存器电路的移位寄存器。
[0093] 根据另一实施方案,该有效区域包括位于有效区域的顶部处的第一区段、位于有效区域的底部处的第二区段、和位于第一区段和第二区段之间的第三区段,该有效区域的第一区段、第二区段、和第三区段形成有效区域的第二部分,该有效区域包括位于第一区段和第三区段之间的第四区段和位于第二区段和第三区段之间的第五区段,并且第四区段和第五区段形成有效区段的第一部分。
[0094] 根据另一实施方案,该移位寄存器具有与显示器第一区段对应的第一多个寄存器电路、与显示器第二区段对应的第二多个寄存器电路、与显示器第三区段对应的第三多个寄存器电路、与显示器的第四区段对应的第四多个寄存器电路、和与显示器第五区段对应的第五多个寄存器电路。
[0095] 根据另一实施方案,该第一多个寄存器电路中的第一寄存器电路具有第一输入和第二输入,该第二多个寄存器电路中的第一寄存器电路具有第三输入和第四输入,该第三多个寄存器电路中的第一寄存器电路具有第五输入和第六输入,该第四多个寄存器电路中的第一寄存器电路具有第七输入和第八输入,并且该第五多个寄存器电路中的第一寄存器电路具有第九输入和第十输入。
[0096] 根据另一实施方案,该第一输入是控制脉冲,该第二输入是供电电压,该第三输入是直接与第二多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第四输入是供电电压,该第五输入是直接与第三多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第六输入是供电电压,该第七输入是直接与第四多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,该第八输入是控制脉冲,该第九输入是直接与第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出,并且第十输入是不直接与第五多个寄存器电路中的第一寄存器电路相邻的寄存器电路的输出。
[0097] 以上内容仅是示例性的,并且本领域的技术人员可在不脱离所述实施方案的范围和实质的情况下作出各种修改。上述实施方案可单独实施或可以任意组合实施。
QQ群二维码
意见反馈