首页 / 专利库 / 物理 / 频率 / 一种超低功耗且无亚稳态的频率数字转换器

一种超低功耗且无亚稳态的频率数字转换器

阅读:107发布:2023-03-01

专利汇可以提供一种超低功耗且无亚稳态的频率数字转换器专利检索,专利查询,专利分析的服务。并且本 发明 属于 频率 数字综合器技术领域,具体为一种超低功耗且无亚稳态的频率数字转换器。其结构包括:采用“REF上升沿预测”技术的 时间数字转换器 及其归一化模 块 、采用 门 控时钟的同步器、高速计数器、 采样 和校准模块,以及差分器;本发明利用“门控时钟”技术降低同步器的功耗,利用“参考时钟上升沿预测”技术降低时间数字转换器的功耗;并提出防止时间数字转换器亚稳态和同步器亚稳态原则,提出超低功耗同步器“校准 算法 ”,从而得到超低功耗且无亚稳态的频率数字转换器。,下面是一种超低功耗且无亚稳态的频率数字转换器专利的具体信息内容。

1. 一种超低功耗且无亚稳态的频率数字转换器,其特征在于包括:采用“REF上升沿预测”技术的时间数字转换器及其归一化模、采用控时钟的同步器、高速计数器、采样和校准模块,以及差分器;其中:
所述采用“REF上升沿预测”技术的时间数字转换器,其结构包括:传统时间数字转换器和REF上升沿预测模块;传统时间数字转换器包含:反相器链、灵敏放大器D触发器;传统时间数字转换器用于在每个系统时钟周期给出输入高频信号CKV相位信息的小数部分;
REF上升沿预测模块用于预测参考时钟 REF到来的电路
当高频待测信号CKV输入时,每一个时钟(CKR)周期,时间数字转换器将记录CKV的相位信息的小数部分PHfrac,高速计数器用于记录CKV的相位信息的整数部分 PHint,这两部分组成完整的相位信息,再通过差分器将相位信息转化成频率信息FCWfb;同步器使用 CKV采样REFD得到统一的系统时钟 CKR,供时间数字转换器,采样、校准模块用于对CKV的相位信息进行采样,并对采样计数进行校准;高速计数器和差分器使用,以使得各个模块拥有统一的时钟。
2. 根据权利要求1所述的频率数字转换器,其特征在于所述采用门控时钟的同步器,由D触发器A、D触发器B和或门组成,其中,D触发器B是主采样器,D触发器A和或门构成门控信号生成器;REFD上升沿到来后,D触发器A和或门才会让 CKV进入D触发器B的时钟端,此时CKV完成对 REFD的采样,生成 CKR;完成采样后,D触发器A和或门阻止CKV进入D触发器B的时钟端,用以节省功耗。
3. 根据权利要求1所述的频率数字转换器,其特征在于所述采样、校准模块,其中使用一个校准算法,用于对采样计数的校准;具体校准方法如下:
(1)当TDC的输出εr小于某一个阈值时,则判定为 REFD远离 CKV,这时产生的CKR会对齐最近的CKV上升沿,采样正确;
(2)当TDC的输出εr大于某一个阈值时,则判定为REFD非常靠近CKV,这时产生的 CKR会对齐下下个CKV,高速计数器的计数值会比正常值多1,因此,减掉这个1。

说明书全文

一种超低功耗且无亚稳态的频率数字转换器

技术领域

[0001] 本发明属于频率数字综合器技术领域,具体涉及一种无亚稳态的频率数字转换器。

背景技术

[0002] 频率数字转换器是一种能够将频率信号转换为数字量电路,是全数字相环中的核心部件。但是,传统的频率数字转换器存在较高功耗和亚稳态问题。高功耗来自于时间数字转换器反相器链时时刻刻的高速信号以及同步器的高功耗。亚稳态来自于同步器中的高频信号采样低频信号和时间数字转换器中的低频信号采样高频信号。

发明内容

[0003] 本发明的目的在于提出一种超低功耗且无亚稳态的频率数字转换器。
[0004] 本发明提出无亚稳态的频率数字转换器,利用“控时钟”技术降低同步器的功耗,利用“参考时钟上升沿预测”技术降低时间数字转换器的功耗;并提出防止时间数字转换器亚稳态和同步器亚稳态原则,和超低功耗同步器“校准算法”。其架构如图1所示,它主要包括:采用“REF上升沿预测”技术的低功耗时间数字转换器及其归一化模、采用门控时钟的低功耗同步器、高速计数器、采样和校准模块,以及差分器。
[0005] 本发明中,采用“REF上升沿预测”技术的低功耗时间数字转换器的结构如图2(a)所示,它主要包括:传统时间数字转换器和REF上升沿预测模块;传统时间数字转换器包含:反相器链、灵敏放大器D触发器;传统时间数字转换器可以在每个系统时钟周期给出输入高频信号CKV相位信息的小数部分;REF上升沿预测模块是用于预测参考时钟 REF到来的电路。
[0006] 当高频待测信号CKV输入时,每一个时钟(CKR)周期时间数字转换器将记录CKV的相位信息的小数部分PHfrac,而高速计数器用于记录CKV的相位信息的整数部分 PHint,这两部分组成完整的相位信息,再通过差分器将相位信息转化成频率信息FCWfb;同步器使用CKV采样 REFD得到统一的系统时钟 CKR,供时间数字转换器,采样、校准模块用于对CKV的相位信息进行采样,并对采样计数进行校准;计数器和差分器使用,以使得各个模块拥有统一的时钟。附图说明
[0007] 图1 超低功耗无亚稳态频率数字转换器的结构图。
[0008] 图2 超低功耗时间数字转换器结构图。
[0009] 图3 门控时钟同步器。
[0010] 图4门控时钟同步器误采样机理。

具体实施方式

[0011] 下面结合附图和实施例进一步具体描述本发明。
[0012] 通常情况下,传统时间数字转换器的反相器链上一直有高速信号,消耗大量功耗,但实际上只需要在参考时钟到来之前反向器链上有信号就行。于是,本发明采用一个能预测参考时钟REF到来的电路。本发明采用的方式是延迟参考时钟 REF,得到参考时钟延迟信号REFD。这时,如果将REFD作为参考时钟,则可视 REF为参考时钟的预测信号。如图2(b)所示,REFD与 REF生成一个使能信号 EN。信号EN在 REFD到来之前,使能反相器链,使得CKV信号进入反相器链;在REFD到来之后,关闭反相器链节省大量功耗。理论研究发现,EN的时间长度应该至少大于一个 CKV信号的周期,这样 REFD对反相器链各点进行采样时,才不会出现未知信号。一般而言,我们取EN时间长度为1.5被 CKV的周期。
[0013] 本发明中,同步器是使得整个系统有一个统一的时钟,一般采用CKV采样参考时钟REFD,生成系统时钟CKR。一般而言,REFD在几十MHz,而 CKV在几GHz。传统的多个D触发器串联的同步器方案,会消耗大量功耗。图3显示了采用门控技术的同步器,由D触发器A、D触发器B和或门组成,其中,D触发器B是主采样器,D触发器A和或门构成门控信号生成器。REFD上升沿到来后,D触发器A和或门才会让 CKV进入D触发器B的时钟端,此时CKV完成对 REFD的采样,生成 CKR。完成采样后,D触发器A和或门将阻止CKV进入D触发器B的时钟端,用以节省功耗。这种同步器,不会有电路工作在几GHz,所以能节省功耗。另外,因为CKV对 REFD的采样是在 REFD稳定后才进行的,所以该同步器不会有亚稳态发生。
[0014] 但是,“门控时钟”技术可能导致:CKR并不是对齐下一个 CKV,而是下下个CKV,如图4所示。这是由于D触发器 A和或门的延时导致了死区(dead zone)。于是,本发明设置了一个采样、校准模块,其中使用一个校准算法,用于对采样计数的校准;具体校准方法如下:(1)当TDC的输出εr小于某一个阈值时,则判定为 REFD远离 CKV,这时产生的CKR会对齐最近的CKV上升沿,采样正确,如图4(a);
(2)当TDC的输出εr大于某一个阈值时,则判定为REFD非常靠近CKV,这时产生的 CKR会对齐下下个CKV。因此,高速计数器的计数值会比正常值多1,因此,需要减掉这个1,如图
4(b)。
[0015] 为了解决TDC中低频采样高频所造成的亚采样,本发明中, TDC的D触发器采用具有更低建立时间的灵敏放大器型D触发器; REFD对SAFF采样后,CKR会再采样一次。我们使CKR的上升沿远离 REFD一定距离,即:让SAFF有更多的时间在 CKR到来之前产生正确的数值。一般而言,CKR远离 REFD 8个CKV的周期时间即可。即:图3中采用8个D触发器B串联,如图1中同步器电路。
相关专利内容
标题 发布/更新时间 阅读量
频率合成器 2020-05-12 663
频率合成器 2020-05-12 846
频率转换器 2020-05-13 748
频率合成器 2020-05-13 215
频率层分散 2020-05-13 778
频率估计 2020-05-11 993
频率转换器 2020-05-12 134
频率计划 2020-05-11 581
频率晶片加工用自动漂洗胶条机 2020-05-11 9
频率计 2020-05-11 133
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈