首页 / 专利库 / 银行与财务事项 / 截止时间 / 信号延时电路及应用所述信号延时电路的主板

信号延时电路及应用所述信号延时电路的主板

阅读:0发布:2020-08-02

专利汇可以提供信号延时电路及应用所述信号延时电路的主板专利检索,专利查询,专利分析的服务。并且一种 信号 延时 电路 ,包括第一电源及第二电源以分别输出第一电源信号及第二电源信号,第二电源在第一电源输出第一电源信号的预设时间后输出第二电源信号;第二 开关 单元用于电连接于第一通信芯片与所述第二通信芯片之间的公共端点;当所述第一电源在预设时间内输出第一电源信号时,第二开关单元导通并将所述公共端点置于低电平状态;当第二电源输出第二电源信号时,第一开关单元输出 控制信号 至第二开关单元,以控制第二开关单元截止并与所述公共端点断开连接。如此即可使得第一通信芯片与第二通信芯片之间的信号时序正确,避免了 主板 不能开机的 风 险。,下面是信号延时电路及应用所述信号延时电路的主板专利的具体信息内容。

1.一种信号延时电路,连接于第一通信芯片及第二通信芯片之间,所述第一通信芯片与所述第二通信芯片电连接以相互之间进行信号传输,其特征在于,所述信号延时电路包括:
第一电源及第二电源,所述第一电源用于输出第一电源信号,所述第二电源用于在所述第一电源输出第一电源信号的预设时间后输出第二电源信号;及
第一开关单元及第二开关单元,所述第一开关单元用于接收所述第二电源信号并根据所述第二电源信号输出控制信号,所述第二开关单元用于电连接于所述第一通信芯片与所述第二通信芯片之间的公共端点;
当所述第一电源在预设时间内输出第一电源信号时,所述第一电源信号控制所述第二开关单元导通并将所述公共端点置于低电平状态,以使得所述第一通信芯片与所述第二通信芯片之间断开连接;
当所述第二电源输出第二电源信号时,所述第一开关单元输出所述控制信号至所述第二开关单元,以控制所述第二开关单元截止并与所述公共端点断开连接,以使得所述第一通信芯片与所述第二通信芯片正常通信。
2.如权利要求1所述的信号延时电路,其特征在于,所述第一开关单元包括一第一电子开关、一第一电阻及一第二电阻,所述第一电子开关的第一端通过第一电阻连接至所述第二电源,所述第一电子开关的第一端还通过第二电阻接地,所述第一电子开关的第二端接地,所述第一电子开关的第三端还连接至所述第一电源。
3.如权利要求2所述的信号延时电路,其特征在于,所述第一开关单元还包括一电容,所述第一电子开关的第一端还通过所述电容接地。
4.如权利要求2所述的信号延时电路,其特征在于,所述第二开关单元包括一第二电子开关及一第三电阻,所述第二电子开关的第一端通过所述第三电阻连接至所述第一电源,所述第二电子开关的第一端还连接至所述第一电子开关的第三端,所述第二电子开关的第二端接地,所述第二电子开关的第三端连接至所述公共端点。
5.如权利要求4所述的信号延时电路,其特征在于,所述第一通信芯片包括一信号引脚,所述第二通信芯片包括一信号引脚,所述第一通信芯片的信号引脚与所述第二通信芯片的信号引脚电连接,所述第二电子开关的第三端连接于所述第一通信芯片的信号引脚与所述第二通信芯片的信号引脚之间的公共端点。
6.如权利要求5所述的信号延时电路,其特征在于,当所述第一电源在预设时间内输出所述第一电源信号时,所述第一电子开关截止,所述第二电子开关导通,使得所述公共端点接地,以将所述公共端点置于低电平状态。
7.如权利要求6所述的信号延时电路,其特征在于,当所述第二电源输出所述第二电源信号时,所述第一电子开关导通,并输出控制信号以控制所述第二电子开关截止,以与所述公共端点断开连接。
8.如权利要求4所述的信号延时电路,其特征在于,所述第一电子开关及所述第二电子开关均为一N型场效应管,所述第一电子开关及所述第二电子开关的第一端均对应于所述N型场效应管的栅极,所述第一电子开关及所述第二电子开关的第二端均对应于所述N型场效应管的源极,所述第一电子开关及所述第二电子开关的第三端均对应于所述N型场效应管的漏极。
9.如权利要求1所述的信号延时电路,其特征在于,所述第一通信芯片为超级输入输出芯片,所述第二通信芯片为一平台控制器芯片。
10.一种主板,包括第一通信芯片及第二通信芯片,所述第一通信芯片与所述第二通信芯片电连接以相互之间进行信号传输,其特征在于,所述主板还包括信号延时电路,所述信号延时电路包括:
第一电源及第二电源,所述第一电源用于输出第一电源信号,所述第二电源用于在所述第一电源输出第一电源信号的预设时间后输出第二电源信号;及
第一开关单元及第二开关单元,所述第一开关单元用于接收所述第二电源信号并根据所述第二电源信号输出控制信号,所述第二开关单元用于电连接于所述第一通信芯片与所述第二通信芯片之间的公共端点;
当所述第一电源在预设时间内输出第一电源信号时,所述第一电源信号控制所述第二开关单元导通并将所述公共端点置于低电平状态,以使得所述第一通信芯片与所述第二通信芯片之间断开连接;及
当所述第二电源输出第二电源信号时,所述第一开关单元输出所述控制信号至所述第二开关单元,以控制所述第二开关单元截止并与所述公共端点断开连接,以使得所述第一通信芯片与所述第二通信芯片正常通信。

说明书全文

信号延时电路及应用所述信号延时电路的主板

技术领域

[0001] 本发明涉及一种信号延时电路及应用所述信号延时电路的主板。

背景技术

[0002] 在现有的主板线路中,芯片与芯片之间的引脚会通过电阻连接以进行信号传输,然而各芯片之间经常会产生信号提前等问题,将会使得芯片之间的信号时序发生错误,如此将会导致主板不能开机。

发明内容

[0003] 鉴于上述内容,有必要提供一种信号延时电路及应用所述信号延时电路的主板。
[0004] 一种信号延时电路,连接于第一通信芯片及第二通信芯片之间,所述第一通信芯片与所述第二通信芯片电连接以相互之间进行信号传输,所述信号延时电路包括:
[0005] 第一电源及第二电源,所述第一电源用于输出第一电源信号,所述第二电源用于在所述第一电源输出第一电源信号的预设时间后输出第二电源信号;及
[0006] 第一开关单元及第二开关单元,所述第一开关单元用于接收所述第二电源信号并根据所述第二电源信号输出控制信号,所述第二开关单元用于电连接于所述第一通信芯片与所述第二通信芯片之间的公共端点;
[0007] 当所述第一电源在预设时间内输出第一电源信号时,所述第一电源信号控制所述第二开关单元导通并将所述公共端点置于低电平状态,以使得所述第一通信芯片与所述第二通信芯片之间断开连接;及
[0008] 当所述第二电源输出第二电源信号时,所述第一开关单元输出所述控制信号至所述第二开关单元,以控制所述第二开关单元截止并与所述公共端点断开连接,以使得所述第一通信芯片与所述第二通信芯片正常通信。
[0009] 进一步地,所述第一开关单元包括一第一电子开关、一第一电阻及一第二电阻,所述第一电子开关的第一端通过第一电阻连接至所述第二电源,所述第一电子开关的第一端还通过第二电阻接地,所述第一电子开关的第二端接地,所述第一电子开关的第三端还连接至所述第一电源。
[0010] 进一步地,所述第一开关单元还包括一电容,所述第一电子开关的第一端还通过所述电容接地。
[0011] 进一步地,所述第二开关单元包括一第二电子开关及一第三电阻,所述第二电子开关的第一端通过所述第三电阻连接至所述第一电源,所述第二电子开关的第一端还连接至所述第一电子开关的第三端,所述第二电子开关的第二端接地,所述第二电子开关的第三端连接至所述公共端点。
[0012] 进一步地,所述第一通信芯片包括一信号引脚,所述第二通信芯片包括一信号引脚,所述第一通信芯片的信号引脚与所述第二通信芯片的信号引脚电连接,所述第二电子开关的第三端连接于所述第一通信芯片的信号引脚与所述第二通信芯片的信号引脚之间的公共端点。
[0013] 进一步地,当所述第一电源在预设时间内输出所述第一电源信号时,所述第一电子开关截止,所述第二电子开关导通,使得所述公共端点接地,以将所述公共端点置于低电平状态。
[0014] 进一步地,当所述第二电源输出所述第二电源信号时,所述第一电子开关导通,并输出控制信号以控制所述第二电子开关截止,以与所述公共端点断开连接。
[0015] 进一步地,所述第一电子开关及所述第二电子开关均为一N型场效应管,所述第一电子开关及所述第二电子开关的第一端均对应于所述N型场效应管的栅极,所述第一电子开关及所述第二电子开关的第二端均对应于所述N型场效应管的源极,所述第一电子开关及所述第二电子开关的第三端均对应于所述N型场效应管的漏极。
[0016] 进一步地,所述第一通信芯片为超级输入输出芯片,所述第二通信芯片为一平台控制器芯片。
[0017] 一种主板,包括第一通信芯片及第二通信芯片,所述第一通信芯片与所述第二通信芯片电连接以相互之间进行信号传输,所述主板还包括信号延时电路,所述信号延时电路包括:
[0018] 第一电源及第二电源,所述第一电源用于输出第一电源信号,所述第二电源用于在所述第一电源输出第一电源信号的预设时间后输出第二电源信号;及
[0019] 第一开关单元及第二开关单元,所述第一开关单元用于接收所述第二电源信号并根据所述第二电源信号输出控制信号,所述第二开关单元用于电连接于所述第一通信芯片与所述第二通信芯片之间的公共端点;
[0020] 当所述第一电源在预设时间内输出第一电源信号时,所述第一电源信号控制所述第二开关单元导通并将所述公共端点置于低电平状态,以使得所述第一通信芯片与所述第二通信芯片之间断开连接;及
[0021] 当所述第二电源输出第二电源信号时,所述第一开关单元输出所述控制信号至所述第二开关单元,以控制所述第二开关单元截止并与所述公共端点断开连接,以使得所述第一通信芯片与所述第二通信芯片正常通信。
[0022] 上述信号延时电路及应用所述信号延时电路的主板可以对所述第一通信芯片与所述第二通信芯片之间的信号进行延时。如此即可使得主板中的第一通信芯片与第二通信芯片之间的信号时序正确,避免了主板不能开机的险。附图说明
[0023] 图1为本发明主板的较佳实施方式的方框图
[0024] 图2为图1中信号延时电路的较佳实施方式的电路图。
[0025] 主要元件符号说明
[0026] 主板                          100
[0027] 第一通信芯片                  10
[0028] 第二通信芯片                  20
[0029] 信号延时电路                  30
[0030] 第一开关单元                  32
[0031] 第二开关单元                  34
[0032] 第一电子开关                  Q1
[0033] 第二电子开关                  Q2
[0034] 公共端点                      P
[0035] 电阻                          R1-R5
[0036] 电容                          C1
[0037] 电源                          +5V_DSW、+3V3_DSW
[0038] 如下具体实施方式将结合上述附图进一步说明本发明。

具体实施方式

[0039] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
[0040] 了使本发明的目的、技术方案及优点更加清楚明白,以下将结合附图及实施方式,对本发明中的信号延时电路及应用所述信号延时电路的主板作进一步详细描述及相关说明。
[0041] 如图1所示,在一较佳实施方式中,一种主板100包括第一通信芯片10、第二通信芯片20及信号延时电路30。
[0042] 所述第一通信芯片10与所述第二通信芯片20连接以相互之间进行信号传输。
[0043] 所述信号延时电路30连接所述第一通信芯片10及所述第二通信芯片20,所述信号延时电路30用于将所述第一通信芯片10及所述第二通信芯片20之间所传输的信号进行延时。图2所示为所述信号延时电路30连接于所述第一通信芯片10及所述第二通信芯片20之间的电路图。
[0044] 所述第一通信芯片10包括信号引脚SIO_PWROK,所述第二通信芯片20包括信号引脚PCH_PWROK,所述第一通信芯片10的信号引脚SIO_PWROK通过电阻R1连接于第二通信芯片20的信号引脚PCH_PWROK,所述第一通信芯片10的信号引脚SIO_PWROK还通过电阻R2连接至电源+3V3_DSW。
[0045] 所述信号延时电路30包括电源+5V_DSW、电源+3V3_DSW,所述电源+5V_DSW用于输出第一电源信号,所述电源+3V3_DSW用于在所述电源+5V_DSW输出所述第一电源信号的预设时间后输出第二电源信号。
[0046] 所述信号延时电路30还包括第一开关单元32及第二开关单元34。
[0047] 所述第一开关单元32包括第一电子开关Q1、电阻R3、电阻R4及电容C1。所述第一电子开关Q1的第一端通过电阻R3连接至所述电源+3V3_DSW、通过电阻R4接地、以及通过所述电容C1接地,所述电容C1为所述信号延时电路30中的整流滤波电容。所述第一电子开关Q1的第二端接地。所述第一电子开关Q1的第三端连接至所述第二开关单元34。
[0048] 所述第二开关单元34包括第二电子开关Q2及电阻R5,所述第二电子开关Q2的第一端通过所述电阻R5连接至电源+5V_DSW,所述第二电子开关Q2的第一端还连接至所述第一电子开关Q1的第三端,所述第二电子开关Q2的第二端接地,所述第二电子开关Q2的第三端电连接于所述第一通信芯片的信号引脚SIO_PWROK与所述第二通信芯片的信号引脚PCH_PWROK之间的一公共端点P。所述公共端点P与所述第二通信芯片的信号引脚PCH_PWROK电连接、并通过电阻R1与所述第一通信芯片的信号引脚SIO_PWROK电连接。
[0049] 在一具体实施例中,所述第一电子开关Q1及所述第二电子开关Q2均为N型场效应管。
[0050] 所述第一电子开关Q1的第一端对应于所述N型场效应管的栅极,所述第一电子开关Q1的第二端对应于所述N型场效应管的源极,所述第一电子开关Q1的第三端对应于所述N型场效应管的漏极。
[0051] 所述第二电子开关Q2的第一端对应于所述N型场效应管的栅极,所述第二电子开关Q2的第二端对应于所述N型场效应管的源极,所述第二电子开关Q2的第三端对应于所述N型场效应管的漏极。
[0052] 在一实施例中,所述电源+5V_DSW用于输出5V电压,所述电源+3V3_DSW用于输出3.3V电压。
[0053] 在一实施例中,在主板100开机时,所述电源+5V_DSW先开始上电一预设时间,接着,所述电源+3V3_DSW开始上电。如此,所述电源+5V_DSW与所述电源+3V3_DSW的上电时序相差预设时间。当主板100开机时,所述电源+5V_DSW先开始上电预设时间(例如10ms),此时所述电源+3V3_DSW并没有上电工作,所述第一电子开关Q1截止,所述电源+5V_DSW输出第一电源信号至所述第二电子开关Q2的第一端,以使得所述第二电子开关Q2导通。此时,所述第一通信芯片10的信号引脚SIO_PWROK与所述第二通信芯片的信号引脚PCH_PWROK之间公共端点P被置为低电平状态,此时所述第一通信芯片10与所述第二通信芯片20断开连接。
[0054] 接着,当所述电源+5V_DSW上电预设时间后,所述电源+3V3_DSW也将开始上电。此时所述电源+3V3_DSW输出第二电源信号至所述第一电子开关Q1的第一端,所述第一电子开关Q1导通,并输出低电平的控制信号至所述第二电子开关Q2,所述第二电子开关Q2接收到所述低电平的控制信号后截止。此时所述第二电子开关Q2的第三端与所述公共端点P断开连接,所述第一通信芯片10的信号引脚SIO_PWROK所输出的通信信号将会正常传输至所述第二通信芯片20的信号引脚PCH_PWROK。
[0055] 由于所述电源+5V_DSW与所述电源+3V3_DSW的上电时序相差预设时间,如此使得所述第二电子开关Q2先于所述第一电子开关Q1预设时间内导通,便可使得所述第一通信芯片10的信号引脚SIO_PWROK所输出的通信信号会延时预设时间后传输至所述第二通信芯片20的信号引脚PCH_PWROK。
[0056] 上述主板100通过在第一通信芯片10及第二通信芯片20之间设置信号延时电路30,以对所述第一通信芯片10与所述第二通信芯片20之间的信号进行延时。如此即可使得主板100中的第一通信芯片10与第二通信芯片20之间的信号时序正确,避免了主板不能开机的风险。
[0057] 在一具体实施例中,所述第一通信芯片10为SIO(Super Input Output,超级输入输出)芯片。
[0058] 在一具体实施例中,所述第二通信芯片20为PCH(Platform Controller Hub,平台控制器)芯片。
[0059] 最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制。本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都将属于本发明保护的范围。
高效检索全球专利

专利汇是专利免费检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询,专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,免费查、免费专利分析。

申请试用

分析报告

专利汇分析报告产品可以对行业情报数据进行梳理分析,涉及维度包括行业专利基本状况分析、地域分析、技术分析、发明人分析、申请人分析、专利权人分析、失效分析、核心专利分析、法律分析、研发重点分析、企业专利处境分析、技术处境分析、专利寿命分析、企业定位分析、引证分析等超过60个分析角度,系统通过AI智能系统对图表进行解读,只需1分钟,一键生成行业专利分析报告。

申请试用

QQ群二维码
意见反馈