首页 / 国际专利分类库 / 物理 / 计算;推算;计数 / 混合计算装置(光学混合计算设备入G06E3/00;基于特定计算模型的计算机系统入G06N;用于图像数据处理的系统网络入G06T;模拟/数字转换,一般入H03M1/00)
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
1 具有多个反馈路径的Σ-Δ平方差RMS-DC转换器 CN201180059602.9 2011-12-08 CN103404033A 2013-11-20 P·G·R·席尔瓦
发明涉及使用多反馈路径的Σ-Δ平方差RMS到数字转换器的结构。额外的反馈路径使能在不同拓补结构中的稳定的Σ-Δ闭环行为,其中拓补结构中平方非线性处理的量化误差的RMS电平被最小化。这种反馈路径包括低通滤波且恒定增益反馈路径,低通和高通滤波路径或多个低通滤波路径。这些可在前向路径中与多个积分器组合,具有由额外前馈或反馈路径提供的频率补偿。电子可配置性可进一步扩大这种结构的总参考输入的动态范围(DR)。
2 带有前向和反馈路径信号方波整形的西格玛-德尔塔平方差LOG-RMS到DC转换器 CN201180059047.X 2011-12-08 CN103329444A 2013-09-25 P·G·R·席尔瓦; M·H·L·考恩霍文
一种基于平方差概念通过将传统ΣΔ调制器与模拟LOG-RMS到DC转换器融合的西格玛-德尔塔(sigma-delta)(ΣΔ)平方差LOG-RMS到数字转换器。两个基础架构包括基于在前馈和反馈路径中的两个求平方单元的一个架构,以及基于在前向路径中的单个求平方单元的第二架构,高阶ΣΔLOG-RMS可以通过含有多个积分器的环路滤波器以及用于频率补偿的前馈和/或反馈路径实施。描述的实施例允许具有自然数字输出和对数压缩动态范围的ΣΔ平方差LOG-RMS到数字转换器的实施。
3 运算处理装置和运算处理电路 CN96101104.1 1996-01-30 CN1101991C 2003-02-19 坂下幸彦; 大图逸男; 大内朗弘
一种运算处理装置或者电路用于通过一个或多个连接到各比较器的输入部分电容执行电荷再分配,通过抑制输入到比较器的信号的增益的偏差和误差,提高了运算准确性。其中,运算处理装置具有多个比较器,每个具有一个或以上的连接到其输入部分的电容,连接到每个比较器的输入部分的电容量的和在多个比较器当中被大体相互均等,或者连接到每个比较器的输入部分的电容量的和与比较器的输入电容量的比值在比较器当中被大体相互均等。
4 数字开关放大器的直流偏置校准 CN00813357.3 2000-07-25 CN1376329A 2002-10-23 G·苗; C·德拉诺
一种供数字开关放大器使用的偏置电压校准电路。校准电路包括模数据转换器(406),用于把与数字开关放大器(400)相关联的至少一个DC偏置电压转换成数字偏置数据。存储器(408)存储数字偏置数据。控制电路(402)控制模数转换器(406)。连接到存储器(408)的数模转换器(404)接收数字偏置数据并生成偏置补偿电压,用于施加到数字开关放大器的输入端口,由此消除所述至少一个DC偏置电压的至少一部分。
5 运算处理装置和运算处理电路 CN96101104.1 1996-01-30 CN1134629A 1996-10-30 坂下幸彦; 大图逸男; 大内朗弘
一种运算处理装置或者电路用于通过一个或多个连接到各比较器的输入部分电容执行电荷再分配,通过抑制输入到比较器的信号的增益的偏差和误差,提高了运算准确性。其中,运算处理装置具有多个比较器,每个具有一个或以上的连接到其输入部分的电容,连接到每个比较器的输入部分的电容量的和在多个比较器当中被大体相互均等,或者连接到每个比较器的输入部分的电容量的和与比较器的输入电容量的比值在比较器当中被大体相互均等。
6 计算电路 CN94116422.5 1994-09-19 CN1108829A 1995-09-20 寿国梁; 高取直; 山本诚
计算电路有为加权用的耦合电容,通过耦合电容可实现加法,通过连结和断开耦合电容,由于改变权重执行乘法,具有反馈电容的反相器连到计算电路以改进计算精度。电容器包括分散分布的单位电容,所以电容的偏离最小。
7 电压控制阻抗合成器 CN201380044973.9 2013-09-03 CN104919469A 2015-09-16 侯经权
一个根据指定控制电压函数提供逐步可变阻抗的压控阻抗合成器,所述合成器包括串联连接的一个或多个二端阻抗模,每个阻抗模块有一个或多个串联连接的基本上相同的二端阻抗组件,以及相应数目的开关,以短路方式选择通过阻抗模块的阻抗组件的数目,而所述开关由述控制电压通过模拟-数字转换器和数字处理装置控制。阻抗模块之间的阻抗组件值的比率,被根据阻抗模块中阻抗组件的数目独特地定义,借此电压控制的阻抗合成器被控制以提供单调和逐步可变阻抗的值。此外,通过使用电压控制的阻抗合成器,其它电参数例如电流和功率可以根据任何预定功能函数进行控制。
8 用于功率测量装置的Sigma-Delta乘法电路 CN97196868.3 1997-07-29 CN1213307C 2005-08-03 米哈伊尔·尼古拉维奇·克罗斯诺夫; 阿列克谢·米哈伊洛维奇·库佐金
功率测量装置被用于计算从网络中取得的实际功率的瞬时值,在该网络中电流电压均为可变的,电压变化很小但到可察觉,电流以明显方式变化,因为它的有效值实质上确定功率,即如果从电网取得的电流有一定的强度,则获得了功率,而当电源实际为零时,从电网未取得功率。公开了一种用于功率或能量测量装置(P、W,30,40)的乘法电路。第一被测量(9)的模拟信号(u)被输入到第一Sigma-delta转换器(SDM1;10),它的输出控制一个乘法器(20;20a,20b,20c,20d;21a,21b,22a,22b)。第二被测量(19)的模拟信号(i)被输入到乘法器(20)。乘法器(20)的输出提供给第二Sigma-Delta转换器(SDM2;30),其输出端产生一个输出信号(p(t)),它代表第一及第二摸拟信号(u,i)的积的瞬时值,由此测量出功率。
9 可靠的随机数发生器 CN00808584.6 2000-06-08 CN1159633C 2004-07-28 E·J·斯普龙克
揭示一种产生随机数的方法和装置(300)。在第一实施例中,产生随机数的方法涉及产生一个第二随机数。伪随机数是从数字随机数发生器(304)产生的,第一随机数是从模拟随机数发生器(208-1)产生的。第一随机数与伪随机数合并,产生第二随机数,它是两个发生器的输出的结果。
10 用于同时完成模数转换和乘法的方法 CN00104753.1 2000-03-21 CN1156982C 2004-07-07 戴维·X·D·杨; 玻意德·A·福勒; 阿贝斯·E·盖墨尔
一种在位串行ADCs和单斜率ADCs中同时提供A/D转换和乘法的方法。位串行ADC使用RAMP信号和BITX信号分别输入到比较器和1位存器。当RAMP超过模拟输入值时,比较器触发锁存器输出BITX值。在本发明中,通过专设计的RAMP和BITX,乘以两个系数是可能的。借助RAMP的乘法是通过改变电压电平1/X倍来完成的,借助BITX的乘法是通过减慢BITX的频率X倍来完成的。本发明只需简单的硬件,所以适用于多信道的各种环境。
11 计算电路 CN94116422.5 1994-09-19 CN1109404C 2003-05-21 寿国梁; 高取直; 山本诚
计算电路有为加权用的耦合电容。通过耦合电容可实现加法,通过连结和断开耦合电容,由于改变权重执行乘法,具有反馈电容的反相器连到计算电路以改进计算精度。电容器包括分散分布的单位电容,所以电容的偏离最小。
12 乘法电路 CN96105628.2 1996-04-26 CN1088212C 2002-07-24 寿国梁; 本桥一则; 罗剑; 高取直; 山本诚
一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路,第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。
13 用于同时完成模数转换和乘法的方法 CN00104753.1 2000-03-21 CN1272726A 2000-11-08 戴维·X·D·杨; 玻意德·A·福勒; 阿贝斯·E·盖墨尔
一种在位串行ADCs和单斜率ADCs中同时提供A/D转换和乘法的方法。位串行ADC使用RAMP信号和BITX信号分别输入到比较器和1位存器。当RAMP超过模拟输入值时,比较器触发锁存器输出BITX值。在本发明中,通过专设计的RAMP和BITX,乘以两个系数是可能的。借助RAMP的乘法是通过改变电压电平1/X倍来完成的,借助BITX的乘法是通过减慢的BITX的频率X倍来完成的。本发明只需简单的硬件,所以适用于多信道的各种环境。
14 乘法电路 CN96105628.2 1996-04-26 CN1142633A 1997-02-12 寿国梁; 本桥一则; 罗剑; 高取直; 山本诚
一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路、第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。
15 半导体器件及电路,相关计算器件,信号转换器及信号处理系统 CN96101330.3 1996-01-31 CN1134565A 1996-10-30 光地哲伸; 宫胁守
一种半导体器件,其中每一电容器的一端通过一开关连接到对应的多输入端子之一,并且电容器的其它端子共同连接到一读出放大器,电容器的至少一个的其它端子通过一第二开关共同连接到该读出感放大器,由此减小了电路规模,增加运算速度,改进了运算精度,并节省了功耗。
16 半导体器件,具有该器件的电路,和相关计算装置,信号转换器和利用该电路的信号处理系统 CN96101329.X 1996-01-31 CN1134564A 1996-10-30 小川胜久; 宫胁守
一种半导体器件,其中电容器装置的一端通过能选择一个输入信号的正或者负逻辑的第一开关装置被连接到多输入端,上述的电容器装置的其它的端通过第二开关装置被公共地连接到差分输入/输出型读出放大器的第一差分输入装置,上述的电容器装置的公共连接部分通过第三开关装置被连接到上述的差分输入/输出型读出放大器的第二差分输入装置,所述的第二差分输入装置具有一个与第一差分输入装置相反的极性。
17 半导体器件和运算器件、信号转换器和信号处理系统 CN95120308.8 1995-10-27 CN1132371A 1996-10-02 小川胜久; 宫脇守; 大图逸男; 坂下幸彦; 光地哲伸; 大内朗弘
利用半导体器件,降低电路尺寸,增加运算速度,和降低功耗。在该器件中,电容器(202)通过开关(203)连接到多个输入端(IN-1至IN-n),每个电容器的一端(b)被共同连接,和该公共连接端被连接到一读出放大器(205),在悬浮点处包括一复位装置(207),该悬浮点是电容器的公共连接端和读出放大器的输入之间的接点。另外,降低了制造成本,增加了产量。
18 可编程序的反时限延迟电路 CN91104800.6 1991-07-17 CN1023365C 1993-12-29 大为·阿兰·弗克斯
一种反时限延迟电路,包括一个接收代表外电路电压电流信号和参考信号的积分器10。该积分器产生一个代表在信号间差值积分的控制信号。比较器U2将控制信号与第二参考信号比较面产生一个输出,当控制信号幅值超过第二参考信号幅值时,该输出改变逻辑状态设置一个电路,以控制二参考信号或其一的幅值,从而对电路的瞬时和/或极限跳闸电平提供控制。
19 具有多个反馈路径的Σ‑Δ平方差RMS‑DC转换器 CN201180059602.9 2011-12-08 CN103404033B 2017-06-13 P·G·R·席尔瓦
发明涉及使用多反馈路径的ΣΔ平方差RMS到数字转换器的结构。额外的反馈路径使能在不同拓补结构中的稳定的ΣΔ闭环行为,其中拓补结构中平方非线性处理的量化误差的RMS电平被最小化。这种反馈路径包括低通滤波且恒定增益反馈路径,低通和高通滤波路径或多个低通滤波路径。这些可在前向路径中与多个积分器组合,具有由额外前馈或反馈路径提供的频率补偿。电子可配置性可进一步扩大这种结构的总参考输入的动态范围(DR)。
20 带有前向和反馈路径信号方波整形的西格玛‑德尔塔平方差LOG‑RMS到DC转换器 CN201180059047.X 2011-12-08 CN103329444B 2017-05-03 P·G·R·席尔瓦; M·H·L·考恩霍文
一种基于平方差概念通过将传统ΣΔ调制器与模拟LOG‑RMS到DC转换器融合的西格玛‑德尔塔(sigma‑delta)(ΣΔ)平方差LOG‑RMS到数字转换器。两个基础架构包括基于在前馈和反馈路径中的两个求平方单元的一个架构,以及基于在前向路径中的单个求平方单元的第二架构,高阶ΣΔLOG‑RMS可以通过含有多个积分器的环路滤波器以及用于频率补偿的前馈和/或反馈路径实施。描述的实施例允许具有自然数字输出和对数压缩动态范围的ΣΔ平方差LOG‑RMS到数字转换器的实施。
QQ群二维码
意见反馈