技术领域
[0001] 本
发明涉及磁
信号检测领域,具体涉及一种磁栅导轨拼接及全长故障检测仪。
背景技术
[0002] 在现今机械行业中,尤其是极端制造领域,大型装备中所用导轨的长度越来越长,如德国科堡(COBURG)的数控龙
门铣床的X轴全行程为17.70米,意大利贝拉尔蒂(BRERADI)公司生产的落地式数控镗铣床X轴(立柱移动)长23米,我国某大型运载火箭一级氢箱
焊接设备行程40米,重型运载火箭整流罩
铆接设备行程达70~80米。但是,由于受到加工
精度(如直线度、平行度难以保证)等技术因素及运输成本,加工成本等经济因素的限制,多数导轨厂家生产的导轨均以3米/根或5米/根进行加工生产和销售,据有关文献记载,国外目前最长的导轨及测量系统为海德汉公司的25米整体导轨及光栅测量系统。
[0003] 因此,目前大型、重型机床床身导轨多采用多段导轨拼接,调试难度大,整体运行精度不高,特别是在导轨接缝处极易造成信号缺失,难以保证机床的位移精度。其次,在导轨拼接完成后,因为长时间使用后磁栅失磁、地基沉降与
温度变化造成接缝偏移,甚至导轨扭曲等现象非常普遍,这样就会导致测量系统在测试导轨位移时出现“丟数”现象,依照国内
现有技术的发展,一旦某节导轨出现故障,很难检测出导轨故障
位置,不能及时更换有故障的导轨,对于导轨的互换性及导轨的定期维护和稳定工作提出了严峻挑战,因此,寻求一种成熟的导轨拼接技术并实时检测各段导轨的工作性能这样一检测仪,并将其应用于精密机床上极具现实意义。
[0004] 目前,德国HEIDENHAIN公司现有的测试仪,仅能测试导轨上某些点处信号的
相位、幅值、
频率,并不能依次扫描全长,获取导轨上各个点位处信号的相位、幅值、频率,这种技术存在很大的
缺陷,不能诊断故障导轨所在位置。
发明内容
[0005] 为了解决现有磁栅导轨拼接精度不高、日常维护困难、难以检测导轨故障位置等问题,本发明提供一种磁栅导轨拼接及全长故障检测仪。该检测仪主要完成三个功能:帮助用户正确安装磁栅读数头,显示信号
质量(信号的幅值、频率、失真度);通过双磁栅读数头
输出信号相位差精确调零的方法,完成多节导轨
电信号拼接;实现多段导轨磁栅位置数据平滑读取,精确检测导轨故障位置。
[0006] 本发明解决其技术问题所采用的技术方案是:
[0007] 所述一种磁栅导轨拼接及全长故障检测仪,其特征在于:包括信号输入单元、输入前端处理单元、A/D转换单元、CPLD单元、DSP单元、时钟生成单元、系统电源单元以及TFT
液晶显示单元;
[0008] 信号输入单元输入双磁栅读数头的A相、B相、Z相信号,A相、B相信号为相位差为π/2的正弦信号,Z相信号为方波信号,双磁栅读数头分为1号磁栅读数头和2号磁栅读数头,其中1号磁栅读数头A相信号和2号磁栅读数头的A相信号为第一组信号,1号磁栅读数头A相信号和1号磁栅读数头B相信号为第二组信号,1号磁栅读数头Z相信号为第三组信号;
[0009] 输入前端处理单元分为三部分分别对信号输入单元的三组信号进行处理,输入前端处理单元第一部分由差动放大
电路、抗
混叠滤波电路、单端转差分电路组成,对于第一组信号,首先由差动放大电路将信号放大至A/D
采样范围内,然后对信号进行抗混叠低通滤波处理,以满足乃奎斯特采样定理,最后由单端转差分电路将信号输入至A/D转换单元;输入前端处理单元第二部分由一阶RC滤波电路、方波转换电路、电平匹配电路组成,对于第二组信号,首先经一阶RC滤波电路滤除高频谐波;再经方波转换电路将正弦信号转换成TTL电平;最后由电平匹配电路将TTL电平转换为
数字信号,输入至CPLD单元;输入前端处理单元第三部分由差动放大电路、电平匹配电路组成,对于第二组信号,首先由差动放大电路放大,再经电平转换电路转换为数字信号,输入至CPLD单元;
[0010] A/D转换单元由双通道同步采样A/D转换芯片及其外围电路组成,对输入前端处理单元第一部分的输出信号进行双通道同步高速采样,实现
模数转换后数据输出至DSP单元;
[0011] CPLD单元对输入前端处理单元第二部分的输出信号依次进行鉴相细分、可逆计数、数据
锁存后输出至DSP单元进行读取处理;CPLD单元对输入前端处理单元第三部分的输出信号依次进行可逆计数和数据锁存后输出至DSP单元进行读取处理;
[0012] DSP单元对A/D转换单元的
输入信号完成幅值频率检测、失真度检测、相位差检测,对CPLD单元中数据锁存后的输出信号进行导轨故障检测;DSP单元的输出信号至TFT液晶显示单元显示;
[0013] TFT液晶显示单元实时显示信号幅值、频率、失真度、相位差、计数值、导轨故障位置;
[0014] 时钟生成单元为CPLD单元和DSP单元提供
时钟信号;
[0015] 系统电源单元由外部电源适配器提供电源,并将提供的电源转换为相应的适合电源提供给其他各单元。
[0016] 有益效果
[0017] 本发明的有益效果是:
[0018] 本发明针对目前机床导轨拼接及日后维护的种种弊端,提出了一种磁栅导轨拼接技术及后续导轨故障检测技术,通过精确调节导轨接缝宽度及全程
跟踪扫描导轨不同位置的状态,可有效解决导轨在拼接过程中检测精度低、可移植性差、工程应用困难、导轨互换性较差及维护困难等问题,大大节约成本,保证了信号完整性,可对机床导轨长期稳定工作提供便利和保障。
附图说明
[0020] 图2是输入前端处理单元的差动放大电路实例图。
[0021] 图3是输入前端处理单元的抗混叠低通滤波电路实例图。
[0022] 图4是输入前端处理单元的模数转换电路实例图。
[0023] 图5是输入前端处理单元的电平匹配电路实例图。
[0024] 图6是A/D转换单元的电路实例图。
[0025] 图7是DSP单元的电路示例图。
[0026] 图8是CPLD单元的电路示例图。
[0027] 图9是时钟生成单元电路实例图。
[0028] 图10是TFT液晶显示单元的电路示例图。
具体实施方式
[0029] 以下结合附图对本发明的原理和特征进行描述,所举实例只用于解释本发明,并非用于限定本发明的范围。为了便于描述,下面将磁栅导轨拼接及全长故障检测仪简称为检测仪。
[0030] 如图1所示,其为本发明的功能模块示意图。所述的检测仪包括信号输入单元1、输入前端处理单元2、A/D转换单元3、DSP单元4、CPLD单元5、系统电源单元6、时钟生成单元7、TFT液晶显示单元8。
[0031] 信号输入单元1包括双磁栅读数头(1号磁栅读数头和2号磁栅读数头)输入的A相、B相、Z相信号,其中A相、B相为相位差为π/2的正弦信号,Z相信号为方波信号。按照功能,该输入信号单元分为三组:1号磁栅读数头A相信号和2号磁栅读数头的A相信号101、1号磁栅读数头A相信号和1号磁栅读数头B相信号102、1号磁栅读数头Z相信号103。
[0032] 输入前端处理单元分为三部分分别对信号输入单元的三组信号进行处理,输入前端处理单元第一部分201由差动放大电路、抗混叠滤波电路、单端转差分电路组成,对于第一组信号,首先由差动放大电路将信号放大至A/D采样范围内,然后对信号进行抗混叠低通滤波处理,以满足乃奎斯特采样定理,最后由单端转差分电路将信号输入至A/D转换单元3;输入前端处理单元第二部分202由一阶RC滤波电路、方波转换电路、电平匹配电路组成,对于第二组信号,首先经一阶RC滤波电路滤除高频谐波;再经方波转换电路将正弦信号转换成TTL电平;最后由电平匹配电路将TTL电平转换为3.3V的数字信号,输入至CPLD单元5;输入前端处理单元第三部分203由差动放大电路、电平匹配电路组成,对于第二组信号,首先由差动放大电路放大,再经电平转换电路转换为3.3V数字信号,输入至CPLD单元5。
[0033] A/D转换单元3由双通道同步采样A/D转换芯片及其外围电路组成,对输入前端处理单元2中的201部分进行双通道同步高速采样,实现模数转换功能,数据输出至DSP单元4。
[0034] CPLD单元5对输入前端处理单元第二部分的输出信号依次进行鉴相细分501、可逆计数502、数据锁存503后输出至DSP单元4进行读取处理;CPLD单元对输入前端处理单元第三部分的输出信号依次进行可逆计数502和数据锁存503后输出至DSP单元4进行读取处理。
[0035] DSP单元4是本发明的核心部分,主要完成双磁栅读数头A相信号的幅值、频率、失真度(THD与THD+N)、相位差检测以及导轨故障位置判断。经A/D转换单元3的输出信号输入至DSP单元4后,通过相应的检测
算法(如基于Nuttall窗的离散傅里叶变换(Discrete Fourier transform,DFT)的相位差检测算法),依次完成幅值频率检测401、失真度检测402、相位差检测403;经CPLD单元5中数据锁存503后的输出信号输入至DSP单元4后,通过相应检测算法,完成导轨故障检测。所有信号经DSP单元4处理完后,输出至TFT液晶显示单元
8。本单元将各种检测算法程序化,然后由计算机将编译好的程序从相应的程序下载端口下载至DSP芯片,再结合相关电路来实现该单元所要完成相位差检测和导轨故障位置判断功能。
[0036] TFT液晶显示单元8实时显示信号质量幅值、频率、失真度(THD与THD+N)、相位差、计数值、导轨故障位置,供用户参阅。
[0037] 所述的时钟生成单元7将为CPLD单元5和DSP单元4提供时钟信号,其他外围电路所需时钟由CPLD单元5或者DSP单元4提供。
[0038] 所述的系统电源单元6由外部电源适配器提供电源,然后将提供的电源转换为相应的适合电源提供给输入前端处理单元2、DSP单元4、CPLD单元5以及其他单元。
[0039] 参照图2是输入前端处理单元的差动放大电路示例图;图3是输入前端处理单元的抗混叠低通滤波电路示例图;图4是输入前端处理单元的电平匹配电路示例图;图5是输入前端处理单元的模数转换电路示例图;图6是A/D转换单元的电路实例图;图7时DSP单元的电路示例图;图8是CPLD单元的电路示例图;图9是时钟生成单元电路实例图;图10是TFT液晶显示单元的电路示例图。
[0040] 用户只要参考液晶屏上显示的信号质量(幅值、频率、失真度),即可判断磁栅读数头是否正确安装:若幅值高于某一
阈值,失真度低于某一阈值,则认为读数头已经正确安装;否则,继续调节读数头位置,直至满足要求;参考相位差,即可判断两节导轨是否成功拼接:相位差低于某一阈值,则认为拼接成功;否则,继续调节导轨位置,直至满足系统要求;参考导轨故障位置,即可帮助用户及时更换有故障的导轨。
[0041] 以上所述仅为本发明的较佳
实施例,并不用于限制本发明,凡在本发明的精神和原则之内,所作的任何
修改、等同替换、改进等,均应包含在本发明的保护范围之内。